亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CACHE-google-font

  • JAVA SMPP 源碼

    Introduction jSMPP is a java implementation (SMPP API) of the SMPP protocol (currently supports SMPP v3.4). It provides interfaces to communicate with a Message Center or an ESME (External Short Message Entity) and is able to handle traffic of 3000-5000 messages per second. jSMPP is not a high-level library. People looking for a quick way to get started with SMPP may be better of using an abstraction layer such as the Apache Camel SMPP component: http://camel.apache.org/smpp.html Travis-CI status: History The project started on Google Code: http://code.google.com/p/jsmpp/ It was maintained by uudashr on Github until 2013. It is now a community project maintained at http://jsmpp.org Release procedure mvn deploy -DperformRelease=true -Durl=https://oss.sonatype.org/service/local/staging/deploy/maven2/ -DrepositoryId=sonatype-nexus-staging -Dgpg.passphrase=<yourpassphrase> log in here: https://oss.sonatype.org click the 'Staging Repositories' link select the repository and click close select the repository and click release License Copyright (C) 2007-2013, Nuruddin Ashr uudashr@gmail.com Copyright (C) 2012-2013, Denis Kostousov denis.kostousov@gmail.com Copyright (C) 2014, Daniel Pocock http://danielpocock.com Copyright (C) 2016, Pim Moerenhout pim.moerenhout@gmail.com This project is licensed under the Apache Software License 2.0.

    標簽: JAVA SMPP 源碼

    上傳時間: 2019-01-25

    上傳用戶:dragon_longer

  • ARM SoC體系結構

    內容簡介 介紹了一般微處押器核鮒設計原理、基于微處邦器核的SoC設計的其本機念甜方法,通過對ARM系列處理器核和 CPU核的詳小描述,說明微處理器及外接口的設計原理和方法。同時也綜述了ARM系列她理器核和最新ARM核的 研發戰果以政ARM和Thmb踹積模型,對SC設計中涉及到的行儲器層次、 Cache存儲器管誣、片上總線片|:調和 產品測試等主要間黥進行了論述。在此基礎上給出了幾個基于ARM核的SoC嵌人式應用的實例。最后對基于異步設計 的ARM核 AMCLET及異步SUC子系統 AMUlET3打的研究進行了介紹 木書的特點是將基于ARM微處理器核的SC設計和實際恢人式系統的應用集成于一體,對于基于ARM核的S設計 和嵌λ式系統開發者來說是一本很好的參考手冊。可用作計算機科學拉術與應用電氣T程、電∫科學與技術專業科牛及碩 研究生的教材,也可作為從事集成電路設計的[程技術人員、于ARM的嵌入式系統應用開發技術入員的參考書。

    標簽: ARM SoC

    上傳時間: 2020-04-02

    上傳用戶:hongpixiaozhu

  • 《Python深度學習》2018中文版+源代碼

    這是我在做大學教授期間推薦給我學生的一本書,非常好,適合入門學習。《python深度學習》由Keras之父、現任Google人工智能研究員的弗朗索瓦?肖萊(Franc?ois Chollet)執筆,詳盡介紹了用Python和Keras進行深度學習的探索實踐,包括計算機視覺、自然語言處理、產生式模型等應用。書中包含30多個代碼示例,步驟講解詳細透徹。作者在github公布了代碼,代碼幾乎囊括了本書所有知識點。在學習完本書后,讀者將具備搭建自己的深度學習環境、建立圖像識別模型、生成圖像和文字等能力。但是有一個小小的遺憾:代碼的解釋和注釋是全英文的,即使英文水平較好的朋友看起來也很吃力。本人認為,這本書和代碼是初學者入門深度學習及Keras最好的工具。作者在github公布了代碼,本人參照書本,對全部代碼做了中文解釋和注釋,并下載了代碼所需要的一些數據集(尤其是“貓狗大戰”數據集),并對其中一些圖像進行了本地化,代碼全部測試通過。(請按照文件順序運行,代碼前后有部分關聯)。以下代碼包含了全書約80%左右的知識點,代碼目錄:2.1: A first look at a neural network( 初識神經網絡)3.5: Classifying movie reviews(電影評論分類:二分類問題)3.6: Classifying newswires(新聞分類:多分類問題 )3.7: Predicting house prices(預測房價:回歸問題)4.4: Underfitting and overfitting( 過擬合與欠擬合)5.1: Introduction to convnets(卷積神經網絡簡介)5.2: Using convnets with small datasets(在小型數據集上從頭開始訓練一個卷積網絡)5.3: Using a pre-trained convnet(使用預訓練的卷積神經網絡)5.4: Visualizing what convnets learn(卷積神經網絡的可視化)

    標簽: python 深度學習

    上傳時間: 2022-01-30

    上傳用戶:

  • VIP專區-嵌入式/單片機編程源碼精選合集系列(116)

    VIP專區-嵌入式/單片機編程源碼精選合集系列(116)資源包含以下內容:1. 有關節1027的知識很有用.2. Atmel的AT91SAM7x256芯片的usb存儲的源程序.3. Atmel的AT91SAM7X256的串行Flash讀寫的源程序.4. 這是一個驅動大功率電機的控制模塊.5. Atmel的AT91SAM7X256的和24系列EEPROM通訊的源程序.6. 學習嵌入式應用系統設計.7. I2C 通訊嚴格的時序是很多初學者頭痛的問題.8. 萬年歷.9. 基于LWIP的服務器.10. PLC的基本回路程式集(真的是很好用的東西,初學者必讀).11. 《數據結構》算法實現及解析.12. s52單片機對PS2鍵盤的輸入解碼.13. 終于用AVR驅動起來這個型號是FL032-C0 控制芯片是ILI9320 的240*320 TFT LCD. AVR芯片用的是M32 當然這個屏最合適用ARM來驅動。16bit總線.14. 簡單有效的應用程序.15. 1602顯示萬年歷程序,C語言和匯編的都在,我也是從網上下的,大家可以參考一下.16. Developing.Series.60.Applications.A.Guide.for.Symbian.OS.C.Developers.17. test file nucleus source.18. This file is an example to use timer2 in mode 0..19. google為mobile開發的搜索SDK.20. LPC2104/5/6嵌入式系統程序實例,帶有PROTUES7.1仿真文件,適合做入門指導.21. LPC2104/5/6嵌入式系統程序實例,帶有PROTUES7.1仿真文件,適合做入門指導.22. 利用8279鍵盤顯示后接口電路做做電子鐘.23. 使用AVR單片機做的單相電表項目,采用取最大值的辦法計算有效值,算法比較簡單,有protel99的原理圖..24. 使用STR710的SPI接口訪問外部EEPROM的例子程序.使用KEIL UV3編譯.使用了MDK3.05操作系統..25. 使用STR710的IIC接口對PCF8563時鐘芯片的測試程序.采用KEIL UV3編譯.使用了MDK3.05操作系統..26. 關于matlab圖形用戶界面的有關知識.27. aduc842原程序代碼 ad公司芯片應用筆記.28. 與語音信號處理有關的代碼,在GUIDE界面下做的.29. 學習寫flash驅動程序的好助手,很寶貴!.30. 51+sl811讀寫U盤的源程序+原理圖.31. 采用C#編寫.32. PIC實用子程序,51實用子程序,96實用子程序.33. IC_CARD 4442芯片 的源程序.34. I2C接口的AD及D A轉換器的應用..源程序.35. nucleus 源碼包括具體的內核適合研究 nucleus.36. iar 嵌入式開發軟件,破解版version4.20a.37. 初學plc相關資料.38. 與書ARM嵌入式應用系統開發典型實例光盤配套.39. SPI接口實險.40. 祥細介紹Freescale HCS12 微控制器 MC9S12DP256/DG128開發的中文資料.

    標簽: 激光 基礎知識

    上傳時間: 2013-07-18

    上傳用戶:eeworm

  • GOOGLE ANDROID SDK V2.10

    Google Android SDK,Android是Google自己研發的手機平臺操作系統,該平臺基于開源軟件Linux,由操作系統、中間件、用戶界面和應用軟件組成,號稱是首個為移動終端打造的真正開放和完整的移動軟件。

    標簽: 機械制圖 國家標準

    上傳時間: 2013-06-29

    上傳用戶:eeworm

  • 基于FPGA的磁盤陣列控制器的硬件設計與實現.rar

    隨著存儲技術的迅速發展,存儲業務需求的不斷增長,獨立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統的性能。磁盤陣列技術采用硬件和軟件兩種方式實現,軟件RAID(Redundant Array of Independent Disks)主要利用操作系統提供的軟件實現磁盤冗余陣列功能,對系統資源利用率高,節省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術實現RAID控制器硬件設計,完成磁盤陣列啟動、數據緩存(Cache)以及數據XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統設計方案:獨立微處理器和較大容量的內存;實現RAID級別遷移,在線容量擴展,在線數據熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內置硬PowerPC完成RAID服務器部分配置和管理工作,運行Linux操作系統、RAID管理軟件等。控制器既可以作為RAID控制卡在服務器上使用,也可作為一個獨立的系統,成為磁盤陣列的調試平臺。 隨著集成電路的發展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實現時分別從疊層設計、布局、電源完整性、阻抗匹配和串擾等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進行了信號完整性分析及仿真。

    標簽: FPGA 磁盤陣列 控制器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

  • USB開發指南 --基于LPC2400

    第1 章 USB 設備控制器固件編程..71.1 USB 設備控制器簡介.

    標簽: 2400 USB LPC 開發指南

    上傳時間: 2013-04-24

    上傳用戶:lmq0059

  • Android開發教程

    Android開發教程 Android 是Google開發的基于Linux平臺的開源手機操作系統。它包括操作系統、用戶界面和應用程序——移動電話工作所需的全部軟件,而且不存在任何以往阻礙移動產業創新的專有權障礙,號稱是首個為移動終端打造的真正開放和完整的移動軟件。Google與開放手機聯盟合作開發了 Android,這個聯盟由包括中國移動、中國聯通、摩托羅拉、高通、宏達電、三星、LG和 T-Mobile 在內的30多家技術和無線應用的領軍企業組成。Google通過與運營商、設備制造商、開發商和其他有關各方結成深層次的合作伙伴關系,希望借助建立標準化、開放式的移動電話軟件平臺,在移動產業內形成一個開放式的生態系統。

    標簽: Android 開發教程

    上傳時間: 2013-06-11

    上傳用戶:W51631

  • 64位MIPS微處理器的模塊設計和FPGA驗證

      作為嵌入式系統核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個SOC的性能。  與國際先進技術相比,我國在這一領域的研究和開發工作還相當落后,這直接影響到我國信息產業的發展。本著趕超國外先進技術,填補我國在該領域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進行了自己的努力和嘗試。經過幾年的探索,已經有多種自主知識產權的處理器芯片完成了設計驗證并逐漸進入市場化階段。我國已結束無“芯”的歷史,并向設計出更高性能處理器的目標邁進。  艾科創新微電子公司的VEGA處理器,是公司憑借自己的技術力量和科研水平設計出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構架,采用五級流水線的設計,并且使用了高性能處理器所廣泛采用的虛擬內存管理技術。設計過程中采用自上而下的方法,根據其功能將其劃分為取指、譯碼、算術邏輯運算、內存管理、流水線控制和cache控制等幾個功能塊,使得我們在設計中能夠按照其功能和時序要求進行。  本文的首先介紹了MIPS微處理器的特點,通過對MIPS指令集和其五級流水線結構的介紹使得對VEGA的設計有了一個直觀的認識。在此基礎上提出了VEGA的結構劃分以及主要模塊的功能。作為采用虛擬內存管理技術的處理器,文章的主要部分介紹了VEGA的虛擬內存管理技術,將VEGA的內存管理單元(MMU)尤其是內部兩個翻譯后援緩沖(TLB)的設計作為重點給出了流水線處理器設計的方法。結束總體設計并完成仿真后,并不能代表設計的正確性,它還需要我們在實際的硬件平臺上進行驗證。作為論文的又一重點內容,介紹了我們在VEGA驗證過程中使用到的FPGA的主要配置單元,FPGA的設計流程。VEGA的FPGA平臺是一完整的計算機系統,我們利用在線調試軟件XilinxChipscope對其進行了在線調試,修正其錯誤。  經過模塊設計到最后的FPGA驗證,VEGA完成了其邏輯設計,經過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達到120MHz的工作頻率,可在其平臺上運行Windows-CE和Linux嵌入式操作系統,達到了預計的設計要求。  

    標簽: MIPS FPGA 微處理器 模塊設計

    上傳時間: 2013-07-07

    上傳用戶:標點符號

  • 用FPGA實現帶硬件浮點運算器的8051

    8051系列是至今為止最成功的單片機之一,在FPGA平臺上研究帶硬件浮點運算器的8051是對其在SoC及專用化的方向上的一次邁進。文章首先介紹了8051的基本架構,包括硬件模塊、指令系統、內存分配以及基本外設。然后講解了在設計8051時如何劃分模塊,每個模塊的功能與設計,同時也介紹了如何設計流水線來加速8051的處理速度。對于浮點運算器,文章介紹了IEEE浮點數的表示方法,包括各種特殊值的表示方法以及作用。在探討浮點運算器設計的時候首先是給出了模塊的劃分及其實現的功能,然后以生動的實例介紹了加減乘除四種浮點運算的算法。在介紹完8051與浮點運算器設計以后,文章介紹了如何將浮點運算器集成到8051上,包括硬件上的數據線接口和控制線接口,以及軟件中如何運用硬件浮點運算器。最后文章給出了此設計在ModelSim上的仿真結果以及在CyclonelIFPGA芯片上的驗證過程,可以清楚地看到,與KeilC51軟件庫的浮點運算相比,加法運算從186個時鐘周期減少到4個時鐘周期,減法運算從200個時鐘周期減少到4個時鐘周期,乘法運算從241個時鐘周期減少到4個時鐘周期,而除法則由原來的¨lO個時鐘周期減少到4個時鐘周期,可見硬件浮點運算器使8051在運算能力上有了質的提高。 筆者也在“Google”和“百度”搜索引擎上,以及“維普數據論文網’’上搜索過,都沒有發現有類似的設計,帶硬件浮點運算器的8051可謂是一次創新,希望在實際應用中能有用武之地。

    標簽: FPGA 8051 硬件 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:13081287919

主站蜘蛛池模板: 杂多县| 三亚市| 寿光市| 彭泽县| 鲁甸县| 山阴县| 永州市| 兰溪市| 张家界市| 库尔勒市| 鄂托克旗| 余姚市| 天台县| 江达县| 田林县| 盐山县| 台江县| 沭阳县| 兴仁县| 克什克腾旗| 平顺县| 天台县| 同江市| 石泉县| 突泉县| 孝义市| 东安县| 三都| 靖远县| 绥滨县| 灵台县| 宿松县| 鹿泉市| 客服| 通山县| 苏尼特右旗| 龙南县| 甘孜县| 南皮县| 青神县| 六安市|