基于LabVIEWFPGA的三相鎖相環設計與實現摘要:針對傳統 FPGA 模式開發的鎖相環在實時人機交互方面的不足,設 計 了 基 于 LabVIEW FPGA 技術的三相鎖相環;方 案 以 sbRIO-9631模塊為硬件平臺,利用 LabVIEW 編程控制 FPGA 邏輯,在 FPGA 中分三級流水線實現了基于dq變換的鎖相環算法,并通 過 FIFO 實時上傳采集信號、鎖定相位至 PC機,最后在 PC機上實現對鎖相環性能分析、PI參數調控和1 三相鎖相環模型 三相鎖相環是基于靜止坐標變換和旋轉坐標變換 (dq變 換)的矢量變換實現的 VCO 反饋控制。基于dq變換的改進型 鎖相環模型,在dq變換的基礎上提取正序分量進行 VCO 反饋 控制,以抑制電壓不 平 衡 的 擾 動[4-5],如 圖1所示。三相 信 號 首先經過靜止坐標變換到aβ坐標系μa、μβ,然后經過 T/4延時 單元和計算單元計算出三相信號的正序分量變換到aβ坐 標 系 上的μap 、μβp ,此時μap 、μβp 是不帶電壓畸變干擾的分量,對 其進行旋轉坐標變換得到μd、μq。 uq =k*sin(ωt-ω0t) (1) μq 的表達如式 (1)所 示,k為與輸入電壓有關的數,w、 w0 分別為輸入信號角頻率和鎖定信號角頻率。當μq 由交流變 量變為直流分量時,w=w0,鎖 相環完 成 鑒 相,經 過 VCO 控 制最終鎖定相位θ。 2 方案設計 系統方案如圖2所示,包括三相信號的輸入、信號鎖相和 實時調控3個部分。其中信號采集和鎖相處理在sbRIO-9631 模塊 實現,利 用sbRIO-9631高速運行的特點,對 三 相信 號 進行采集、鎖相和輸出;PI參數和θ作為 FPGA 和 PC機的共 享變量實現數據交互,由PC機設置PI參數、
上傳時間: 2022-02-18
上傳用戶:XuVshu
電子書-人工智能:一種現代方法(第2版)部分2 357頁
標簽: 人工智能
上傳時間: 2022-03-26
上傳用戶:
78-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序, 0 , 2019-01-05978-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序\slprj, 0 , 2019-01-05978-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序\slprj\modeladvisor, 0 , 2019-01-05978-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序\slprj\modeladvisor\com_2emathworks_2eSimulink_2eUpgradeAdvisor_2eUpgradeAdvisor_, 0 , 2019-01-05978-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序\slprj\modeladvisor\com_2emathworks_2eSimulink_2eUpgradeAdvisor_2eUpgradeAdvisor_\chap1__1sim, 0 , 2019-01-05978-7-302-40256-5滑模變結構控制MATLAB仿真(第3版):基本理論與設計方法 仿真程序\slprj\modeladvisor\com_2emathworks_2eSimulink_2eUpgradeAdvisor_2eUpgradeAdvisor_\chap1__1sim\ModelAdvisorData, 5773312 , 2019-01-05
上傳時間: 2022-05-10
上傳用戶:kent
太赫茲技術裝置和應用手冊 英文版(腦控技術叢書)太赫茲,腦控,無線電
上傳時間: 2022-06-08
上傳用戶:
RISC-V 指令集手冊 卷 1:用戶級指令集體系結構(User-Level ISA)
標簽: RISC-V 指令集
上傳時間: 2022-06-18
上傳用戶:XuVshu
[摘要]在天線單元設計中采用了高頻、低噪聲放大器,以減弱天線熱噪聲及前面幾級單元電路對接收機性能的影響;基于超外差式電路結構、鏡頻抑制和信道選擇原理,選用G P2010芯片實現了射頻單元的三級變頻方案,并介紹了高穩定度本振蕩信號的合成和采樣量化器的工作原理,得到了導航電文相關提取所需要的二進制數字中頻衛星信號。[被屏蔽廣告]關鍵詞:GPS接收機靈敏度超外差鎖相環頻率合成利用GPS衛星實現導航定位時,用戶接收機的主要任務是提取衛星信號中的偽隨機噪聲碼和數據碼,以進一步解算得到接收機載體的位置、速度和時間(PVT)等導航信息。因此,GPS接收機是至關重要的用戶設備。目前實際應用的GPS接收機電路一般由天線單元、射頻單元、通信單元和解算單元等四部分組成,如圖1所示。本文在分析GPS衛星信號組成的基礎上,給出了射頻前端GP2010的原理及應用。1GPS 衛星信號的組成GPS衛星信號采用典型的碼分多址(CDMA)調制技術進行合成(如圖2所示),其完整信號主要包括載波、偽隨機碼和數據碼等三種分量。信號載波處于L波段,兩載波的中心頓率分別記作L1和1.2,衛星信號參考時鐘頻率f0為10.23MHz,信號載波L1的中心頻率為ro的154倍頻,即:fL.1=154×f0-1575,42MHz(1)其波長A 1-19.03cm:信號載波12的中心頻率為f0的120倍頻,即:fL.2-120X f0-1227.60M1z(2)其波長A 2-24.42cm.兩載波的頻率差為347.82M1z,大約是12的28.3%,這樣選擇載波頻率便于測得或消除導航信號從GPS衛星傳播至接收機時由于電離層效應而引起的傳播延遲誤差,偽隨機噪聲碼(PR N)即測距碼主要有精測距碼(P碼)和粗測距碼(C/A碼)兩種。其中P碼的碼率為10.23M12、C/A碼的碼率為1.023MHz。數據碼是GPS衛星以二進制形式發送給用戶接收機的導航定位數據,又叫導航電文或D碼,它主要包括衛星歷、衛星鐘校正、電離層延遲校正、工作狀態信息、C/A碼轉換到捕獲P碼的信息和全部衛星的概略星歷:總電文由1500位組成,分為5個子幀,每個子幀在6s內發射10個字,每個字30位,共計300位,因此數據碼的波特率為50bps.
上傳時間: 2022-06-19
上傳用戶:zhaiyawei
在UEFI開源社區中,存在四個與UEFI BIOS相關的開源項目,分別為EDK(EFI Dev Kit),EDKII,EFI Shell和EFI Toolkit.其中,EDKII(EFI Development Kit)是一個開源的EFI BIOS的發布框架,其中包含一系列的開發示例和大量基本的底層庫函數,因此,對于其MDE(Module Development Environment)模塊開發環境的分析與測試能夠在最大程度上保證開發的穩定性和質量。因而選題具有一定的實用性和先進性,此外,整個分析和測試設計的過程中,能夠充分體現出在UEFI從事程序設計相對于傳統BIOS環境下的優勢。本論文計劃從以下幾個方面進行研究:1、學習研究UEFI(統一可拓展固件接口)技術;2、學習研究EDKII框架和相應的MDE(模塊開發環境);3、搭建MDE庫的測試框架MdeTestPkg:4、編寫MdeTestPkg下的測試實例,實現對MDE庫的分析與測試。通過對現有的UEFT(統一可擴展固件按口)技術的學習,深入了解UEFI BIOS的背景知識。在此基礎上,學習研究EDK II的整體架構和模塊單元開發設計的規范和方法,并用基于EDK 11搭建MDE(模塊開發環境)的測試框架,編寫類庫的測試實例。最終的結果是完成MDE,即模塊開發環境框架中的44個庫類在DXE階段的功能分析與測試,并且由于類際的4通性,使得測試的類際能夠在不同的平臺架構(如:IA32,X64和IPF等)上成功運行,具有很好的穩定性和健壯性。在本論文中,我只以NT32平臺架構為例,來說明MDE庫在NT32平臺下的測試框架的搭建以及對于MDE庫類的測試實例的設計,編寫和測試。
上傳時間: 2022-06-26
上傳用戶:kent
超低功耗血壓計和心率監視系統(原理圖、源碼等)
上傳時間: 2022-06-30
上傳用戶:bluedrops
概述VK1628 是 1/5~1/8 占空比的 LED 顯示控制驅動電路。由 10 根段輸出、4 根柵輸出、3 根段/柵輸出,1 個顯示存儲器、控制電路、鍵掃描電路組成了一個高可靠性的單片機外圍 LED 驅動電路。串行數據通過4線串行接口輸入到 VK1628采用 SOP28 的封裝形式。功能特點1 CMOS 工藝2 低功耗3 多種顯示模式:設置選擇段和位的個數(4~7 位,10~13 段)4 鍵掃描:10×2 的矩陣5 8 個層次的亮度調節電路6 4 線串行接口7 內置 RC 振蕩8 封裝形式為 SOP28
上傳時間: 2022-07-11
上傳用戶:zhanglei193
DIY制作移動電源(STC單片機控制)原理圖和PCB源文件
上傳時間: 2022-08-10
上傳用戶: