亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

COMPONENT

簡(jiǎn)而言之,組件就是對(duì)象。C++Builder中叫組件,Delphi中叫部件,而在VisualBASIC中叫控件。組件是對(duì)數(shù)據(jù)和方法的簡(jiǎn)單封裝。C++Builder中,一個(gè)組件就是一個(gè)從TCOMPONENT派生出來(lái)的特定對(duì)象。組件可以有自己的屬性和方法。屬性是組件數(shù)據(jù)的簡(jiǎn)單訪問(wèn)者。方法則是組件的一些簡(jiǎn)單而可見(jiàn)的功能。組件是C++Builder環(huán)境中最令人激動(dòng)的部分。使用組件可以實(shí)現(xiàn)拖放式編程、快速的屬性處理以及真正的面向?qū)ο蟮脑O(shè)計(jì)。VCL和CLX組件是C++Builder系統(tǒng)的核心。
  • Acordian COMPONENT for flex 3

    Acordian COMPONENT for flex 3

    標(biāo)簽: COMPONENT Acordian flex for

    上傳時(shí)間: 2017-09-15

    上傳用戶:zxc23456789

  • delphi 3d led COMPONENT It provides 3d led COMPONENT with source codes. you can make leds with

    delphi 3d led COMPONENT It provides 3d led COMPONENT with source codes. you can make leds with galo properties

    標(biāo)簽: COMPONENT with led provides

    上傳時(shí)間: 2017-09-17

    上傳用戶:yangbo69

  • cledlabel COMPONENT let you add 7 segment edit box to your application. I added floatingpointformat

    cledlabel COMPONENT let you add 7 segment edit box to your application. I added floatingpointformat function that let you add float data to the screen

    標(biāo)簽: floatingpointformat application cledlabel COMPONENT

    上傳時(shí)間: 2017-09-17

    上傳用戶:許小華

  • a real time counter COMPONENT for delphi applications. You will notice that normal timer function

    a real time counter COMPONENT for delphi applications. You will notice that normal timer functions in delphi is not enough for microseconds timing. This COMPONENT let you get microseconds

    標(biāo)簽: applications COMPONENT function counter

    上傳時(shí)間: 2017-09-17

    上傳用戶:zhangliming420

  • the best serial port COMPONENT for delphi application. you can send receive serial port datas as

    the best serial port COMPONENT for delphi application. you can send receive serial port datas as byte string or cluster

    標(biāo)簽: serial port application COMPONENT

    上傳時(shí)間: 2017-09-17

    上傳用戶:1427796291

  • VCL COMPONENT dsplab , STFT and SPECTRUM viewer, real time

    VCL COMPONENT dsplab , STFT and SPECTRUM viewer, real time

    標(biāo)簽: COMPONENT SPECTRUM dsplab viewer

    上傳時(shí)間: 2017-09-17

    上傳用戶:zhoujunzhen

  • Real FFT , fftw compiled COMPONENT

    Real FFT , fftw compiled COMPONENT

    標(biāo)簽: COMPONENT compiled Real fftw

    上傳時(shí)間: 2017-09-17

    上傳用戶:gxf2016

  • real time fft, Delphi compiled COMPONENT, fftw3.dll libraries

    real time fft, Delphi compiled COMPONENT, fftw3.dll libraries

    標(biāo)簽: COMPONENT libraries compiled Delphi

    上傳時(shí)間: 2017-09-17

    上傳用戶:xzt

  • 基于ARM的PCI北橋設(shè)計(jì)與驗(yàn)證

    PCI(Peripheral COMPONENT Interconnect)總線以其高性能、低成本、開(kāi)放性、獨(dú)立于處理器、軟件透明等眾多優(yōu)點(diǎn)成為當(dāng)今最流行的計(jì)算機(jī)局部總線。在嵌入式系統(tǒng)領(lǐng)域中,許多IP都是基于PCI總線設(shè)計(jì)的。本文闡述一種以ARM9作為CPU的嵌入式系統(tǒng)的PCI北橋設(shè)計(jì)與驗(yàn)證。 首先介紹基于ARM的嵌入式系統(tǒng)結(jié)構(gòu),并深入研究PCI2.2總線行為規(guī)范。在此基礎(chǔ)上提出一種基于ARM處理器的PCI總線北橋的設(shè)計(jì)方案,整個(gè)設(shè)計(jì)主要分為主設(shè)備接口模塊,目標(biāo)設(shè)備接口模塊,配置寄存器模塊和集成總線仲裁器三大部分。對(duì)于主設(shè)備接口模塊和目標(biāo)設(shè)備接口模塊,論文主要從數(shù)據(jù)通路和控制路徑的實(shí)現(xiàn)兩方面進(jìn)行闡述。對(duì)于集成的總線仲裁器,設(shè)計(jì)采用兩優(yōu)先級(jí)的循環(huán)優(yōu)先算法,通過(guò)一組設(shè)備編號(hào)寄存器實(shí)現(xiàn)了PCI總線上的仲裁,此外,論文對(duì)跨時(shí)鐘域的信號(hào)同步和PCI配置寄存器也作了較為詳細(xì)的描述,最終采用自頂向下的方法實(shí)現(xiàn)了整個(gè)設(shè)計(jì)。 在驗(yàn)證部分,引入了基于平臺(tái)的驗(yàn)證思路,通過(guò)搭建驗(yàn)證平臺(tái),可以高效地實(shí)現(xiàn)驗(yàn)證。論文重點(diǎn)討論了驗(yàn)證平臺(tái)的搭建和行為模型的建立,并介紹了一種命令總線,通過(guò)打包各個(gè)驗(yàn)證點(diǎn)控制驗(yàn)證流程。此外,為提高驗(yàn)證的自動(dòng)化程度,論文對(duì)驗(yàn)證所使用的腳本也進(jìn)行了描述。通過(guò)此驗(yàn)證平臺(tái)和腳本,提高了整個(gè)驗(yàn)證系統(tǒng)的可移植性和可重用性。 論文最終完成了PCI北橋的RTL級(jí)的功能描述,并使用仿真軟件完成對(duì)設(shè)計(jì)的仿真驗(yàn)證。設(shè)計(jì)通過(guò)驗(yàn)證并成功實(shí)現(xiàn)在基于ARM的集成處理器,達(dá)到預(yù)定的功能設(shè)計(jì)要求,并具有良好的性能,最后對(duì)后續(xù)開(kāi)發(fā)進(jìn)行了探討。

    標(biāo)簽: ARM PCI 北橋

    上傳時(shí)間: 2013-05-22

    上傳用戶:uuuuuuu

  • 基于ARM和CPLD的可擴(kuò)展嵌入式系統(tǒng)設(shè)計(jì)

    進(jìn)入20世紀(jì)90年代后,隨著全球信息化、智能化、網(wǎng)絡(luò)化的發(fā)展,嵌入式系統(tǒng)技術(shù)獲得了前所未有的發(fā)展空間。 嵌入式系統(tǒng)的最大特點(diǎn)之_是其所具有的目的性或針對(duì)性,即每一套嵌入式系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)都有其特殊的應(yīng)用場(chǎng)合與特定功能,這也是嵌入式系統(tǒng)與通剛的計(jì)算機(jī)系統(tǒng)最主要的區(qū)別。由于嵌入式系統(tǒng)是為特定的目的而設(shè)計(jì)的,且常常受到體積、成本、功能、處理能力等各種條件的限制。因此,如果可以最大限度地提高應(yīng)用系統(tǒng)硬件上和軟件上的靈活性,就可以用最低的成本,最少的時(shí)間,快速的完成功能的轉(zhuǎn)換。 本課題的目的在于提出并設(shè)計(jì)一種基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic Device)的可擴(kuò)展功能嵌入式系統(tǒng)平臺(tái),并完成了系統(tǒng)的硬件設(shè)計(jì)和PCI(Peripheral COMPONENT Interconnect)橋的固件設(shè)計(jì)。設(shè)計(jì)過(guò)程中采用美國(guó)ALTIUM公司的ALTIUM DESIGNER 6.0 EDA軟件開(kāi)發(fā)了系統(tǒng)的硬件部分。在整個(gè)硬件開(kāi)發(fā)環(huán)節(jié)中,充分采用高速PCB(Printed Circuit Board)的設(shè)計(jì)原則,并進(jìn)行全面的電路仿真試驗(yàn),保證了硬件系統(tǒng)的高度可靠性。本系統(tǒng)承襲了ARM7系列處理器高性能、低功耗、低成本的優(yōu)點(diǎn),并充分考慮到用戶的需要,擴(kuò)展了多種常用的外部設(shè)備接口以及藍(lán)牙無(wú)線接口等,為將米各種可能的應(yīng)用提供了完善的硬件基礎(chǔ)。概括總結(jié)起來(lái)本文具體工作如下: 1.完全自主設(shè)計(jì)了具有高擴(kuò)展性的基于LPC2292嵌入式處理器的嵌入式系統(tǒng)應(yīng)用開(kāi)發(fā)平臺(tái)。基于該硬件平臺(tái),可以實(shí)現(xiàn)許多基于ARM架構(gòu)處理器的嵌入式應(yīng)剛而無(wú)需對(duì)硬什系統(tǒng)作出大的改變,如多協(xié)議轉(zhuǎn)換器、CAN(Control Area Network)總線網(wǎng)關(guān)、以太網(wǎng)關(guān)、各種工業(yè)控制應(yīng)用等。并在具體的設(shè)計(jì)實(shí)踐中,總結(jié)出了嵌入式系統(tǒng)硬件平臺(tái)的設(shè)計(jì)原則及設(shè)計(jì)方法。 2.完成了基于CPLD的PCI橋接芯片的同什設(shè)計(jì),在ARM硬件平臺(tái)上成功擴(kuò)展了PCI設(shè)備,成功解決了ARM處理器和PCI從設(shè)備之間通訊的問(wèn)題。 3.完成了對(duì)所開(kāi)發(fā)的嵌入式系統(tǒng)硬件平臺(tái)的測(cè)試工作,完成了基于AT89C51的PCI測(cè)試卡軟硬件設(shè)計(jì)?;诖藴y(cè)試卡,可以實(shí)現(xiàn)對(duì)系統(tǒng)中的PCI通訊功能進(jìn)行有效測(cè)試,以保證整個(gè)硬件系統(tǒng)正常、高效、穩(wěn)定地運(yùn)行。本系統(tǒng)的設(shè)計(jì)完成,使其可以作為嵌入式應(yīng)用的二次開(kāi)發(fā)或?qū)嶒?yàn)平臺(tái),用于工業(yè)產(chǎn)品開(kāi)發(fā)及高校相關(guān)專業(yè)的實(shí)踐教學(xué)。

    標(biāo)簽: CPLD ARM 擴(kuò)展 嵌入式系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-05-22

    上傳用戶:sztfjm

主站蜘蛛池模板: 芦溪县| 郧西县| 南江县| 全州县| 永昌县| 分宜县| 民权县| 霍邱县| 赤壁市| 米易县| 安化县| 宝鸡市| 宕昌县| 北京市| 辽阳市| 壤塘县| 平舆县| 凤冈县| 镇安县| 敦化市| 手机| 西充县| 平乐县| 安丘市| 会东县| 平远县| 永泰县| 子长县| 云阳县| 精河县| 崇文区| 沈阳市| 滨州市| 庐江县| 望奎县| 垫江县| 土默特右旗| 吉林省| 中牟县| 惠州市| 宝鸡市|