亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

CORE-Generato

  • 基于FPGA的調(diào)制解調(diào)器的研究和設(shè)計(jì).rar

    當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語(yǔ)言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開發(fā)周期。 在SOPC技術(shù)開發(fā)調(diào)制解調(diào)器的過(guò)程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過(guò)后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,從而避免了VHDL語(yǔ)言手動(dòng)編寫系統(tǒng)的煩瑣過(guò)程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過(guò)QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-06-24

    上傳用戶:liuchee

  • 基于ARMLinux的2n偽隨機(jī)信息系統(tǒng)研究與開發(fā)

    隨著計(jì)算機(jī)軟硬水平的不斷提高,嵌入式領(lǐng)域的發(fā)展也取得了長(zhǎng)足的進(jìn)步。目前,嵌入式與Linux技術(shù)的結(jié)合正在推動(dòng)著嵌入式技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)的研究和應(yīng)用產(chǎn)生了顯著的變化。 硬件上,嵌入式平臺(tái)由51系列內(nèi)核的8位機(jī)系統(tǒng)逐步上升到以ARM內(nèi)核為主流的32位系統(tǒng);軟件上Linux作為操作系統(tǒng)的發(fā)展史上一個(gè)重要的里程碑,以高安全性和穩(wěn)定性、開源免費(fèi)等的優(yōu)勢(shì)使得其在政府、國(guó)防、教育、工業(yè)等領(lǐng)域獲得了廣泛的運(yùn)用。 2n偽隨機(jī)多頻道激電理論(簡(jiǎn)稱偽隨機(jī)理論),是由何繼善院士率先提出并命名的,其實(shí)質(zhì)是將含有3,5,7…等多個(gè)奇數(shù)主頻率的復(fù)合波同時(shí)向大地發(fā)送,接收機(jī)同時(shí)接收經(jīng)大地介質(zhì)傳導(dǎo)的復(fù)合波中各主頻率電流響應(yīng)。在地球物理勘探領(lǐng)域,基于偽隨機(jī)理論的數(shù)據(jù)采集系統(tǒng)具有抗干擾能力強(qiáng)、測(cè)量精度高、觀測(cè)速度快、裝置輕便等優(yōu)點(diǎn)而得到廣泛應(yīng)用。 本文在分析偽隨機(jī)理論基礎(chǔ)上,結(jié)合當(dāng)前嵌入式軟硬件發(fā)展的最新成果,開展對(duì)ARM Linux嵌入式數(shù)據(jù)信息系統(tǒng)的研究與實(shí)現(xiàn)。 首先,通過(guò)需求分析,對(duì)各種采集方案比較后,設(shè)計(jì)系統(tǒng)總體方案。通過(guò)數(shù)據(jù)信息系統(tǒng)驅(qū)動(dòng)總體分析,選用嵌入式板載的音頻芯片實(shí)現(xiàn)數(shù)據(jù)A/D轉(zhuǎn)換,完成Linux下采集設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)。 其次,在ARM9內(nèi)核的S3C2410嵌入式處理器硬件平臺(tái),按照嵌入式軟件開發(fā)流程,搭建嵌入式Linux交叉開發(fā)平臺(tái);裁剪并移植Linux內(nèi)核,構(gòu)建嵌入式文件系統(tǒng)。 再次,利用當(dāng)前流行的嵌入式圖形開發(fā)庫(kù)Qtopia Core,結(jié)合Sqlite數(shù)據(jù)庫(kù)與Linux多線程技術(shù),設(shè)計(jì)數(shù)據(jù)采集應(yīng)用程序,建立數(shù)據(jù)信息系統(tǒng)的應(yīng)用軟件模型,此基礎(chǔ)上對(duì)整個(gè)系統(tǒng)進(jìn)行測(cè)試,與理論值進(jìn)行對(duì)比實(shí)驗(yàn)。 最后,就課題的不足做出總結(jié),并且提出系統(tǒng)后期的改進(jìn)建議。

    標(biāo)簽: ARMLinux 偽隨機(jī) 信息系統(tǒng)

    上傳時(shí)間: 2013-07-11

    上傳用戶:CETM008

  • SYSTEMVIEW教材

    SystemView的庫(kù)資源十分豐富,包括含若干圖標(biāo)的基本庫(kù)(Main Library)及專業(yè)庫(kù)(Optional Library),基本庫(kù)中包括多種信號(hào)源、接收器、加法器、乘法器,各種函數(shù)運(yùn)算器等;專業(yè)庫(kù)有通訊(Communication)、邏輯(Logic)、數(shù)字信號(hào)處理(DSP)、射頻/模擬(RF/Analog)等;它們特別適合于現(xiàn)代通信系統(tǒng)的設(shè)計(jì)、仿真和方案論證,尤其適合于無(wú)線電話、無(wú)繩電話、尋呼機(jī)、調(diào)制解調(diào)器、衛(wèi)星通訊等通信系統(tǒng);并可進(jìn)行各種系統(tǒng)時(shí)域和頻域分析、譜分析,及對(duì)各種邏輯電路、射頻/模擬電路(混合器、放大器、RLC電路、運(yùn)放電路等)進(jìn)行理論分析和失真分析。   System View能自動(dòng)執(zhí)行系統(tǒng)連接檢查,給出連接錯(cuò)誤信息或尚懸空的待連接端信息,通知用戶連接出錯(cuò)并通過(guò)顯示指出出錯(cuò)的圖標(biāo)。這個(gè)特點(diǎn)對(duì)用戶系統(tǒng)的診斷是十分有效的。   System View的另一重要特點(diǎn)是它可以從各種不同角度、以不同方式,按要求設(shè)計(jì)多種濾波器,并可自動(dòng)完成濾波器各指標(biāo)—如幅頻特性(伯特圖)、傳遞函數(shù)、根軌跡圖等之間的轉(zhuǎn)換。   在系統(tǒng)設(shè)計(jì)和仿真分析方面,System View還提供了一個(gè)真實(shí)而靈活的窗口用以檢查、分析系統(tǒng)波形。在窗口內(nèi),可以通過(guò)鼠標(biāo)方便地控制內(nèi)部數(shù)據(jù)的圖形放大、縮小、滾動(dòng)等。另外,分析窗中還帶有一個(gè)功能強(qiáng)大的“接收計(jì)算器”,可以完成對(duì)仿真運(yùn)行結(jié)果的各種運(yùn)算、譜分析、濾波。   System View還具有與外部文件的接口,可直接獲得并處理輸入/輸出數(shù)據(jù)。提供了與編程語(yǔ)言VC++或仿真工具M(jìn)atlab的接口,可以很方便的調(diào)用其函數(shù)。還具備與硬件設(shè)計(jì)的接口:與Xilinx公司的軟件Core Generator配套,可以將System View系統(tǒng)中的部分器件生成下載FPGA芯片所需的數(shù)據(jù)文件;另外,System View還有與DSP芯片設(shè)計(jì)的接口,可以將其DSP庫(kù)中的部分器件生成DSP芯片編程的C語(yǔ)言源代碼。

    標(biāo)簽: SYSTEMVIEW 教材

    上傳時(shí)間: 2013-04-24

    上傳用戶:doudouzdz

  • 10100M以太網(wǎng)芯片的I2C接口模塊的FPGA設(shè)計(jì)

    該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計(jì)方案和實(shí)現(xiàn)框圖.同時(shí)結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)方案中的IC接口模塊的FPGA設(shè)計(jì)的驗(yàn)證和仿真,并對(duì)仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個(gè)軟核來(lái)使用.

    標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)

    上傳時(shí)間: 2013-07-18

    上傳用戶:jichenxi0730

  • 16QAM基帶Modem的FPGA芯片設(shè)計(jì)

    本文對(duì)16QAM基帶Modem的FPGA芯片設(shè)計(jì)進(jìn)行了研究與論述.首先介紹了16QAM調(diào)制的原理和16QAM基帶Modem的FPGA芯片總體設(shè)計(jì),以及一些FPGA設(shè)計(jì)的基本原則.接著介紹了高性能濾波器的FPGA設(shè)計(jì)方法,并采用多相結(jié)構(gòu)濾波器和分布式算法(DA)設(shè)計(jì)了發(fā)送端平方根升余弦滾降濾波器.然后介紹了自適應(yīng)盲均衡器的設(shè)計(jì),該均衡器是一個(gè)復(fù)數(shù)結(jié)構(gòu)的橫向?yàn)V波器,采用復(fù)用抽頭的結(jié)構(gòu)來(lái)節(jié)省資源,本文對(duì)自適應(yīng)均衡器的核心運(yùn)算單元-采用booth編碼算法設(shè)計(jì)的高性能乘累加(MAC)運(yùn)算單元進(jìn)行了詳細(xì)描述.接下來(lái)介紹了載波恢復(fù)環(huán)路的FPGA設(shè)計(jì),這是一個(gè)數(shù)字二階鎖相環(huán),本文推導(dǎo)了數(shù)字二階鎖相環(huán)和模擬二階鎖相環(huán)的對(duì)應(yīng)關(guān)系.DD相位檢測(cè)算法中的反正切函數(shù)tan

    標(biāo)簽: Modem FPGA QAM 16

    上傳時(shí)間: 2013-04-24

    上傳用戶:dajin

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長(zhǎng)度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡(jiǎn)稱FFT)使DFT運(yùn)算效率提高1~2個(gè)數(shù)量級(jí).本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過(guò)程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲(chǔ)操作協(xié)調(diào)一致問(wèn)題.合理地解決了位增長(zhǎng)問(wèn)題.同時(shí),采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部?jī)?nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問(wèn)題.本設(shè)計(jì)采用Verilog HDL硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-20

    上傳用戶:小碼農(nóng)lz

  • 基于FPGA的軟件無(wú)線電DDC設(shè)計(jì)

    軟件無(wú)線電DDC(數(shù)字下變頻)系統(tǒng)作為前端ADC與后端通用DSP器件之間的橋梁,通過(guò)降低數(shù)據(jù)流的速率,把低速數(shù)據(jù)送給后端通用DSP器件進(jìn)行處理,其性能的優(yōu)劣將對(duì)整個(gè)軟件無(wú)線電系統(tǒng)的穩(wěn)定性產(chǎn)生直接影響。采用專用DDC芯片完成數(shù)字下變頻,雖然具有抽取比大、性能穩(wěn)定等優(yōu)點(diǎn),但價(jià)格昂貴,靈活性不強(qiáng),不能充分體現(xiàn)軟件無(wú)線電的優(yōu)勢(shì)。FPGA工藝發(fā)展迅速,處理能力大大增強(qiáng),相對(duì)于ASIC、DSP來(lái)說(shuō)具有吞吐量高、開發(fā)周期短、可實(shí)現(xiàn)在線重構(gòu)等諸多優(yōu)勢(shì)。正因?yàn)檫@些優(yōu)點(diǎn),使得FPGA在軟件無(wú)線電的研究和開發(fā)中起著越來(lái)越重要的作用。 本次設(shè)計(jì)的目標(biāo)是在一塊FPGA芯片上實(shí)現(xiàn)單通道數(shù)字下變頻系統(tǒng)。現(xiàn)階段主要對(duì)軟件無(wú)線電數(shù)字下變頻器的FPGA實(shí)現(xiàn)方法進(jìn)行了研究分析,重點(diǎn)完成了其主要模塊的設(shè)計(jì)和仿真以及初步的系統(tǒng)級(jí)驗(yàn)證。 論文首先對(duì)軟件無(wú)線電數(shù)字下變頻的國(guó)內(nèi)外現(xiàn)狀進(jìn)行了分析,然后對(duì)FPGA實(shí)現(xiàn)數(shù)字下變頻設(shè)計(jì)的優(yōu)勢(shì)作了闡述。在對(duì)軟件無(wú)線電理論基礎(chǔ)、數(shù)字信號(hào)處理的相關(guān)知識(shí)深入研究的基礎(chǔ)上重點(diǎn)研究軟件無(wú)線電數(shù)字下變頻技術(shù)。對(duì)數(shù)字下變頻的NCO、混頻、CIC、HB、FIR模塊的實(shí)現(xiàn)方法進(jìn)行深入研究,在:MATLAB中設(shè)定整體系統(tǒng)方案、完成模塊劃分和接口定義,并對(duì)部分模塊建立數(shù)學(xué)模型并仿真、對(duì)模塊的性能進(jìn)行優(yōu)化。從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此問(wèn)的性能制約,從而選擇合理配置、優(yōu)化系統(tǒng)結(jié)構(gòu)以獲得模塊間的性能均衡和系統(tǒng)性能的最優(yōu)化。最后通過(guò)使用編寫'Verilog程序和調(diào)用部分lP Core相結(jié)合的方法完成數(shù)字下變頻各個(gè)模塊的設(shè)計(jì)并完成仿真和調(diào)試。結(jié)果表明設(shè)計(jì)的思想和結(jié)構(gòu)是正確的,在下一步工作中主要完成系統(tǒng)的板級(jí)調(diào)試。

    標(biāo)簽: FPGA DDC 軟件無(wú)線電

    上傳時(shí)間: 2013-04-24

    上傳用戶:隱界最新

  • 指紋識(shí)別認(rèn)證算法硬件實(shí)現(xiàn)

    指紋識(shí)別作為生物特征識(shí)別的一種,在身份識(shí)別上有著其他手段不可比擬的優(yōu)越性:人的指紋具有唯一性和穩(wěn)定性;隨著指紋傳感器性能的提高和價(jià)格的降低.指紋的采集相對(duì)容易;指紋識(shí)別算法已經(jīng)比較成熟

    標(biāo)簽: 指紋識(shí)別 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-07-28

    上傳用戶:chongcongying

  • 基于FPGA實(shí)現(xiàn)雷達(dá)信號(hào)處理和圖像顯示

    在船舶交管系統(tǒng)中,雷達(dá)信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實(shí)時(shí)性很高,大約要在一個(gè)距離單元的時(shí)間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復(fù)雜,這類處理過(guò)程又要求快速,圖像顯示系統(tǒng)要求及時(shí)的把接收到的雷達(dá)方位數(shù)據(jù)從極坐標(biāo)轉(zhuǎn)換成直角坐標(biāo)。在軟件上實(shí)現(xiàn)這些算法雖然精度可以達(dá)到,但是實(shí)時(shí)性問(wèn)題不能滿足。因此這類問(wèn)題多采用高速專用數(shù)字設(shè)備來(lái)實(shí)現(xiàn)。FPGA在數(shù)字信號(hào)處理領(lǐng)域有非常廣闊的應(yīng)用前景,以其優(yōu)良的性能在數(shù)字信號(hào)處理中發(fā)揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實(shí)現(xiàn)一些函數(shù)和運(yùn)算。針對(duì)以上幾點(diǎn),本文提出了利用CORDIC算法,基于FPGA來(lái)實(shí)現(xiàn)雷達(dá)信號(hào)處理和圖像顯示的算法研究,用硬件來(lái)實(shí)現(xiàn)正弦、余弦、正切、乘法、除法、指數(shù)和對(duì)數(shù)等基本函數(shù)和運(yùn)算,把他們?cè)O(shè)計(jì)成為可重用的IP core,這樣可以滿足實(shí)時(shí)性和精度的問(wèn)題。從而在將來(lái)的算法研究中方便的調(diào)用,這樣在算法研究中可以節(jié)約大量的時(shí)間,在一定程度上降低研究的難度。 圍繞雷達(dá)信號(hào)處理和圖像顯示,本次課題設(shè)計(jì)主要做了如下工作: 1.對(duì)CORDIC算法進(jìn)行分析和研究,以及它在雷達(dá)信號(hào)處理和圖像顯示中的影響。 2.成功用硬件描述語(yǔ)言在Xilinx公司軟件ISE的環(huán)境下編寫代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行精度和速度分析。 4.對(duì)雷達(dá)信號(hào)處理和圖像顯示的相關(guān)算法進(jìn)行分析和研究。 5.從實(shí)例分析IP core的特點(diǎn),對(duì)算法研究的影響和IP core在雷達(dá)信號(hào)處理和圖像顯示中的應(yīng)用。 最終在實(shí)踐環(huán)節(jié),成功利用CORDIC算法,在FPGA上實(shí)現(xiàn)可重用的IP core,這些IP core能夠以很高的精度實(shí)現(xiàn)一些基本函數(shù)和運(yùn)算,在雷達(dá)信號(hào)處理與圖像顯示中起到很大的作用。

    標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 圖像顯示

    上傳時(shí)間: 2013-07-16

    上傳用戶:steele

  • 基于FPGA的MCS51核的VHDL語(yǔ)言

    本文以研究嵌入式微處理器為主,自主地設(shè)計(jì)了能夠運(yùn)行MCS-51系列單片機(jī)指令的MCU系統(tǒng)。系統(tǒng)采用了VHDL 語(yǔ)言與原理框圖的綜合設(shè)計(jì)方法,并且在Altera公司的FPGA上通過(guò)驗(yàn)證。論文深入地研究了微處理器的指令系統(tǒng)和數(shù)據(jù)地址通路,采用VHDL 語(yǔ)言完成了取指單元,指令譯碼器單元,存儲(chǔ)器單元和邏輯運(yùn)算單元的電路模塊的設(shè)計(jì)與實(shí)現(xiàn);研究了控制單元的實(shí)現(xiàn)方法和基于全局狀態(tài)機(jī)的設(shè)計(jì)理論,采用硬件描述語(yǔ)言完成了對(duì)各個(gè)控制線的相關(guān)設(shè)計(jì)與實(shí)現(xiàn)。論文通過(guò)原理示意圖和示例代碼的演示,著重介紹了指令譯碼器的實(shí)現(xiàn)方式,基于此種方式形成的譯碼電路還能夠?qū)崿F(xiàn)更為復(fù)雜的CISC指令。 本系統(tǒng)采用分模塊的設(shè)計(jì)方式,把具有相同功能的邏輯電路集中到一個(gè)框圖里,使得系統(tǒng)的可移植性大大地提高。系統(tǒng)還采用層次框圖的設(shè)計(jì)方式,把明顯地具有主從關(guān)系的電路放在不同的層次里,這也使得系統(tǒng)模塊功能的可擴(kuò)展性大大地增強(qiáng)。內(nèi)部邏輯共分為數(shù)據(jù)存儲(chǔ)器模塊;程序存儲(chǔ)器模塊;時(shí)序控制模塊;特殊功能寄存器模塊和Core核心模塊這五個(gè)部分,文中對(duì)各個(gè)模塊的設(shè)計(jì)作了詳細(xì)的介紹。本文在最后對(duì)已實(shí)現(xiàn)的部分典型指令進(jìn)行了邏輯仿真測(cè)試,測(cè)試結(jié)果表明,本文所設(shè)計(jì)的MCU系統(tǒng)能夠如預(yù)期地執(zhí)行相應(yīng)的指令。在指令執(zhí)行的過(guò)程中,相應(yīng)寄存器和總線上的值也均符合設(shè)計(jì)要求,實(shí)現(xiàn)了設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA VHDL MCS 51

    上傳時(shí)間: 2013-06-05

    上傳用戶:金宜

主站蜘蛛池模板: 湛江市| 来安县| 太保市| 永新县| 墨竹工卡县| 如东县| 中山市| 女性| 海淀区| 确山县| 辉县市| 巴中市| 安化县| 革吉县| 禄劝| 新龙县| 怀安县| 马尔康县| 辽源市| 光泽县| 恩平市| 泾阳县| 西宁市| 孟村| 山东| 民乐县| 隆林| 堆龙德庆县| 盘锦市| 上虞市| 藁城市| 裕民县| 全州县| 嘉黎县| 宜宾市| 乌兰浩特市| 金阳县| 新晃| 霸州市| 西安市| 周至县|