亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CPLD-<b>FPGA</b>

  • XAPP058 -利用嵌入式微控制器實現Xilinx系統編程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測試功能。此強大的功能組合允許設計人員在進行重大更改時,仍能保留原始的器件引腳,從而避免重組 PC 板。通過利用嵌入式控制器從板載 RAM 或 EPROM 對這些CPLD 和 FPGA 編程,設計人員可輕松升級、修改和測試設計,即使在現場也是如此。

    標簽: Xilinx XAPP 058 嵌入式

    上傳時間: 2014-08-10

    上傳用戶:sc965382896

  • CPLD與FPGA基礎

    cpld

    標簽: CPLD FPGA

    上傳時間: 2013-10-09

    上傳用戶:guanliya

  • Altera FPGA的選型及開發

            本資料是關于Altera FPGA的選型及開發,內容大綱是:Altera的 FPGA體系結構簡介;Altera的 FPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。

    標簽: Altera FPGA 選型

    上傳時間: 2013-10-23

    上傳用戶:tb_6877751

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • 里面介紹了"CPLD

    里面介紹了"CPLD,FPGA軟件編程",里面許多許多例子,還有原代碼,我也是辛苦才收集到的資料,希望能給其他工程師派上用場.

    標簽: CPLD

    上傳時間: 2014-01-14

    上傳用戶:王者A

  • CPLD程序

    CPLD程序,ALTERA公司的EPM7128SLC84-10,PLCC84封裝,已經調試過的程序,包含仿真文件,波形文件,VHDL語言程序,電路圖以及PCB板和系統原理圖,非常有用,尤其是初學EDA和CPLD、FPGA器件的人

    標簽: CPLD 程序

    上傳時間: 2016-10-25

    上傳用戶:youke111

  • 碩士論文:基于FPGA的PCIE數據采集卡設計

    廣東工業大學碩士學位論文 (工學碩士) 基于FPGA的PCIE數據采集卡設計數據采集處理技術與傳感器技術、信號處理技術和PC機技術共同構成檢測 技術的基礎,其中數據采集處理技術作為實現自動化檢測的前提,在整個數字化 系統中處于尤為重要的地位。對于核磁共振這樣復雜的系統設備,實現自動化測 試顯得尤為必要,又因為核磁共振成像系統的特殊性,對數據的采集有特殊要求, 需要根據各種脈沖序列的不同要求設置采樣點數和采樣間隔,根據待采信號的不 同帶寬來設置采樣率,將系統成像的數據采集下來進行處理,最后重建圖像和顯 示。因此本文基于現有的采集技術開發專門應用于核磁共振成像的數據采集卡。 該采集卡從軟件與硬件兩個方面對基于FPGA的PCIE數據采集卡進行了研 究,并完成了實物設計。軟件方面以FPGA為核心芯片完成數據采集卡的接口控 制以及數據處理。通過Altera的GXB IP核對數據進行捕捉,同時根據實際需要 設計了傳輸協議,由數據處理模塊將捕捉到的數據通過CIC濾波器進行抽取濾 波,然后將信號存入DDR2 SDRAM存儲芯片中。在傳輸接口設計上采用PCIE 總線接口的數據傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、DDR2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統由Flash對FPGA進行初始化,通過FPGA配置PCIE總 線,根據FPGA中PCIE通道引腳的要求進行布局布線。DDR2接口電路模塊依 據DDR2芯片驅動和接收端的電平標準、端接方式確定DDR2與FPGA之間通 信的各信號走線。針對各個模塊接口電路的特點分別進行眼圖測試,分析了板卡 的通信質量,對整個原理圖布局進行了設計優化。 通過測試,該數據采集卡實現了通過CPLD對FPGA進行加載,并在FPGA 內部實現了抽取濾波等高速數字信號處理,各種接IsI和控制邏輯以及通過大容量 的DDR2 SDRAM緩存各種數據處理結果正確。經系統成像,該采集卡采集下來 的數字信息可通過圖像重建準確成像,為核磁共振成像系統的工程實現打下了良 好的成像基礎。 

    標簽: 核磁共振 信號處理 FPGA PCIE DDR2

    上傳時間: 2022-06-21

    上傳用戶:fliang

  • DSP Builder 10.10

    對于CPLD、FPGA和HardCopy? ASIC設計,Quartus? II軟件10.1是業界性能和效能首屈一指的軟件,現在可以下載。這一最新版軟件引入了Qsys,它是功能強大的系統集成新工具。在Quartus II訂購版軟件10.1中以beta版的形式提供Qsys,它提高了系統開發速度,支持設計重用,從而縮短了FPGA設計過程,減輕了工作量。

    標簽: Builder 10.10 DSP

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 微電腦型數學演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高

    標簽: 微電腦 數學演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

  • CMOS模擬開關工作原理

    開關在電路中起接通信號或斷開信號的作用。最常見的可控開關是繼電器,當給驅動繼電器的驅動電路加高電平或低電平時,繼電器就吸合或釋放,其觸點接通或斷開電路。CMOS模擬開關是一種可控開關,它不象繼電器那樣可以用在大電流、高電壓場合,只適于處理幅度不超過其工作電壓、電流較小的模擬或數字信號。 一、常用CMOS模擬開關引腳功能和工作原理  1.四雙向模擬開關CD4066  CD4066 的引腳功能如圖1所示。每個封裝內部有4個獨立的模擬開關,每個模擬開關有輸入、輸出、控制三個端子,其中輸入端和輸出端可互換。當控制端加高電平時,開關導通;當控制端加低電平時開關截止。模擬開關導通時,導通電阻為幾十歐姆;模擬開關截止時,呈現很高的阻抗,可以看成為開路。模擬開關可傳輸數字信號和模擬信號,可傳輸的模擬信號的上限頻率為40MHz。各開關間的串擾很小,典型值為-50dB。

    標簽: CMOS 模擬開關 工作原理

    上傳時間: 2013-10-27

    上傳用戶:bibirnovis

主站蜘蛛池模板: 长汀县| 全州县| 松江区| 三江| 伊吾县| 比如县| 连城县| 尖扎县| 巨野县| 泽普县| 保定市| 驻马店市| 班玛县| 文水县| 湖口县| 丰宁| 双柏县| 武宁县| 白山市| 合阳县| 新化县| 无极县| 凤山市| 金门县| 寻乌县| 靖江市| 长武县| 昌黎县| 宝清县| 遂昌县| 印江| 松潘县| 鹤山市| 大田县| 高邮市| 嫩江县| 平原县| 时尚| 宜都市| 鹤庆县| 玛沁县|