FPGA-CPLD入門教程 學習CPLD的看看
標簽: FPGA-CPLD files 入門教程
上傳時間: 2013-07-16
上傳用戶:bangbangbang
可編程邏輯器件FPGA(現場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數字信號處理領域,與傳統的ASIC(專用集成電路)和DSP(數字信號處理器)相比,基于FPGA和CPLD實現的數字信號處理系統具有更高的實時性和可嵌入性,能夠方便地實現系統的集成與功能擴展。 FFT的硬件結構主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內引入流水線結構,提高了FFT的運算速度。同時,流水線寄存器能夠寄存蝶形運算中的公共項,這樣在設計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎上,為蝶形處理器設計了一個并行乘法器。在實現該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數。同時,使用華萊士樹結構和4-2壓縮器對部分積并行相加。 本文以32點復數FFT為例進行設計與邏輯綜合。通過設計相應的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結果與軟件計算結果相符,證明了本文所提出的算法的正確性。 另外,本文還對設計結果提出了進一步的改進方案,在乘法器內加入一級流水線寄存器,使FFT的速度能夠提高到當前速度的兩倍,這在實時性要求較高的場合具有極高的實用價值。
標簽: FPGA CPLD FFT 算法
上傳時間: 2013-07-18
上傳用戶:wpt
FPGA-CPLD數字電路設計經驗分享,FPGA-CPLD數字電路設計經驗分享
標簽: FPGA-CPLD 數字 電路設計 經驗分享
上傳時間: 2013-06-05
上傳用戶:liansi
基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
標簽: FPGA VHDL 數字頻率計 硬件描述語言
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
用VHDL語言設計基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數字濾波器的設計
標簽: VHDL FPGA FIR 語言
上傳時間: 2013-08-07
上傳用戶:ukuk
基于FPGA CPLD設計與實現UART,一聽名字就知道,不用再說了吧,
標簽: FPGA CPLD UART
上傳時間: 2013-08-09
上傳用戶:zcs023047
FPGAcpld結構分析 pga的EDA設計方法 fpga中的微程序設計 復雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應用和實現數字邏 一種使用fpga設計的DRAM控制器 用cpld器件實現24位同步計數器的設計
標簽: FPGAcpld fpga EDA 結構分析
上傳時間: 2013-08-10
上傳用戶:yph853211
系統應用FPGA技術,通過VHDL編程,在CPLD上實現。電子琴的基本原理是產生各個音符對應的頻率,將頻率放大后驅動喇叭發出音響。該電子琴包括手動彈奏與自動演奏兩種功能,其中手動彈奏時還可錄音回放。文中敘述了電子琴的設計原理和分塊實現的方法,詳細介紹各模塊的設計及模塊之間的連接組合方法,還包括電子琴的使用說明。
標簽: FPGA 系統應用
上傳時間: 2013-08-24
上傳用戶:zhqzal1014
\\fpga cpld\\XILINXCPLD-JTAG \\fpga cpld\\XILINXCPLD-JTAG
標簽: XILINXCPLD-JTAG fpga cpld
上傳時間: 2013-08-26
上傳用戶:lalalal
ARM,DSP,FPGA的區別:詳細介紹了ARM,DSP,FPGA/CPLD的異同。
標簽: FPGA ARM DSP
上傳時間: 2013-08-27
上傳用戶:lijianyu172
蟲蟲下載站版權所有 京ICP備2021023401號-1