AD、DA轉(zhuǎn)換器接口技術(shù)與實(shí)用線路
標(biāo)簽: da轉(zhuǎn)換器 接口
上傳時(shí)間: 2022-03-28
上傳用戶:
51單片機(jī)(AD及DA轉(zhuǎn)換器),有需要的可以參考!
標(biāo)簽: 51單片機(jī) DA轉(zhuǎn)換器
上傳時(shí)間: 2022-04-14
上傳用戶:
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(88)資源包含以下內(nèi)容:1. 計(jì)算機(jī)并口轉(zhuǎn)3路串行DA的DLL源碼及電路,芯片MAX541/MAX5541,可以免費(fèi)申請(qǐng),8路I/O輸出,5路輸入,并口的簡(jiǎn)單極限應(yīng)用.經(jīng)使用各項(xiàng)性能不錯(cuò),就是DA抗干擾較差,沒有較大的電磁干擾運(yùn)行.2. arm9上測(cè)試串口代碼.3. I2C controller verilog code for altera fpga platform..4. sigma-delta ADC轉(zhuǎn)換之matlab模型.5. NiosII的Flash編程指南(www.sopc.net.cn).6. 樓宇門禁對(duì)講機(jī)主機(jī)原理圖.7. 開發(fā)環(huán)境.8. 開發(fā)環(huán)境WAVE6000.9. vb環(huán)境下用動(dòng)態(tài)規(guī)劃方法編的0/1背包問題.10. 該實(shí)驗(yàn)設(shè)計(jì)模60計(jì)數(shù)器.11. 嵌入式課程設(shè)計(jì) 頁(yè)面置換算法模擬 列出缺頁(yè)缺頁(yè)次數(shù)和缺頁(yè)率.12. DSP系列中的TMS320F2812 ADC范例程序.13. TMS320F2812 GPIO_input范例程序.14. TMS320F2812 SPI_FFDLB范例程序.15. 指令集模擬器.16. s3c44b0x的一些相關(guān)芯片資料,是官方的pdf格式,很有用.17. 大屏320240的C語言測(cè)試程序,已驗(yàn)證通過,請(qǐng)放心使用.18. 最新火熱的CX32 源代碼.19. 關(guān)于臺(tái)灣新茂SM5964 I2C的程序.20. gps開發(fā)專用的源代碼.21. Moore型狀態(tài)機(jī)設(shè)計(jì),基于VHDL.能夠根據(jù)微處理器的讀寫周期,分別對(duì)應(yīng)存儲(chǔ)器輸出寫使能WE和讀使能OE信號(hào)..22. 文介紹一款用AT89C51和串行ROM 制作的電子密碼鎖.23. 總線控制器 altera提供的FPGA源代碼.24. bios嵌入DOS操作系統(tǒng),可以先編譯romos.asm制作成BIN文件,加載至BIOS的ISA模塊.另外還有制作工具.25. wt89c51 watch dog proce.26. 瑞薩H8系列芯片內(nèi)置rom讀寫測(cè)試.27. Opencore提供的I2C代碼.28. 譯碼器的邏輯功能是將已賦予特定含義的一組二進(jìn)制輸入代碼的原意"翻譯"出來,變成對(duì)應(yīng)的輸出高低電平信號(hào).該程序?yàn)?-8譯碼器.基于VHDL,其開發(fā)環(huán)境是MAXPLUS2..29. 驅(qū)動(dòng)SOLOMON的SSD182.30. 驅(qū)動(dòng)三星的KS0107/KS0108.31. 驅(qū)動(dòng)ULTRCHIP的UC1682.32. 是一個(gè)帶PROTEUS仿真的8路數(shù)字電壓表.33. SSD3的練習(xí)6的答案.快期末考試了.34. S3C2410A 的存儲(chǔ)器控制器提供訪問外部存儲(chǔ)器所需要的存儲(chǔ)器控制信號(hào)。 S3C2410A 的存儲(chǔ)器控制器有以下的特性:.35. 這是一個(gè)三星44b0的中文文檔.36. 這個(gè)arm7嵌入式蕊版的起動(dòng)代碼.37. 這個(gè)代碼是用ADS1.2平臺(tái)開發(fā)的一個(gè)mp3播放器。.38. 該程序能夠?qū)π盘?hào)進(jìn)行OFDM處理.39. 在網(wǎng)上看見很多人用DM413.40. 介紹了CPCI總線及快速、低功耗模數(shù)轉(zhuǎn)換器件AD976的主要特點(diǎn).
上傳時(shí)間: 2013-06-18
上傳用戶:eeworm
近些年來,隨著電力電子技術(shù)的發(fā)展,電力電子系統(tǒng)集成受到越來越多的關(guān)注,其中標(biāo)準(zhǔn)化模塊的串并聯(lián)技術(shù)成為研究熱點(diǎn)之一。輸入并聯(lián)輸出串聯(lián)型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場(chǎng)合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個(gè)模塊輸入電流均分和輸出電壓均分之間的關(guān)系,在此基礎(chǔ)上提出一種輸出均壓控制方案,該方案對(duì)系統(tǒng)輸出電壓調(diào)節(jié)沒有影響。選擇移相控制全橋(Full-Bridge,F(xiàn)B)變換器作為基本模塊,對(duì)n個(gè)全橋模塊組成的IPOS組合變換器建立小信號(hào)數(shù)學(xué)模型,推導(dǎo)出采用輸出均壓控制方案的IPOS-FB系統(tǒng)的數(shù)學(xué)模型,該模型證明各模塊輸出均壓閉環(huán)不影響系統(tǒng)輸出電壓閉環(huán)的調(diào)節(jié),給出了模塊輸出均壓閉環(huán)和系統(tǒng)輸出電壓閉環(huán)的補(bǔ)償網(wǎng)絡(luò)參數(shù)設(shè)計(jì)。對(duì)于IPOS組合變換器,采用交錯(cuò)控制,由于電流紋波抵消效應(yīng),輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統(tǒng)輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據(jù)所提出的輸出均壓控制策略,在實(shí)驗(yàn)室研制了一臺(tái)由兩個(gè)1kW全橋模塊組成的IPOS-FB原理樣機(jī),每個(gè)模塊輸入電壓為270V,輸出電壓為180V。并進(jìn)行了仿真和實(shí)驗(yàn)驗(yàn)證,結(jié)果均表明本控制方案是正確有效的。
標(biāo)簽: 輸入 并聯(lián) 串聯(lián)
上傳時(shí)間: 2013-06-17
上傳用戶:cwyd0822
本論文首先描述了數(shù)字下變頻基本理論和結(jié)構(gòu),對(duì)完成各級(jí)數(shù)字信號(hào)處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關(guān)鍵算法做了適當(dāng)介紹;然后根據(jù)這些算法提出了基于FPGA實(shí)現(xiàn)的結(jié)構(gòu)并進(jìn)一步給出了性能分析;并且從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此間的性能制約,從而選擇合理配置、優(yōu)化系統(tǒng)結(jié)構(gòu)以獲得模塊間的性能均衡和系統(tǒng)性能的最優(yōu)化;最后給出了FPGA實(shí)現(xiàn)的數(shù)字下變頻器在測(cè)試中產(chǎn)生的波形和頻譜,作了測(cè)試結(jié)果分析.
標(biāo)簽: FPGA 數(shù)字下變頻
上傳時(shí)間: 2013-05-25
上傳用戶:01010101
·作 者: 三菱電機(jī)株式會(huì)社 I S B N: 7118019917 頁(yè) 數(shù): 176 開 本: 大16開 封面形式: 簡(jiǎn)裝本 出 版 社: 國(guó)防工業(yè)出版社 本社特價(jià)書 出版日期: 2001-7-1 定 價(jià): 40元 變頻器原理與應(yīng)用教程 內(nèi)容簡(jiǎn)介本書
標(biāo)簽: 變頻器原理 應(yīng)用教程
上傳時(shí)間: 2013-08-01
上傳用戶:aappkkee
采用FPGA 實(shí)現(xiàn)π/ 4 DQPSK調(diào)制器--\r\n北 方 交 通 大 學(xué) 學(xué) 報(bào)
標(biāo)簽: DQPSK FPGA 調(diào)制器
上傳時(shí)間: 2013-08-11
上傳用戶:stampede
2812 DA,定時(shí)器中斷1,2,3,外部中斷
上傳時(shí)間: 2013-08-22
上傳用戶:2218870695
基于cpld的hdb3編碼器\r\n
上傳時(shí)間: 2013-08-29
上傳用戶:gxmm
分頻器 FPGA程序設(shè)計(jì) 二分頻 對(duì)硬件設(shè)計(jì)有很大用處\r\n
標(biāo)簽: FPG 分頻器 二分頻 程序設(shè)計(jì)
上傳時(shí)間: 2013-08-31
上傳用戶:lhc9102
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1