亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DB

  • 基于第二代電流傳輸器的積分器設計

    介紹了一種基于低壓、寬帶、軌對軌、自偏置CMOS第二代電流傳輸器(CCII)的電流模式積分器電路,能廣泛應用于無線通訊、射頻等高頻模擬電路中。通過采用0.18 μm工藝參數,進行Hspice仿真,結果表明:電流傳輸器電壓跟隨的線性范圍為-1.04~1.15 V,電流跟隨的線性范圍為-9.02~6.66 mA,iX/iZ的-3 DB帶寬為1.6 GHz。輸出信號的幅度以20DB/decade的斜率下降,相位在低于3 MHz的頻段上保持在90°。

    標簽: 電流傳輸器 積分器

    上傳時間: 2014-06-20

    上傳用戶:lvchengogo

  • 帶有增益提高技術的高速CMOS運算放大器設計

    設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 DB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 DB

    標簽: CMOS 增益提高 運算 放大器設計

    上傳時間: 2014-12-23

    上傳用戶:jiiszha

  • 5-12GHz新型復合管寬帶功率放大器設計

    采用微波仿真軟件AWR對電路結構進行了優化和仿真,結果顯示,在5~12 GHz頻帶內,復合晶體管結構的輸出阻抗值更穩定,帶寬得到有效擴展,最高增益達到11 DB,帶內波動<0.5 DB,在9 GHz工作頻率時,其1 DB壓縮點處的輸出功率為26 DBm。

    標簽: GHz 12 復合管 功率

    上傳時間: 2013-11-04

    上傳用戶:marten

  • 用Step7中SFB4x實現PID控制

    本文中所討論的功能塊(SFB41/FB41,SFB42/FB42,SFB43/FB43)僅僅是使用于S7 和C7 的CPU 中的循環中斷程序中。該功能塊,定期計算所需要的數據,保存在指定的DB 中(背景數據塊)。允許多次調用該功能塊.

    標簽: Step7 SFB4x PID 控制

    上傳時間: 2013-10-13

    上傳用戶:wdq1111

  • ADC轉換器技術用語 (A/D Converter Defi

    ANALOG INPUT BANDWIDTH is a measure of the frequencyat which the reconstructed output fundamental drops3 DB below its low frequency value for a full scale input. Thetest is performed with fIN equal to 100 kHz plus integer multiplesof fCLK. The input frequency at which the output is −3DB relative to the low frequency input signal is the full powerbandwidth.APERTURE JITTER is the variation in aperture delay fromsample to sample. Aperture jitter shows up as input noise.APERTURE DELAY See Sampling Delay.BOTTOM OFFSET is the difference between the input voltagethat just causes the output code to transition to the firstcode and the negative reference voltage. Bottom Offset isdefined as EOB = VZT–VRB, where VZT is the first code transitioninput voltage and VRB is the lower reference voltage.Note that this is different from the normal Zero Scale Error.CONVERSION LATENCY See PIPELINE DELAY.CONVERSION TIME is the time required for a completemeasurement by an analog-to-digital converter. Since theConversion Time does not include acquisition time, multiplexerset up time, or other elements of a complete conversioncycle, the conversion time may be less than theThroughput Time.DC COMMON-MODE ERROR is a specification which appliesto ADCs with differential inputs. It is the change in theoutput code that occurs when the analog voltages on the twoinputs are changed by an equal amount. It is usually expressed in LSBs.

    標簽: Converter Defi ADC 轉換器

    上傳時間: 2013-11-12

    上傳用戶:pans0ul

  • 低噪聲放大器(LNA)

    LNA的功能和指標二端口網絡的噪聲系數Bipolar LNAMOS LNA非準靜態(NQS)模型和柵極感應噪聲CMOS最小噪聲系數和最佳噪聲匹配參考文獻LNA 的功能和指標• 第一級有源電路,其噪聲、非線性、匹配等性能對整個接收機至關重要• 主要指標– 噪聲系數(NF)取決于系統要求,可從1 DB 以下到好幾個DB, NF與工作點有關– 增益(S21)較大的增益有助于減小后級電路噪聲的影響,但會引起線性度的惡化– 輸入輸出匹配(S11, S22)決定輸入輸出端的射頻濾波器頻響– 反向隔離(S12)– 線性度(IIP3, P1DB)未經濾除的干擾信號可通過互調(Intermodulation) 等方式使接收質量降低

    標簽: LNA 低噪聲放大器

    上傳時間: 2013-11-20

    上傳用戶:xaijhqx

  • 一種增益增強型套筒式運算放大器的設計

    設計了一種用于高速ADC中的全差分套筒式運算放大器.從ADC的應用指標出發,確定了設計目標,利用開關電容共模反饋、增益增強等技術實現了一個可用于12 bit精度、100 MHz采樣頻率的高速流水線(Pipelined)ADC中的運算放大器.基于SMIC 0.13 μm,3.3 V工藝,Spectre仿真結果表明,該運放可以達到105.8 DB的增益,單位增益帶寬達到983.6 MHz,而功耗僅為26.2 mW.運放在4 ns的時間內可以達到0.01%的建立精度,滿足系統設計要求.

    標簽: 增益 增強型 運算放大器

    上傳時間: 2013-10-16

    上傳用戶:563686540

  • 運算放大器中的虛斷虛短應用

      虛短和虛斷的概念   由于運放的電壓放大倍數很大,一般通用型運算放大器的開環電壓放大倍數都在80 DB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV,兩輸入端近似等電位,相當于 “短路”。開環電壓放大倍數越大,兩輸入端的電位越接近相等。   “虛短”是指在分析運算放大器處于線性狀態時,可把兩輸入端視為等電位,這一特性稱為虛假短路,簡稱虛短。顯然不能將兩輸入端真正短路。   由于運放的差模輸入電阻很大,一般通用型運算放大器的輸入電阻都在1MΩ以上。因此流入運放輸入端的電流往往不足1uA,遠小于輸入端外電路的電流。故 通常可把運放的兩輸入端視為開路,且輸入電阻越大,兩輸入端越接近開路?!疤摂唷笔侵冈诜治鲞\放處于線性狀態時,可以把兩輸入端視為等效開路,這一特性 稱為虛假開路,簡稱虛斷。顯然不能將兩輸入端真正斷路。   在分析運放電路工作原理時,首先請各位暫時忘掉什么同向放大、反向放大,什么加法器、減法器,什么差動輸入……暫時忘掉那些輸入輸出關系的公式……這些東東只會干擾你,讓你更糊涂﹔也請各位暫時不要理會輸入偏置電流、共模抑制比、失調電壓等電路參數,這是設計者要考慮的事情。我們理解的就是理想放大器(其實在維修中和大多數設計過程中,把實際放大器當做理想放大器來分析也不會有問題)。

    標簽: 運算放大器 虛斷

    上傳時間: 2013-11-04

    上傳用戶:181992417

  • 磁芯電感器的諧波失真分析

    磁芯電感器的諧波失真分析 摘  要:簡述了改進鐵氧體軟磁材料比損耗系數和磁滯常數ηB,從而降低總諧波失真THD的歷史過程,分析了諸多因數對諧波測量的影響,提出了磁心性能的調控方向。 關鍵詞:比損耗系數, 磁滯常數ηB ,直流偏置特性DC-Bias,總諧波失真THD  Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033   Abstract:    Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward.  Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD  近年來,變壓器生產廠家和軟磁鐵氧體生產廠家,在電感器和變壓器產品的總諧波失真指標控制上,進行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問題。從工藝技術上采取了不少有效措施,促進了質量問題的迅速解決。本文將就此熱門話題作一些粗淺探討。  一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡稱THD,并不是什么新的概念,早在幾十年前的載波通信技術中就已有嚴格要求<1>。1978年郵電部公布的標準YD/Z17-78“載波用鐵氧體罐形磁心”中,規定了高μQ材料制作的無中心柱配對罐形磁心詳細的測試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測量磁心產生的非線性失真。這種相對比較的實用方法,專用于無中心柱配對罐形磁心的諧波衰耗測試。 這種磁心主要用于載波電報、電話設備的遙測振蕩器和線路放大器系統,其非線性失真有很嚴格的要求。  圖中  ZD   —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61DB,       Lg88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61DB Ld88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61DB FD   —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 DB,三次諧波衰耗b3(0)≥91 DB, DP  —— Qp373 選頻電平表,輸入高阻抗, L ——被測無心罐形磁心及線圈, C  ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測量時,所配用線圈應用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測磁心配對安裝好后,先調節振蕩器頻率為 36.6~40KHz,  使輸出電平值為+17.4 DB, 即選頻表在 22′端子測得的主波電平 (P2)為+17.4 DB,然后在33′端子處測得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益DB 從以往的資料引證, 就可以發現諧波失真的測量是一項很精細的工作,其中測量系統的高、低通濾波器,信號源和放大器本身的三次諧波衰耗控制很嚴,阻抗必須匹配,薄膜電容器的非線性也有相應要求。濾波器的電感全由不帶任何磁介質的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對磁心分選的誤判。 為了滿足多路通信整機的小型化和穩定性要求, 必須生產低損耗高穩定磁心。上世紀 70 年代初,1409 所和四機部、郵電部各廠,從工藝上改變了推板空氣窯燒結,出窯后經真空罐冷卻的落后方式,改用真空爐,并控制燒結、冷卻氣氛。技術上采用共沉淀法攻關試制出了μQ乘積 60 萬和 100 萬的低損耗高穩定材料,在此基礎上,還實現了高μ7000~10000材料的突破,從而大大縮短了與國外企業的技術差異。當時正處于通信技術由FDM(頻率劃分調制)向PCM(脈沖編碼調制) 轉換時期, 日本人明石雅夫發表了μQ乘積125 萬為 0.8×10 ,100KHz)的超優鐵氧體材料<3>,其磁滯系數降為優鐵

    標簽: 磁芯 電感器 諧波失真

    上傳時間: 2014-12-24

    上傳用戶:7891

  • 一種發動機高溫差環境下的基準電壓源電路

    根據汽車發動機控制芯片的工作環境,針對常見的溫度失效問題,提出了一種應用在發動機控制芯片中的帶隙基準電壓源電路。該電路采用0.18 μm CMOS工藝,采用電流型帶隙基準電壓源結構,具有適應低電源電壓、電源抑制比高的特點。同時還提出一種使用不同溫度系數的電阻進行高階補償的方法,實現了較寬溫度范圍內的低溫度系數。仿真結果表明,該帶隙基準電路在-50℃~+125℃的溫度范圍內,實現平均輸出電壓誤差僅5.2 ppm/℃,可用于要求極端嚴格的發動機溫度環境。該電路電源共模抑制比最大為99 DB,可以有效緩解由發動機在不同工況下產生的電源紋波對輸出參考電壓的影響。

    標簽: 發動機 溫差 基準電壓源 環境

    上傳時間: 2014-01-09

    上傳用戶:ecooo

主站蜘蛛池模板: 霍州市| 津市市| 安康市| 乌拉特后旗| 通渭县| 长顺县| 保康县| 老河口市| 平乡县| 南京市| 汉寿县| 仁怀市| 宜丰县| 方城县| 福贡县| 乐山市| 大兴区| 东兰县| 淅川县| 盐边县| 浦东新区| 固始县| 稷山县| 临泉县| 沙洋县| 普宁市| 罗平县| 息烽县| 建昌县| 邮箱| 平顶山市| 多伦县| 潮州市| 鹰潭市| 三江| 镇远县| 广西| 花莲市| 济源市| 且末县| 兴化市|