亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DDC

  • 基于FPGA的DDC在頻譜儀中的設計.rar

    軟件無線電思想的出現(xiàn)帶來了接收機實現(xiàn)方式的革新。隨著近年來軟件無線電理論和應用趨于成熟與完善,軟件無線電技術已經(jīng)被越來越廣泛地應用于無線通信系統(tǒng)和電子測量測試儀器中。數(shù)字下變頻技術作為軟件無線電的核心技術之一,在頻譜分析儀中也得到了越來越普遍的應用。 本人參與的手持式頻譜分析儀項目采用的是中頻數(shù)字化實現(xiàn)方式,可滿足輕巧,可重配置和低功耗的需求。數(shù)字化中頻的關鍵部件數(shù)字下變頻器DDC采用的是Intersil公司的ISL5216,這個器件和高性能FPGA共同組成手持頻譜儀的數(shù)字信號處理前端。這個數(shù)字前端就手持頻譜分析儀來說存在一定的局限性,ISL5216的信號處理帶寬單通道為1 MHz,4個通道級聯(lián)為3MHz,未能滿足譜儀分析帶寬日益增加的需求;系統(tǒng)集成度不高,ISL5216的功能要是集成到FPGA,可進一步提高系統(tǒng)集成度,降低物料成本和系統(tǒng)功耗。基于以上兩個方面的考慮,現(xiàn)正以手持頻譜分析儀項目為依托,基于Xilinx Spartan3A-DSP系列FPGA實現(xiàn)高速高處理帶寬的DDC。 本論文首先描述了數(shù)字下變頻基本理論和結構,對完成各級數(shù)字信號處理所涉及的數(shù)字正交變換、CORDIC算法、CIC、HB、多相濾波等關鍵算法做了適當介紹;然后介紹了當前主流FPGA的數(shù)字信號處理特性和其內(nèi)部的DSP資源。接著詳細描述了數(shù)控振蕩器NCO、復數(shù)數(shù)字混頻器MIXER、5級CIC濾波器、5級HB濾波器和255階可編程FIR的設計和實現(xiàn),并對各個模塊的不同實現(xiàn)方式作了對比和仿真測試數(shù)據(jù)作了分析。最后介紹了所設計DDC在手持頻譜分析儀中的主要應用。

    標簽: FPGA DDC 頻譜儀

    上傳時間: 2013-04-24

    上傳用戶:a155166

  • 基于FPGA的軟件無線電DDC設計

    軟件無線電DDC(數(shù)字下變頻)系統(tǒng)作為前端ADC與后端通用DSP器件之間的橋梁,通過降低數(shù)據(jù)流的速率,把低速數(shù)據(jù)送給后端通用DSP器件進行處理,其性能的優(yōu)劣將對整個軟件無線電系統(tǒng)的穩(wěn)定性產(chǎn)生直接影響。采用專用DDC芯片完成數(shù)字下變頻,雖然具有抽取比大、性能穩(wěn)定等優(yōu)點,但價格昂貴,靈活性不強,不能充分體現(xiàn)軟件無線電的優(yōu)勢。FPGA工藝發(fā)展迅速,處理能力大大增強,相對于ASIC、DSP來說具有吞吐量高、開發(fā)周期短、可實現(xiàn)在線重構等諸多優(yōu)勢。正因為這些優(yōu)點,使得FPGA在軟件無線電的研究和開發(fā)中起著越來越重要的作用。 本次設計的目標是在一塊FPGA芯片上實現(xiàn)單通道數(shù)字下變頻系統(tǒng)。現(xiàn)階段主要對軟件無線電數(shù)字下變頻器的FPGA實現(xiàn)方法進行了研究分析,重點完成了其主要模塊的設計和仿真以及初步的系統(tǒng)級驗證。 論文首先對軟件無線電數(shù)字下變頻的國內(nèi)外現(xiàn)狀進行了分析,然后對FPGA實現(xiàn)數(shù)字下變頻設計的優(yōu)勢作了闡述。在對軟件無線電理論基礎、數(shù)字信號處理的相關知識深入研究的基礎上重點研究軟件無線電數(shù)字下變頻技術。對數(shù)字下變頻的NCO、混頻、CIC、HB、FIR模塊的實現(xiàn)方法進行深入研究,在:MATLAB中設定整體系統(tǒng)方案、完成模塊劃分和接口定義,并對部分模塊建立數(shù)學模型并仿真、對模塊的性能進行優(yōu)化。從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此問的性能制約,從而選擇合理配置、優(yōu)化系統(tǒng)結構以獲得模塊間的性能均衡和系統(tǒng)性能的最優(yōu)化。最后通過使用編寫'Verilog程序和調(diào)用部分lP Core相結合的方法完成數(shù)字下變頻各個模塊的設計并完成仿真和調(diào)試。結果表明設計的思想和結構是正確的,在下一步工作中主要完成系統(tǒng)的板級調(diào)試。

    標簽: FPGA DDC 軟件無線電

    上傳時間: 2013-04-24

    上傳用戶:隱界最新

  • 基于FPGA的DDC設計及仿真

        在軟件無線電數(shù)字接收機中,從AD前端采集過來的數(shù)字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數(shù)字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成相關的數(shù)字信號處理任務就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實時性要求,此時通過合理的設計DDC就可以解決上述問題。

    標簽: FPGA DDC 仿真

    上傳時間: 2014-12-28

    上傳用戶:432234

  • 基于FPGA的DDC設計及仿真

        在軟件無線電數(shù)字接收機中,從AD前端采集過來的數(shù)字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數(shù)字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實時完成相關的數(shù)字信號處理任務就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實時性要求,此時通過合理的設計DDC就可以解決上述問題。

    標簽: FPGA DDC 仿真

    上傳時間: 2013-11-20

    上傳用戶:520

  • AVR-AT90S8535,HD8279,等開發(fā)的潔凈空調(diào)專用DDC系統(tǒng),包括AD/DA,PID計算等.

    AVR-AT90S8535,HD8279,等開發(fā)的潔凈空調(diào)專用DDC系統(tǒng),包括AD/DA,PID計算等.

    標簽: AVR-AT 8535 8279 DDC

    上傳時間: 2013-12-13

    上傳用戶:2404

  • ADI公司基于其公司的ADC,DAC及DDC,DUC提出的基站結構設計方案。

    ADI公司基于其公司的ADC,DAC及DDC,DUC提出的基站結構設計方案。

    標簽: ADI ADC DAC DDC

    上傳時間: 2013-12-19

    上傳用戶:netwolf

  • DDC simulation 進行DDC實現(xiàn)過程的仿真

    DDC simulation 進行DDC實現(xiàn)過程的仿真

    標簽: simulation DDC DDC 過程

    上傳時間: 2014-10-30

    上傳用戶:遠遠ssad

  • VESA DDC協(xié)議標準(display data channel command interface standard) 包括應用實例及代碼

    VESA DDC協(xié)議標準(display data channel command interface standard) 包括應用實例及代碼

    標簽: interface standard display channel

    上傳時間: 2015-12-12

    上傳用戶:咔樂塢

  • 可以實現(xiàn)DDC各個模塊的功能

    可以實現(xiàn)DDC各個模塊的功能,如內(nèi)插、抽取、FIR濾波等功能

    標簽: DDC 模塊

    上傳時間: 2016-01-19

    上傳用戶:iswlkje

  • 數(shù)字電子DDC燒錄程式

    數(shù)字電子DDC燒錄程式,并口通信,Windows平臺燒錄程式

    標簽: DDC 數(shù)字電子 燒錄 程式

    上傳時間: 2016-02-11

    上傳用戶:hfmm633

主站蜘蛛池模板: 营口市| 昆山市| 惠州市| 马关县| 云梦县| 营山县| 桦甸市| 南宁市| 越西县| 同仁县| 修文县| 和平县| 湖北省| 鲁山县| 特克斯县| 福贡县| 和平区| 翁源县| 寻乌县| 敖汉旗| 文化| 留坝县| 印江| 桐柏县| 萨嘎县| 巴青县| 兴文县| 霞浦县| 苗栗县| 吉隆县| 鱼台县| 左贡县| 遂昌县| 绥阳县| 舒城县| 裕民县| 米脂县| 华池县| 永春县| 武汉市| 罗甸县|