亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

DDR-SDRAM

  • 利用FPGA實(shí)現(xiàn)SDRAM控制器的設(shè)計(jì)

    FPGA的應(yīng)用,sdram

    標(biāo)簽: SDRAM FPGA 控制器

    上傳時(shí)間: 2014-12-28

    上傳用戶:aesuser

  • 基于FPGA的DDR2 SDRAM存儲(chǔ)器用戶接口設(shè)計(jì)

    使用功能強(qiáng)大的FPGA來(lái)實(shí)現(xiàn)一種DDR2 SDRAM存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲(chǔ)控制器,由于該公司出產(chǎn)的這種存儲(chǔ)控制器具有很高的效率,使用也很廣泛,可知本設(shè)計(jì)具有很大的使用前景。本設(shè)計(jì)通過(guò)采用多路高速率數(shù)據(jù)讀寫操作仿真驗(yàn)證,可知其完全可以滿足時(shí)序要求,由綜合結(jié)果可知其使用邏輯資源很少,運(yùn)行速率很高,基本可以滿足所有設(shè)計(jì)需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲(chǔ)器

    上傳時(shí)間: 2013-11-07

    上傳用戶:GavinNeko

  • SDRAM Controller

    SDRAM Controller

    標(biāo)簽: Controller SDRAM

    上傳時(shí)間: 2013-12-14

    上傳用戶:zuozuo1215

  • XAPP806 -決定DDR反饋時(shí)鐘的最佳DCM相移

    This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.

    標(biāo)簽: XAPP 806 DDR DCM

    上傳時(shí)間: 2013-10-15

    上傳用戶:euroford

  • ref sdr sdram vhdl代碼

    ref-sdr-sdram-vhdl代碼 SDR SDRAM Controller v1.1 readme.txt This readme file for the SDR SDRAM Controller includes information that was not incorporated into the SDR SDRAM Controller White Paper v1.1. The PLL is targeted at APEX(TM) devices. Please regenerate for your chosen architecture. Last updated September, 2002 Copyright ?2002 Altera Corporation. All rights reserved.

    標(biāo)簽: sdram vhdl ref sdr

    上傳時(shí)間: 2013-11-13

    上傳用戶:takako_yang

  • 基于EPM1240的SDRAM控制器的設(shè)計(jì)

    通過(guò)設(shè)計(jì)基于CPLD 的SDRAM 控制器接口,可以在STM系列、ARM系列、STC系列等單片機(jī)和DSP等微處理器的外部連接SDRAM,增加系統(tǒng)的存儲(chǔ)空間。

    標(biāo)簽: SDRAM 1240 EPM 控制器

    上傳時(shí)間: 2013-11-14

    上傳用戶:feifei0302

  • DDR內(nèi)存布線指導(dǎo),DDR_Layout_Guide_[1]..

    DDR內(nèi)存布線指導(dǎo),DDR_Layout_Guide。

    標(biāo)簽: DDR_Layout_Guide DDR 內(nèi)存 布線

    上傳時(shí)間: 2013-11-13

    上傳用戶:liglechongchong

  • 利用FPGA實(shí)現(xiàn)SDRAM控制器的設(shè)計(jì)

    FPGA的應(yīng)用,sdram

    標(biāo)簽: SDRAM FPGA 控制器

    上傳時(shí)間: 2013-12-19

    上傳用戶:daguogai

  • 基于FPGA的DDR2 SDRAM存儲(chǔ)器用戶接口設(shè)計(jì)

    使用功能強(qiáng)大的FPGA來(lái)實(shí)現(xiàn)一種DDR2 SDRAM存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲(chǔ)控制器,由于該公司出產(chǎn)的這種存儲(chǔ)控制器具有很高的效率,使用也很廣泛,可知本設(shè)計(jì)具有很大的使用前景。本設(shè)計(jì)通過(guò)采用多路高速率數(shù)據(jù)讀寫操作仿真驗(yàn)證,可知其完全可以滿足時(shí)序要求,由綜合結(jié)果可知其使用邏輯資源很少,運(yùn)行速率很高,基本可以滿足所有設(shè)計(jì)需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲(chǔ)器

    上傳時(shí)間: 2013-10-14

    上傳用戶:zxh122

  • DDR走線要點(diǎn)

    DDR走線要點(diǎn)。

    標(biāo)簽: DDR 走線

    上傳時(shí)間: 2013-10-22

    上傳用戶:aysyzxzm

主站蜘蛛池模板: 赤水市| 石屏县| 塘沽区| 繁峙县| 钟祥市| 孝感市| 雷波县| 东辽县| 普兰县| 芦溪县| 盖州市| 都昌县| 天镇县| 集贤县| 永靖县| 周宁县| 东阳市| 慈溪市| 水城县| 江阴市| 隆昌县| 吉林省| 临澧县| 威宁| 鄂州市| 鄯善县| 浦东新区| 正镶白旗| 永康市| 延吉市| 常德市| 灌阳县| 凤冈县| 滦南县| 边坝县| 福清市| 新疆| 洛川县| 龙海市| 宜兰县| 鸡东县|