亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DSP算法綜合與優(yōu)化(英文書)

  • DSP在機電控制中的應用基礎課件(英文)浙江大學電氣學院本科課程

    DSP在機電控制中的應用基礎課件(英文) 浙江大學電氣學院本科課程

    標簽: DSP 機電控制 中的應用 大學

    上傳時間: 2014-03-25

    上傳用戶:zukfu

  • DSP算法設計與系統方案

    ·【內容簡介】本書內容主要包括兩部分,第一部分介紹了各種數字濾波器和FFT等常用數字信號處理算法韻設計及其DSP實現;第二部分介紹了DSP的各個應用領域的系統設計方案,包括小波分析、變頻矢量控制、神經網絡、雷達信號處理、語音信號處理、生物醫學信號處理、圖像信號處理等方面,主要介紹了DSP在這些方面應用時的硬件、軟件設計方案,并對某些典型系統的性能進行了仿真。 本書旨在使讀者在已經掌握了DSP基礎知識

    標簽: DSP 算法設計 系統方案

    上傳時間: 2013-04-24

    上傳用戶:lnnn30

  • DSP算法大全C語言版本

    包括DSP的基本算法,C語言版本,可供CCS編程參考和使用

    標簽: DSP C語言 算法 版本

    上傳時間: 2013-07-08

    上傳用戶:Avoid98

  • ARM處理器的可定制MCU處理DSP算法

    DSP的使用正呈爆炸式發展。OFDM、GPS相關器、FFT、FIR濾波器或H.264之類計算密集型算法在從移動電話到汽車的各種應用中都很常見。設計人員實現DSP有三種選擇:他們可以使用DSP處理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其極大的NRE和較長研制周期使其對許多設計而言并不適用。定制ASIC的研制周期可達一年之久,比最終產品的使用壽命都長。FPGA已占居較大的市場份額,因為其能提供比DSP處理器更好的吞吐量,而且沒有ASIC的極大NRE和較長研制周期。 因此,常常將基于ARM的MCU和FPGA結合使用來實現這些設計,其中FPGA實現設計的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(靜態功耗接近2W),且性能比ASIC慢。FPGA時鐘用于邏輯執行時通常限制為50MHz,而ASIC可以400MHz或更高頻率執行邏輯。其他缺點還包括在IP載入基于SRAM的FPGA時安全性還不夠理想,成本也較高。盡管FPGA成本已迅速降低,但價格通常在10,000片左右就不再下降,因此仍比較昂貴。 新型可定制Atmel處理器(CAP)MCU具有的門密度、單元成本、性能和功耗接近基于單元的ASIC,而NRE較低且開發時間較快。與基于ARM的非可定制標準產品MCU一樣,不需要單獨的ARM許可。 可定制MCU利用新型金屬可編程單元結構(MPCF)ASIC技術,其門密度介于170K門/mm2與210K門/mm2之間,與基于單元的ASIC相當。例如,實現D觸發器(DFF)的MPCF單元與標準的單元DFF都使用130nm的工藝,所用面積差不多相同。

    標簽: ARM MCU DSP 處理器

    上傳時間: 2013-10-29

    上傳用戶:xymbian

  • 數字常規調幅解調器的DSP算法及實現

    文中基于帶通信號的低通等效原理,采用數字希爾伯特濾波器實現了數字包絡檢波器,并在CCS中實現了軟件調試。其中,通過使用LinkforCCS和DSP的函數庫DSPLIB縮短了程序的開發時間,提高了算法的實現效率。

    標簽: DSP 數字 調幅解調器 算法

    上傳時間: 2013-10-09

    上傳用戶:gaoqinwu

  • matlab神經網絡算法通信信號調制識別y

    %========================開始提取加噪信號的各類特征值================================ for n=1:1:50;     m=n*Ns;     x=(n-1)*Ns; for i=x+1:m;          %提取加噪信號'signal_with_noise=y+noise'的前256個元素,抽取50次     y0(i)=signal_with_noise(i); end Y=fft(y0);        %對調制信號進行快速傅里葉算法(離散) y1=hilbert(y0) ;    %調制信號實部的解析式  factor=0;        %開始求零中心歸一化瞬時幅度譜密度的最大值gamma_max for i=x+1:m;    factor=factor+y0(i); end ms=factor/(m-x); an_i=y0./ms; acn_i=an_i-1; end gamma_max=max(fft(acn_i.*acn_i))/Ns

    標簽: matlab 神經網絡算法 通信信號 調制識別

    上傳時間: 2020-04-07

    上傳用戶:如拷貝般復制

  • DSP算法應用與設計

    本書以清晰易懂的文筆介紹數字信號處理DSP的應用,為從事DSP產品開發和服務的讀者提供了基礎知識以及必需的工具和軟件庫。本書作者本著易于領會,由淺入深的原則,并憑借自身獨特的經驗,列舉了其他DSP教材中通常都沒有的豐富的實時示例,書中還介紹了圖形可視化工具和實際的算法庫。

    標簽: dsp 算法

    上傳時間: 2022-04-16

    上傳用戶:trh505

  • 基于ARM和DSP的鐵路信號測試儀設計(DSP部分)

    UM71系列(包括ZPW-2000A)無絕緣軌道電路已成為我國鐵路的主流制式,軌道電路的正常工作對行車安全意義重大。軌道信號失真或者受到噪聲污染有可能導致鐵路信號設備錯誤動作進而發生行車事故。通過對鐵路信號做出監測以及判斷,可以幫助信號設備維護人員對故障設備進行及時修復從而避免事故發生。 本文設計了一種基于ARM/DSP雙核結構的鐵路信號測試儀,用以幫助設備維護人員及時檢修故障設備。其中,DSP芯片選用TI公司的32位浮點處理器TMS320VC33作為信號分析與處理的核心,實現信號的解調、頻譜分析和細化處理等功能。本測試儀作為一種實時的信號檢測設備,充分利用了浮點DSP芯片高效靈活以及系統可裁減的特性,因而更適合于現場環境的應用。本測試儀主要針對目前使用較為廣泛的UM71、ZPW-2000A系統以及站內25Hz相敏軌道電路,實現對移頻信號的數字解調、區間載波頻率檢測、信號幅度檢測、站內軌道信號的相位角及其幅度檢測等功能。 本文著重分析了頻譜細化技術中的ZFFT算法在實時信號分析中的應用,采用ZFFT算法可以在保證運算效率的同時提高頻譜的分辨率。在此基礎上,本文就這種算法提出了若干改進措施并且通過MATLAB對該算法及其改進措施進行了軟件仿真。同時本文完成了基于這種算法的DSP軟件設計:為了提高系統實時性,DSP算法均采用匯編語言實現。理論分析和實驗表明調制頻率的分辨率可以達到0.03Hz,滿足實際應用要求。此外,本文設計了測試儀的硬件結構,主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個接口電路的通信規程。

    標簽: DSP ARM 鐵路信號 試儀設計

    上傳時間: 2013-06-29

    上傳用戶:qazwsxedc

  • 經典FPGA算法教材

    ·此書是關于各種DSP的FPGA實現的書,包括DSP算法原理,算法優化,以及FPGA的硬件實現,包括完整的VHDL,Verilog HDL代碼!原版教材,市場上沒有賣,掃描版,很清晰

    標簽: FPGA 算法 教材

    上傳時間: 2013-05-20

    上傳用戶:bugtamor

  • DTMF的原理和算法公式

    ·詳細說明:本文章說明一個可以快速識別和產生DTMF的DSP算法原理!里面詳細說明了DTMF的原理和算法公式- This article explained may fast distinguish and have the DTMF DSP algorithm principle! Inside specify DTMF principle and algorithm formula

    標簽: DTMF 算法

    上傳時間: 2013-04-24

    上傳用戶:lw852826

主站蜘蛛池模板: 冀州市| 台中市| 沾益县| 绍兴县| 合阳县| 崇阳县| 苗栗县| 鹤庆县| 隆安县| 名山县| 德化县| 新郑市| 永新县| 宜阳县| 蕉岭县| 桂东县| 湾仔区| 宝鸡市| 新化县| 烟台市| 清水县| 南皮县| 宁阳县| 韩城市| 衡南县| 南昌县| 连城县| 普洱| 平乡县| 集贤县| 湘西| 禹州市| 南昌市| 台江县| 梁河县| 新营市| 麻阳| 河曲县| 宁强县| 民县| 东宁县|