亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DSP Builder

  • generate the sine wave using DSP Builder

    generate the sine wave using DSP Builder

    標(biāo)簽: generate Builder using sine

    上傳時間: 2014-12-22

    上傳用戶:songyue1991

  • DSP Builder 參考手冊 2016

    DSP Builder for Intel FPGAs

    標(biāo)簽: DSP Builder

    上傳時間: 2017-01-17

    上傳用戶:llw_qingquan

  • DSP Builder設(shè)計深入

    該文檔為DSP Builder設(shè)計深入資料,講解的還不錯,感興趣的可以下載看看…………………………

    標(biāo)簽: dsp

    上傳時間: 2021-11-07

    上傳用戶:

  • 基于DSP Builder的帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn)

    該文檔為基于DSP Builder的帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標(biāo)簽: dsp

    上傳時間: 2022-05-01

    上傳用戶:

  • 對Altera 28nm FPGA浮點(diǎn)DSP設(shè)計流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報告。    Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時間: 2014-12-28

    上傳用戶:18888888888

  • 對Altera 28nm FPGA浮點(diǎn)DSP設(shè)計流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報告。    Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • DSP子程序

    DSP子程序,后續(xù)會上傳DSP Builder 基于matlab的相關(guān)程序,敬請關(guān)注!

    標(biāo)簽: DSP 程序

    上傳時間: 2014-02-26

    上傳用戶:lanhuaying

  • STATCOM控制系統(tǒng)研究.rar

    隨著我國工業(yè)化進(jìn)程加快,各種電力負(fù)荷迅速增加,造成了電網(wǎng)無功功率消耗增加,使電能的傳輸和利用效率降低,電能質(zhì)量中的無功功率補(bǔ)償問題變得越來越重要。靜止無功發(fā)生器(STATCOM)作為柔性交流輸電系統(tǒng)的重要裝置之一,是無功功率補(bǔ)償發(fā)展的趨勢。 論文首先介紹并比較了現(xiàn)有的無功補(bǔ)償裝置,分析了STATCOM相對于其他無功補(bǔ)償裝置的優(yōu)越性??偨Y(jié)了STATCOM的間接電流控制和直接電流控制兩種控制方式,并對兩種控制方式所衍生的幾種控制結(jié)構(gòu)進(jìn)行了介紹,說明了其控制原理。 詳細(xì)討論了直接電流控制的幾種控制結(jié)構(gòu),并建立了相應(yīng)的仿真模型,進(jìn)行了仿真和比較分析。研究了它們在穩(wěn)態(tài)性能和動態(tài)性能上的優(yōu)缺點(diǎn)。其中重點(diǎn)討論了采用空間電壓矢量調(diào)制方法(SVPWM)跟蹤給定電壓矢量,來控制STATCOM的電流產(chǎn)生,并且采用直流側(cè)電壓可變給定。仿真結(jié)果證明此種方法具有直流側(cè)電壓利用率高、降低功率器件的開關(guān)損耗、適應(yīng)電網(wǎng)電壓不對稱的環(huán)境的優(yōu)點(diǎn)。 介紹了基于FPGA和DSP硬件開發(fā)平臺設(shè)計方法。對FPGA的控制軟件編程設(shè)計進(jìn)行了詳細(xì)討論,其中重點(diǎn)討論了應(yīng)用DSP Builder。工具箱實現(xiàn)全數(shù)字三相鎖相環(huán)和SVPWM控制模塊的方法。

    標(biāo)簽: STATCOM 控制 系統(tǒng)研究

    上傳時間: 2013-04-24

    上傳用戶:youth25

  • 基于FPGA的電壓波動與閃變測量的數(shù)字化實現(xiàn)研究.rar

    隨著我國工業(yè)和國民經(jīng)濟(jì)的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國際電工委員會(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國標(biāo)GB12326-2000,電壓波動和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國內(nèi)還沒有很好的電壓波動與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設(shè)計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點(diǎn)。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點(diǎn)和優(yōu)劣。然后依據(jù)電壓波動與閃變測量的IEC標(biāo)準(zhǔn)以及國家標(biāo)準(zhǔn),在對電壓波動與閃變測量模擬仿真的基礎(chǔ)上研究其數(shù)字化實現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計電壓波動與閃變測量系統(tǒng)的數(shù)字模型。同時在ModelSim SE6.1d軟件下進(jìn)行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計軟件QuartusⅡ6.0下進(jìn)行了系統(tǒng)時序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設(shè)計方案,設(shè)計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統(tǒng)設(shè)計要求,為進(jìn)一步從事電壓波動和閃變測量研究提供了一種全新的設(shè)計理念,具有一定的理論與現(xiàn)實意義。

    標(biāo)簽: FPGA 電壓波動 測量

    上傳時間: 2013-07-10

    上傳用戶:笨小孩

  • 基于FPGA的數(shù)字圖像處理的研究.rar

    圖像是人類智能活動重要的信息來源之一,是人類相互交流和認(rèn)識世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對圖像處理技術(shù)的需求與日劇增,同時VLSI技術(shù)的發(fā)展給圖像處理技術(shù)的應(yīng)用提供了廣闊的平臺。圖像處理技術(shù)是圖像識別和分析的基礎(chǔ),所以圖像處理技術(shù)對整個圖像工程來說就非常重要,對圖像處理技術(shù)的實現(xiàn)的研究也就具有重要的理論意義與實用價值,包括對傳統(tǒng)算法的改進(jìn)和硬件實現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實現(xiàn)提供了有效的平臺。 @@ 本文在詳細(xì)介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎(chǔ)上,將其應(yīng)用于圖像增強(qiáng)和圖像分割的圖像處理問題之中,并將其用FPGA技術(shù)實現(xiàn)。論文中采用遺傳算法自適應(yīng)的確定非線性變換函數(shù)的參數(shù)對圖像進(jìn)行增強(qiáng),在采用FPGA來實現(xiàn)的過程中先對系統(tǒng)進(jìn)行模塊劃分,主要分為初始化模塊、選擇模塊、適應(yīng)度模塊、控制模塊等,然后利用VHDL語言描述各個功能模塊,為了提高設(shè)計效率,利用IP核進(jìn)行存儲器設(shè)計,利用DSP Builder進(jìn)行數(shù)學(xué)運(yùn)算處理。時序控制是整個系統(tǒng)設(shè)計的核心,為盡量避免毛刺現(xiàn)象,各模塊的時序控制都是采用單進(jìn)程的Moore狀態(tài)機(jī)實現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉(zhuǎn)換為求圖像的最大熵問題,采用蟻群算法對改進(jìn)的最大熵確定的適應(yīng)度函數(shù)進(jìn)行優(yōu)化,并對基于FPGA和蟻群算法實現(xiàn)圖像分割的各個模塊設(shè)計進(jìn)行了詳細(xì)介紹。 @@ 對實驗結(jié)果進(jìn)行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實現(xiàn)遺傳算法和蟻群算法的整個設(shè)計過程中由于充分發(fā)揮了FPGA的并行計算能力及流水線技術(shù)的應(yīng)用,大大提高算法的運(yùn)行速度。 @@關(guān)鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA

    標(biāo)簽: FPGA 數(shù)字圖像處理

    上傳時間: 2013-06-03

    上傳用戶:小火車?yán)怖怖?/p>

主站蜘蛛池模板: 嘉祥县| 额尔古纳市| 洱源县| 平和县| 阳曲县| 扎兰屯市| 屏东市| 武邑县| 罗平县| 濉溪县| 五大连池市| 吉木萨尔县| 潞城市| 淮滨县| 施秉县| 奇台县| 枣庄市| 柳州市| 额尔古纳市| 信阳市| 玉龙| 唐山市| 剑阁县| 石阡县| 安国市| 靖宇县| 克什克腾旗| 临洮县| 衡阳市| 师宗县| 平远县| 高阳县| 清河县| 特克斯县| 兰州市| 驻马店市| 施秉县| 德格县| 怀柔区| 孙吴县| 禹州市|