摘要:論述了利用FPGA的系統(tǒng)級(jí)設(shè)計(jì)工具DSP Builder開發(fā)DDS函數(shù)發(fā)生器的總體設(shè)計(jì)思路,討論了改變輸出信號(hào)頻率、幅度、相位的設(shè)計(jì)方法。系統(tǒng)基于Ahera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340單片機(jī)實(shí)現(xiàn),給出了系統(tǒng)的軟件仿真結(jié)果并完成了整個(gè)系統(tǒng)的硬件驗(yàn)證。結(jié)果證明了設(shè)計(jì)的正確性,同時(shí)表明采用DSPBuilder使DDS任意函數(shù)發(fā)生器的FPGA硬件實(shí)現(xiàn)更加簡(jiǎn)單,速度更快。
標(biāo)簽:
fpga
dds
函數(shù)發(fā)生器
上傳時(shí)間:
2022-07-11
上傳用戶: