亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Down-converter

  • 基于FPGA的藍(lán)牙HCIUART控制接口設(shè)計

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計時,需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對信息技術(shù)的發(fā)展和開發(fā)過程中的實際需要,設(shè)計了一個藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設(shè)計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設(shè)計采用TOP-DOWN設(shè)計方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實現(xiàn)原理和設(shè)計指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進(jìn)行模塊設(shè)計,設(shè)計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進(jìn)行功能仿真和時序仿真;最后進(jìn)行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進(jìn)行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結(jié)果,表明設(shè)計正確,功能良好,符合設(shè)計要求。

    標(biāo)簽: HCIUART FPGA 藍(lán)牙 控制

    上傳時間: 2013-04-24

    上傳用戶:tianyi223

  • 交織與解交織的算法研究及FPGA實現(xiàn)

    本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實現(xiàn)方法。時間交織器與解交織器的硬件實現(xiàn)可以有幾種實現(xiàn)方案,本文對其性能進(jìn)行了分析比較,選擇了一種工程中實用的設(shè)計方案進(jìn)行設(shè)計,并將設(shè)計結(jié)果以FPGA設(shè)計驗證。時間解交織器的交織速度、電路面積、占用內(nèi)存、是設(shè)計中主要因素,文中采用了單口SRAM實現(xiàn),減少了對存儲器的使用,利用lC設(shè)計的優(yōu)化設(shè)計方法來改善電路的面積。硬件實現(xiàn)是采用工業(yè)EDA標(biāo)準(zhǔn)Top-to-Down設(shè)計思想來設(shè)計時間解交織,使用verilogHDL硬件描述語言來描述解交織器,用Cadence Nc-verilog進(jìn)行仿真,Debussy進(jìn)行debug,在Altera公司的FPGA開發(fā)板上進(jìn)行測試,然后用ASIC實現(xiàn)。測試結(jié)果證明:時間解交織器的輸出正確,實現(xiàn)速度較快,占用面積較小。

    標(biāo)簽: FPGA 算法研究

    上傳時間: 2013-04-24

    上傳用戶:梧桐

  • 基于FPGA的數(shù)字下變頻技術(shù)研究

    數(shù)字下變頻(DDC:Digital Down Convert)是將中頻信號數(shù)字下變頻至零中頻且使信號速率下降至適合通用DSP器件處理速率的技術(shù)。實現(xiàn)這種功能的數(shù)字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數(shù)字下變頻,雖然具...

    標(biāo)簽: FPGA 數(shù)字下變頻 技術(shù)研究

    上傳時間: 2013-07-11

    上傳用戶:6546544

  • 基于FPGA的PCI接口的設(shè)計

    PCI(Peripheral Component Interconnect)局部總線是微型計算機(jī)中處理器、存儲器與外圍控制部件、擴(kuò)展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機(jī)總線標(biāo)準(zhǔn)占有重要地位,基于PCI標(biāo)準(zhǔn)的接口設(shè)計已經(jīng)成為相關(guān)項目開發(fā)中的一個重要的選擇。    目前,現(xiàn)場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應(yīng)用。由于其具有規(guī)模大,開發(fā)過程投資小,可反復(fù)編程,且支持軟硬件協(xié)同設(shè)計等特點,因此已逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的首選。    PCI接口的開發(fā)有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進(jìn)行設(shè)計。    本論文采用自上而下(Top-To-Down)和模塊化的設(shè)計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設(shè)計了一個PCI接口核,并通過自行設(shè)計的試驗板對其進(jìn)行驗證。為使設(shè)計準(zhǔn)確可靠,在具體模塊的設(shè)計中廣泛采用流水線技術(shù)和狀態(tài)機(jī)的方法。    論文最終設(shè)計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內(nèi)外設(shè),與通用計算機(jī)成功進(jìn)行了通訊。    論文對PCI接口進(jìn)行了功能仿真,仿真結(jié)果和PCI協(xié)議的要求一致,表明本論文設(shè)計正確。把設(shè)計下載進(jìn)FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設(shè)計中系統(tǒng)的需要。本文最后還給出試驗板的具體設(shè)計步驟及驅(qū)動程序的安裝。

    標(biāo)簽: FPGA PCI 接口的設(shè)計

    上傳時間: 2013-07-28

    上傳用戶:372825274

  • 基于直接轉(zhuǎn)矩控制的異步電動機(jī)變頻調(diào)速系統(tǒng)的研究

    ·【英文題名】 System Research for Asynchronous Motor Speeding Adjustment Feeding by Varible Frequency Converter Base on the Direct Torque Control 【作者中文名】 徐大鵬; 【導(dǎo)師】 張潤和; 【學(xué)位授予單位】 內(nèi)蒙古工業(yè)大學(xué); 【學(xué)科專業(yè)名稱】 電力電子與電力傳動 【

    標(biāo)簽: 直接轉(zhuǎn)矩控制 異步電動機(jī) 變頻調(diào)速系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:txfyddz

  • 74LS190.pdf

    英文描述: Synchronous Up/Down Decade Counters(single clock line) 中文描述: 同步向上/向下十年計數(shù)器(單時鐘線)

    標(biāo)簽: 190 74 LS

    上傳時間: 2013-06-18

    上傳用戶:haohaoxuexi

  • 8位模擬數(shù)字轉(zhuǎn)換器(ADC)的設(shè)計實現(xiàn)

    Abstract: This design idea explains how to implement an 8-bit analog-to-digital converter (ADC), using a microcontroller

    標(biāo)簽: ADC 8位 模擬數(shù)字轉(zhuǎn)換器 設(shè)計實現(xiàn)

    上傳時間: 2013-10-30

    上傳用戶:愛死愛死

  • 校準(zhǔn)ADC內(nèi)部偏移的光學(xué)微控制器DS4830

    Abstract: The DS4830 optical microcontroller's analog-to-digital converter (ADC) offset can change with temperature and gainselection. However, the DS4830 allows users to measure the ADC internal offset. The measured ADC offset is added to the ADCoffset register to nullify the offset error. This application note demonstrates the DS4830's ADC internal offset calibration in theapplication program.  

    標(biāo)簽: 4830 ADC DS 校準(zhǔn)

    上傳時間: 2014-12-23

    上傳用戶:萍水相逢

  • 數(shù)控DCDC轉(zhuǎn)換器在便攜產(chǎn)品中的應(yīng)用

    Abstract: This tutorial discusses methods for digitally adjusting the output voltage of a DC-DC converter. The digital adjustmentmethods are with a digital-to-analog converter (DAC), a trim pot (digital potentiometer), and PWM output of a microprocessor.Each method is assessed and several DACs and digital potentiometers presented.

    標(biāo)簽: DCDC 數(shù)控 便攜產(chǎn)品 中的應(yīng)用

    上傳時間: 2013-11-20

    上傳用戶:zycidjl

  • 利用數(shù)字電位器調(diào)整并校準(zhǔn)升壓型DC-DC轉(zhuǎn)換器

    The purpose of this application note is to show an example of how a digital potentiometer can be used in thefeedback loop of a step-up DC-DC converter to provide calibration and/or adjustment of the output voltage.The example circuit uses a MAX5025 step-up DC-DC converter (capable of generating up to 36V,120mWmax) in conjunction with a DS1845, 256 position, NV digital potentiometer. For this example, the desiredoutput voltage is 32V, which is generated from an input supply of 5V. The output voltage can be adjusted in35mV increments (near 32V) and span a range wide enough to account for resistance, potentiometer and DCDCconverter tolerances (27.6V to 36.7V).

    標(biāo)簽: DC-DC 數(shù)字電位器 升壓型 校準(zhǔn)

    上傳時間: 2014-12-23

    上傳用戶:781354052

主站蜘蛛池模板: 万载县| 土默特右旗| 武汉市| 桐梓县| 贡觉县| 巴彦淖尔市| 西和县| 扎鲁特旗| 祁连县| 西和县| 巴青县| 乌审旗| 绥棱县| 六盘水市| 汉寿县| 公主岭市| 诸城市| 景德镇市| 伊春市| 荆门市| 孝昌县| 周宁县| 汾阳市| 泗阳县| 龙游县| 新乡县| 涞源县| 治多县| 阿荣旗| 平利县| 阳城县| 望城县| 浏阳市| 南和县| 隆德县| 阿尔山市| 慈利县| 张家界市| 苗栗县| 兴隆县| 东安县|