亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

EDA-Verilog

  • Verilog HDL程序設計教程

    Verilog HDL程序設計教程,一本實用的教程,值得一看。

    標簽: Verilog HDL 程序設計 教程

    上傳時間: 2013-05-26

    上傳用戶:cy_ewhat

  • 基于Verilog語言的實用FPGA設計(美)科夫曼

    基于Verilog語言的實用FPGA設計(美),國外verilog標準權威教材,現貢獻出來,不下別后悔~~

    標簽: Verilog FPGA 語言

    上傳時間: 2013-04-24

    上傳用戶:zhyiroy

  • verilog lcd1602顯示

    基于verilog的lcd1602顯示 基于verilog的lcd1602顯示 基于verilog的lcd1602顯示

    標簽: verilog 1602 lcd

    上傳時間: 2013-04-24

    上傳用戶:懶龍1988

  • 保密通信中RS編解碼的FPGA實現

    由于信道中存在干擾,數字信號在信道中傳輸的過程中會產生誤碼.為了提高通信質量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質量,保證傳輸的正確性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現方法,并在硬件上驗證,利用碼流傳輸的測試方法,對設計進行測試.在以上的研究基礎之上,橫向擴展和課題相關問題的研究,包括FPGA實現和高速硬件電路設計等方面的研究. 糾錯碼技術是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤.在深空通信,移動通信以及數字視頻廣播等系統中具有廣泛的應用,隨著RS編碼和解碼算法的改進和相關的硬件實現技術的發展,RS碼在實際中的應用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現的基礎上,成功的進行系統組合,協調各個模塊穩定的工作. 在本文中的EDA設計中,使用了自頂向下的設計方法,編解碼算法每一個子模塊分開進行設計,最后在頂層進行元件例化,正確實現了編碼和解碼的功能. 本文首先介紹相關的數字通信背景;接著提出糾錯碼的設計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設計的一般性準則以及高速數字電路設計的一些常用方法和注意事項;最后設計基于FPGA的硬件電路平臺,并利用靜態和動態的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調試的時候,整個系統工作在30MHz的時鐘頻率下,通過了硬件上的靜態測試和動態測試,并能夠正確實現預期的糾錯功能.

    標簽: FPGA 保密通信 RS編解碼

    上傳時間: 2013-07-01

    上傳用戶:liaofamous

  • 華為verilog教程.pdf

    華為verilog教程,學習verilog快速入門

    標簽: verilog 華為 教程

    上傳時間: 2013-07-18

    上傳用戶:crazykook

  • 基于FPGA的精簡指令集計算機的研究與開發

    大規??删幊踢壿嬈骷﨏PLD和FPGA是當今應用最廣泛的兩類可編程專用集成電路(ASIC),電子設計工程師用它可以在辦公室或實驗室里設計出所需的專用集成電路,從而大大縮短了產品上市時間,降低了開發成本.此外,可編程邏輯器件還具有靜態可重復編程和動態系統重構的特性,使得硬件的功能可以象軟件一樣通過編程來修改,這樣就極大地提高了電子系統設計的靈活性和通用性.該設計完成了在一片可編程邏輯器件上開發簡易計算機的設計任務,將單片機與單片機外圍電路集成化,能夠輸入指令、執行指令、輸出結果,具有在電子系統中應用的普遍意義,另外,也可以用于計算機組成原理的教學試驗.該文第一章簡要介紹了可編程ASIC和EDA技術的歷史、現狀、未來并對本課題作了簡要陳述.第二章在芯片設計的兩種輸入法即原理圖輸入法和HDL輸入法之間做出比較,決定選用HDL輸入法.第三章描述了具體的設計過程和設計手段,首先將簡易計算機劃分為運算器、CPU控制器、存儲器、鍵盤接口和顯示接口以及系統控制器,然后再往下分為下層子模塊.輸入法的語言使用的是Verilog HDL,鑒于篇幅所限,源代碼部分不在論文之中.第四章對設計的綜合與實現做了總結,給出了時序仿真波形圖.該文針對FPGA和RISC這兩大課題,對RISC在FPGA上的實現進行了初淺的探索與嘗試.從計算機體系結構入手,剖析了精簡指令集計算機的原理,通過該設計的實踐對ASIC和EDA的設計潛力有了更進一步的領悟.

    標簽: FPGA 指令集 計算機

    上傳時間: 2013-05-21

    上傳用戶:hewenzhi

  • 基于FPGA的信道均衡器的設計與實現

    在無線通信系統中,信號在傳輸過程中由于多徑效應和信道帶寬的有限性以及信道特性的不完善性導致不可避免地產生碼間串擾(Intersymbol Interference).為了克服碼間串擾所帶來的信號畸變,則必須在接收端增加均衡器,以補償信道特性,正確恢復發送序列.盲均衡器由于不需要訓練序列,僅利用接收信號的統計特性就能對信道特性進行均衡,消除碼間串擾,成為近年來通信領域研究的熱點課題.本課題采用已經取得了很多研究成果的Bussgang類盲均衡算法,主要因為它的計算復雜度小,便于實時實現,具有較好的性能.本文探討了以FPGA(Field Programmable Gates Array)為平臺,使用Verilog HDL(Hardware Description Language)語言設計并實現基于Bussgang類型算法的盲均衡器的硬件系統.本文簡要介紹了Bussgang類型盲均衡算法中的判決引導LMS(DDLMS)和常模(CMA)兩種算法和FPGA設計流程.并詳細闡述了基于FPGA的信道盲均衡器的設計思想、設計結構和Verilog設計實現,以及分別給出了各個模塊的結構框圖以及驗證結果.本課題所設計和實現的信道盲均衡器,為電子設計自動化(EDA)技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.

    標簽: FPGA 信道 均衡器

    上傳時間: 2013-07-25

    上傳用戶:cuibaigao

  • I2C總線串行數據接口的Verilog 實現

    本文介紹了I2C總線規范,并根據該規范對I2C進行模塊化設計,用Verilog HDL 語言對每個模塊進行具體描述,并通過模塊之間的調用,基本實現了I2C的主機從機的發送和接收功能。關

    標簽: Verilog I2C 總線 串行數據

    上傳時間: 2013-04-24

    上傳用戶:kgylah

  • VERILOG HDL 數字系統設計

    夏宇聞教授的數字系統設計教程Verilog HDL

    標簽: VERILOG HDL 數字系統設計

    上傳時間: 2013-07-20

    上傳用戶:FFAN

  • EDA課程設計報告(交通信號控制器的VHDL的設計)

    EDA課程設計報告(交通信號控制器的VHDL的設計),vhdl語言??!1

    標簽: VHDL EDA 報告 交通信號

    上傳時間: 2013-06-23

    上傳用戶:壞壞的華仔

主站蜘蛛池模板: 伊川县| 安仁县| 杭锦旗| 玛纳斯县| 康平县| 天津市| 日喀则市| 元阳县| 寿阳县| 三门峡市| 农安县| 根河市| 都江堰市| 禄丰县| 长泰县| 东丽区| 万州区| 金华市| 潼关县| 金山区| 吉安县| 虹口区| 毕节市| 海南省| 乡宁县| 伽师县| 海伦市| 怀远县| 航空| 满城县| 克拉玛依市| 方正县| 邢台市| 太谷县| 长兴县| 建水县| 莎车县| 天峻县| 会同县| 科技| 平和县|