用匯編語言編寫程序,燒入單片機中控制16路霓虹燈,共實現了九中閃亮的變化
上傳時間: 2017-01-17
上傳用戶:縹緲
我做的畢業設計,用AT89S51 控制LCD1602作為顯示. DS1302時鐘芯片顯示時間,DS18B20測量溫度,還有4X4的鍵盤驅動.實現了一個計算功能.可以用PROTUES 仿真軟件仿真,當時我還做出實物來了.
上傳時間: 2013-11-29
上傳用戶:拔絲土豆
介紹回歸問題中高斯過程的應用,C. E. Rasmussen & C. K. I. Williams, Gaussian Processes for Machine Learning,
上傳時間: 2017-07-25
上傳用戶:skfreeman
調速系統設計據裝備正常工作對輸入控制信號的要求,設計了該型裝備電機調速系統控制回路。該控制回路采用單片機 和FPGA協同工作,用數字方式實現SPWM信號。經過實際應用,該方法產生的電機調速系統控制信號不僅精度高,
標簽: 調速;仿真
上傳時間: 2015-04-25
上傳用戶:Micccc
抗多徑衰落是正交頻分復用(OFDM)系統的顯著特點之一。具體分析了 OFDM 抗多徑的機理,說明了兩種不同情況下多徑對信號頻譜的影響,并提出了相應的減輕多徑影響的方法。通過仿真分析驗證了HiperLAN Type2 標準規定的 OFDM 系統的抗多徑性能,并提出了一些改善系統性能的方法。 關鍵詞:正交頻分復用;多徑信道;循環前綴;信道
上傳時間: 2016-06-05
上傳用戶:mengmeng
本文介紹一種用單片機普通I/O 口實現串行通信的方法,可在單片機的最小應用系統中實現與兩個以上串行接口設備的多機通信。
標簽: 89C51 單片機 IO口 串行通信 模擬 實現方法
上傳時間: 2018-08-11
上傳用戶:Yuuichi
function [R,k,b] = msc(A) % 多元散射校正 % 輸入待處理矩陣,通過多元散射校正,求得校正后的矩陣 %% 獲得矩陣行列數 [m,n] = size(A); %% 求平均光譜 M = mean(A,2); %% 利用最小二乘法求每一列的斜率k和截距b for i = 1:n a = polyfit(M,A(:,i),1); if i == 1 k = a(1); b = a(2); else k = [k,a(1)]; b = [b,a(2)]; end end %% 求得結果 for i = 1:n Ai = (A(:,i)-b(i))/k(i); if i == 1 R = Ai; else R = [R,Ai]; end end
上傳時間: 2020-03-12
上傳用戶:15275387185
P P I I CK I I T T3 3 使用 說明--- - 連機 、 脫 機操作試用 MPLAB IDE 軟件一 、 P P I I C CK K I I T3 接 口說 明, , 硬 件 二 、 P P I I C CK K I I T3 連 接 電腦 MPL L AB I I DE 聯機三 、 聯機四 、聯機讀芯片程序五 、 脫機 燒寫 調試
上傳時間: 2022-03-24
上傳用戶:
Vivado設計分為Project Mode和Non-project Mode兩種模式,一般簡單設計中,我們常用的是Project Mode。在本手冊中,我們將以一個簡單的實驗案例,一步一步的完成Vivado的整個設計流程一、新建工程1、打開Vivado 2013.4開發工具,可通過桌面快捷方式或開始菜單中xilinx DesignTools-Vivado 2013.4下的Vivado 2013.4打開軟件,開啟后,軟件如下所示:2、單擊上述界面中Create New Project圖標,彈出新建工程向導,點擊Next.3、輸入工程名稱、選擇工程存儲路徑,并勾選Create project subdirectory選項,為工程在指定存儲路徑下建立獨立的文件夾。設置完成后,點擊Next注意:工程名稱和存儲路徑中不能出現中文和空格,建議工程名稱以字母、數字、下劃線來組成。4、選擇RTL Project一項,并勾選Do not specifty sources at this time,勾選該選項是為了跳過在新建工程的過程中添加設計源文件。點擊Next.IA5、根據使用的FPGA開發平臺,選擇對應的FPGA目標器件。(在本手冊中,以xilinx官方開發板KC705為例,Nexys4開發板請選擇Artix-7 XC7A100TCSG324-2的器件,即Family和Subfamily均為Artix-7,封裝形式(Package)為cSG324,速度等級(Speed grade)為-1,溫度等級(Temp Grade)為C)。點擊Next6、確認相關信息與設計所用的的FPGA器件信息是否一致,一致請點擊Finish,不一致,請返回上一步修改。二、設計文件輸入1、如下圖所示,點擊Flow Navigator下的Project Manager->Add Sources或中間Sources中的對話框打開設計文件導入添加對話框。2、選擇第二項Add or Create Design Sources,用來添加或新建Verilog或VHDL源文件,點擊Next
標簽: vivado
上傳時間: 2022-05-28
上傳用戶:默默
VIP專區-嵌入式/單片機編程源碼精選合集系列(83)資源包含以下內容:1. TI MSP430 I2C模塊實現 日歷時鐘系統設計方案的源碼 全部代碼.2. 基于TI MSP430 的SmartMedia卡的本地存儲系統源碼.3. Altera CycloneIII_Starter_Kit 開發板原理圖.4. 嵌入式程序.5. 飛利普ARM2132電路原理圖及PCB圖,protel99格式。.6. 在Quartus下使用D觸發器來加入延遲.7. USB轉并口 含有PCB和原理圖 速度已經有所改善.8. Jennic ZigBee中文開發指南.9. cs8900網卡在嵌入式系統中的驅動,網上很少有此網卡驅動的源代碼,并且cs8900的datasheet寫的非常亂,這個網卡驅動是我用了快2個星期弄出來的,分享給大家,希望大家少走彎路..10. 本人購買的嵌入式系統開發板里面帶的光盤資料,非常有用的實時操作系統,源代碼開發..11. 嵌入式系統開發.在S3C44B0X處理器下的一個相當于pc電腦的BIOS,主要實現系統啟動以及初始化功能.非常底層的代碼..12. 杭州立宇泰的s3c2410開發板的USB啟動代碼,里有usb驅動.可降低usb開發的難度..13. 串口阿啊啊 啊啊幾個拉開覺得福阿德司法阿斯頓金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太網測試程序.開發環境:ads. 連好網線,在windows下.16. 液晶FM12864-1驅動程序.17. Maxim實時時鐘芯片DS1302驅動程序.18. ADI芯片AD7705驅動程序.19. GM8125芯片的驅動程序.20. 新型網絡芯片enc28j60驅動程序.21. 北京合眾達電子技術有限責任公司用于DSP圖像處理程序設計文獻.22. 基于fpga和sopc的用VHDL語言編寫的EDA含異步清0和同步時鐘使能的加法計數器.23. 基于fpga和sopc的用VHDL語言編寫的EDA7段數碼顯示譯碼器.24. 基于fpga和sopc的用VHDL語言編寫的EDA8段數碼顯示譯碼器.25. 基于fpga和sopc的用VHDL語言編寫的EDA數控分頻器.26. 基于fpga和sopc的用VHDL語言編寫的EDA正弦信號發生器.27. 基于fpga和sopc的用VHDL語言編寫的EDA8位16進制頻率計.28. 基于fpga和sopc的用VHDL語言編寫的EDA序列檢測器.29. 基于fpga和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路.30. 基于fpga和sopc的用VHDL語言編寫的EDA數據采集電路和簡易存儲示波器.31. 基于fpga和sopc的用VHDL語言編寫的EDA比較器和D/A器件實現.32. 基于fpga和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路.34. 基于fpga和sopc的用VHDL語言編寫的EDA乒乓球游戲電路.35. 基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設計.36. 基于fpga和sopc的用VHDL語言編寫的EDA采樣高速A/D的存儲示波器.37. 基于fpga和sopc的用VHDL語言編寫的EDA信號采集與頻譜分析電路.38. 基于fpga和sopc的用VHDL語言編寫的EDA的DDS信號發生器.39. 基于fpga和sopc的用VHDL語言編寫的EDA數字移相信號發生器.40. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標鍵盤控制模塊.
標簽:
上傳時間: 2013-04-15
上傳用戶:eeworm