大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略,希望有需要的人喜歡
上傳時(shí)間: 2013-08-14
上傳用戶:zhichenglu
基于FPGA的多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時(shí)間設(shè)置,時(shí)間顯示,跑表,分頻,日期設(shè)置,日期顯示等
標(biāo)簽: Verilog FPGA HDL 多功能
上傳時(shí)間: 2013-08-18
上傳用戶:問(wèn)題問(wèn)題
大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略,很詳細(xì)的描述了在FPGA設(shè)計(jì)中時(shí)鐘設(shè)計(jì)的方法
上傳時(shí)間: 2013-09-04
上傳用戶:妄想演繹師
介紹了一種帶后備電池的多路隔離輸出開(kāi)關(guān)電源,可用于大功率器件驅(qū)動(dòng)電路的供電。在市電掉電的情況下,后備電池立即接入系統(tǒng),保證多路輸出開(kāi)關(guān)電源的正常工作,提高整個(gè)驅(qū)動(dòng)供電電源的可靠性。
標(biāo)簽: 后備電池 多路 隔離 輸出開(kāi)關(guān)
上傳時(shí)間: 2013-11-24
上傳用戶:781354052
為了滿足遠(yuǎn)程防盜報(bào)警的需要,提出了一種基于電話網(wǎng)絡(luò)的多路無(wú)線防盜報(bào)警系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。該系統(tǒng)由多路探測(cè)器和主機(jī)構(gòu)成,探測(cè)器采用熱釋電紅外傳感器探測(cè)入侵者,并以無(wú)線方式發(fā)送報(bào)警位置編碼給主機(jī)。主機(jī)接收解碼探測(cè)器信號(hào),并通過(guò)電話網(wǎng)絡(luò)自動(dòng)撥打報(bào)警電話。主機(jī)提供人機(jī)接口,可設(shè)置報(bào)警電話號(hào)碼和錄制報(bào)警語(yǔ)音,并提供撤防和布防控制。實(shí)際應(yīng)用表明,系統(tǒng)工作穩(wěn)定,達(dá)到設(shè)計(jì)要求。
標(biāo)簽: 電話網(wǎng)絡(luò) 多路 無(wú)線防盜 報(bào)警系統(tǒng)
上傳時(shí)間: 2013-12-21
上傳用戶:mikesering
介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時(shí)控制多路電機(jī)的運(yùn)動(dòng)。利用Verilog HDL 硬件描述語(yǔ)言在FPGA中實(shí)現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號(hào)產(chǎn)生、加減速控制、編碼器反饋信號(hào)的辨向和細(xì)分、絕對(duì)位移記錄、限位信號(hào)保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實(shí)現(xiàn),并利用Quartus Ⅱ、Modelsim SE軟件對(duì)關(guān)鍵邏輯及時(shí)序進(jìn)行了仿真。實(shí)際使用表明該控制器可以很好控制多軸電機(jī)的運(yùn)動(dòng),并且能夠?qū)崿F(xiàn)高精度地位置控制。
上傳時(shí)間: 2013-10-13
上傳用戶:lchjng
本文設(shè)計(jì)了基于USB 端口的多路語(yǔ)音信號(hào)實(shí)時(shí)采集系統(tǒng)。在詳細(xì)分析其硬件電路的功用與組成的基礎(chǔ)上,給出了軟件的流程圖及部 分關(guān)鍵程序代碼。通過(guò)在實(shí)驗(yàn)室環(huán)境下的系統(tǒng)測(cè)試可以得出,該系統(tǒng)具有采集速度快、支持熱插拔、多路同時(shí)采集與存儲(chǔ)、實(shí)時(shí)顯示等優(yōu)點(diǎn),可作為對(duì)輸入信號(hào)要求較高的語(yǔ)音信號(hào)處理系統(tǒng)輸入端
上傳時(shí)間: 2017-07-11
上傳用戶:GavinNeko
該文檔為基于DSP和FPGA的多通道信號(hào)采集模塊設(shè)計(jì)的總結(jié)文檔,設(shè)計(jì)了一種基于 TI DSP TMS320C6713B 和 ALtera Cyclone 系列 FPGA 的數(shù)據(jù)采集模塊,使用FPGA 做多路串行 AD 器件的信號(hào)采集控制和數(shù)據(jù)緩沖,同時(shí)利用 DSP 的 DMA 直接接收采樣數(shù)據(jù)和進(jìn)行數(shù)據(jù)處理,緩解了 DSP 數(shù)據(jù)傳輸?shù)膲毫Γ嵘藬?shù)據(jù)處理的效率,也提高了整個(gè)采集模塊的性能。
標(biāo)簽: DSP FPGA 多通道信號(hào)采集
上傳時(shí)間: 2022-08-09
上傳用戶:
近年來(lái),隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對(duì)數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過(guò)網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對(duì)串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來(lái)實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),通過(guò)比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對(duì)串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對(duì)系統(tǒng)的啟動(dòng)代碼、串行通信協(xié)議、串口驅(qū)動(dòng)以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測(cè)試與分析,達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2013-07-31
上傳用戶:aeiouetla
基于USB6008的多功能數(shù)據(jù)測(cè)控系統(tǒng)
標(biāo)簽: 6008 USB 多功能 數(shù)據(jù)測(cè)控
上傳時(shí)間: 2013-10-23
上傳用戶:lijianyu172
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1