亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

FPGA的多路<b>可控</b>脈沖延遲

  • 基于Actel FPGA的多串口擴(kuò)展設(shè)計(jì)

    基于Actel FPGA 的多串口擴(kuò)展設(shè)計(jì)采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進(jìn)行設(shè)計(jì),把若干接口電路的功能集成到A3P030 中,實(shí)現(xiàn)了三路以上的串口擴(kuò)展。該設(shè)計(jì)靈活性高,可根據(jù)需求靈活實(shí)現(xiàn)并行總線擴(kuò)展三路UART 或者SPI 擴(kuò)展三路UART,波特率可以靈活設(shè)置。

    標(biāo)簽: Actel FPGA 多串口 擴(kuò)展設(shè)計(jì)

    上傳時(shí)間: 2013-11-03

    上傳用戶(hù):924484786

  • 介紹了基于FPGA的多功能計(jì)程車(chē)計(jì)價(jià)器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì)

    介紹了基于FPGA的多功能計(jì)程車(chē)計(jì)價(jià)器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì),并基于超高速硬件描述語(yǔ)言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實(shí)現(xiàn)了整個(gè)系統(tǒng)的控制部分,整個(gè)自動(dòng)控制系統(tǒng)由四個(gè)模塊構(gòu)成:秒分頻模塊、控制模塊、計(jì)量模塊和譯碼顯示模塊。該設(shè)計(jì)不僅僅實(shí)現(xiàn)了顯示計(jì)程車(chē)計(jì)費(fèi)的功能,其多功能表現(xiàn)在它可以通過(guò)選擇鍵選擇顯示計(jì)程車(chē)?yán)塾?jì)走的總路程和乘客乘載的時(shí)間。計(jì)時(shí)、計(jì)程、計(jì)費(fèi)準(zhǔn)確可靠,應(yīng)用于實(shí)際當(dāng)中有較好的實(shí)用價(jià)值和較高的可行性。

    標(biāo)簽: FPGA ASIC 多功能 可編程邏輯器件

    上傳時(shí)間: 2014-07-27

    上傳用戶(hù):llandlu

  • 介紹了基于FPGA的多功能計(jì)程車(chē)計(jì)價(jià)器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì)

    介紹了基于FPGA的多功能計(jì)程車(chē)計(jì)價(jià)器的電路設(shè)計(jì)。該設(shè)計(jì)采用了可編程邏輯器件FPGA的ASIC設(shè)計(jì),并基于超高速硬件描述語(yǔ)言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實(shí)現(xiàn)了整個(gè)系統(tǒng)的控制部分,整個(gè)自動(dòng)控制系統(tǒng)由四個(gè)模塊構(gòu)成:秒分頻模塊、控制模塊、計(jì)量模塊和譯碼顯示模塊。該設(shè)計(jì)不僅僅實(shí)現(xiàn)了顯示計(jì)程車(chē)計(jì)費(fèi)的功能,其多功能表現(xiàn)在它可以通過(guò)選擇鍵選擇顯示計(jì)程車(chē)?yán)塾?jì)走的總路程和乘客乘載的時(shí)間。計(jì)時(shí)、計(jì)程、計(jì)費(fèi)準(zhǔn)確可靠,應(yīng)用于實(shí)際當(dāng)中有較好的實(shí)用價(jià)值和較高的可行性

    標(biāo)簽: FPGA ASIC 多功能 可編程邏輯器件

    上傳時(shí)間: 2015-10-24

    上傳用戶(hù):偷心的海盜

  • 基于FPGA的雙路可移相任意波形發(fā)生器 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽獲獎(jiǎng)作品刊登

    基于FPGA的雙路可移相任意波形發(fā)生器 Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽獲獎(jiǎng)作品刊登

    標(biāo)簽: Altera FPGA 移相 任意波形發(fā)生器

    上傳時(shí)間: 2013-12-24

    上傳用戶(hù):xjz632

  • atmega128的多路ADC轉(zhuǎn)換程序,可移植性強(qiáng),可讀性強(qiáng)

    atmega128的多路ADC轉(zhuǎn)換程序,可移植性強(qiáng),可讀性強(qiáng)

    標(biāo)簽: atmega 128 ADC 多路

    上傳時(shí)間: 2013-12-20

    上傳用戶(hù):exxxds

  • 基于FPGA實(shí)現(xiàn)的多路PWM設(shè)計(jì)講解

    該文檔為基于FPGA實(shí)現(xiàn)的多路PWM設(shè)計(jì)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: fpga pwm

    上傳時(shí)間: 2022-01-18

    上傳用戶(hù):canderile

  • 應(yīng)用FPGA的高速數(shù)據(jù)采集的設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)技術(shù)的突飛猛進(jìn)以及移動(dòng)通訊技術(shù)在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對(duì)此需求,實(shí)現(xiàn)了一種應(yīng)用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測(cè)量?jī)x器提供良好的采集數(shù)據(jù)。 本文設(shè)計(jì)了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對(duì)此系統(tǒng)設(shè)計(jì)了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進(jìn)行數(shù)據(jù)的壓縮以及緩沖存儲(chǔ),最后由DSP調(diào)入數(shù)據(jù)進(jìn)行數(shù)據(jù)的處理。本文的設(shè)計(jì)主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設(shè)計(jì)與調(diào)試,另一部分為采集控制模塊的設(shè)計(jì)與仿真。 經(jīng)設(shè)計(jì)與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實(shí)時(shí)地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過(guò)時(shí)鐘管理模塊來(lái)控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿(mǎn)足電子測(cè)量?jī)x器的要求。關(guān)鍵詞:數(shù)據(jù)采集;FPGA;AD9446

    標(biāo)簽: FPGA 高速數(shù)據(jù) 采集

    上傳時(shí)間: 2013-06-04

    上傳用戶(hù):zzy7826

  • 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).rar

    當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來(lái)越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無(wú)法滿(mǎn)足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲(chǔ)器訪問(wèn))技術(shù)就是較理想的解決方案之一,能夠滿(mǎn)足信息處理實(shí)時(shí)性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語(yǔ)言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計(jì)DMA控制器的總體結(jié)構(gòu)。在通道檢測(cè)模塊中,解決了信號(hào)抗干擾和請(qǐng)求信號(hào)撤銷(xiāo)問(wèn)題,并提出并行通道檢測(cè)算法;在優(yōu)先級(jí)管理模塊中提出了動(dòng)態(tài)優(yōu)先級(jí)端口響應(yīng)機(jī)制;在傳輸模塊中采用狀態(tài)機(jī)的設(shè)計(jì)思想設(shè)計(jì)多個(gè)通道的數(shù)據(jù)傳輸。通過(guò)各模塊問(wèn)題的解決及新方法的采用,最終設(shè)計(jì)出基于FPGA的多通道DMA控制器的IP軟核。實(shí)驗(yàn)仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。

    標(biāo)簽: FPGA DMA 多通道

    上傳時(shí)間: 2013-05-16

    上傳用戶(hù):希醬大魔王

  • 應(yīng)用FPGA的高速數(shù)據(jù)采集

    隨著計(jì)算機(jī)技術(shù)的突飛猛進(jìn)以及移動(dòng)通訊技術(shù)在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對(duì)此需求,實(shí)現(xiàn)了一種應(yīng)用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測(cè)量?jī)x器提供良好的采集數(shù)據(jù)。    本文設(shè)計(jì)了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對(duì)此系統(tǒng)設(shè)計(jì)了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進(jìn)行數(shù)據(jù)的壓縮以及緩沖存儲(chǔ),最后由DSP調(diào)入數(shù)據(jù)進(jìn)行數(shù)據(jù)的處理。本文的設(shè)計(jì)主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設(shè)計(jì)與調(diào)試,另一部分為采集控制模塊的設(shè)計(jì)與仿真。    經(jīng)設(shè)計(jì)與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實(shí)時(shí)地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過(guò)時(shí)鐘管理模塊來(lái)控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿(mǎn)足電子測(cè)量?jī)x器的要求。

    標(biāo)簽: FPGA 高速數(shù)據(jù) 采集

    上傳時(shí)間: 2013-05-24

    上傳用戶(hù):chuckbassboy

  • fpga的串口編程vi控件庫(kù)

    fpga的串口編程vi控件庫(kù),提供了多種vi

    標(biāo)簽: fpga 串口編程 控件

    上傳時(shí)間: 2013-08-12

    上傳用戶(hù):dapangxie

主站蜘蛛池模板: 化德县| 顺义区| 庆城县| 兴安县| 桓台县| 甘肃省| 股票| 吉林省| 邳州市| 丰都县| 广汉市| 福泉市| 隆安县| 阳新县| 安达市| 普洱| 芜湖市| 韶山市| 靖边县| 陇南市| 马边| 潜江市| 哈密市| 苏尼特左旗| 普兰县| 育儿| 天镇县| 买车| 文化| 常宁市| 太原市| 兴海县| 万载县| 乌兰浩特市| 晋中市| 奉节县| 凌源市| 长阳| 凤阳县| 商水县| 改则县|