亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA開發(fā)(fā)實用教程

  • 用FPGA實現(xiàn)FFT的研究

    一些FPGA相關(guān)資料

    標(biāo)簽: FPGA FFT

    上傳時間: 2013-10-20

    上傳用戶:hustfanenze

  • 基于FPGA的多功能多路舵機(jī)控制器的實現(xiàn)

    伺服舵機(jī)作為基本的輸出執(zhí)行機(jī)構(gòu)廣泛應(yīng)用于 遙控航模以及人形機(jī)器人的控制中。舵機(jī)是一種位 置伺服的驅(qū)動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機(jī)的位置,也可使用FPGA、 模擬電路、單片機(jī)來產(chǎn)生舵機(jī)的控制信號舊。應(yīng) 用模擬電路產(chǎn)生PWM信號,應(yīng)用的元器件較多, 會增加電路的復(fù)雜程度;若用單片機(jī)產(chǎn)生PWM信 號,當(dāng)信號路數(shù)較少時單片機(jī)能滿足要求,但當(dāng) PWM信號多于4路時,由于單片機(jī)指令是順序執(zhí) 行的,會產(chǎn)生較大的延遲,從而使PWM信號波形 不穩(wěn),導(dǎo)致舵機(jī)發(fā)生顫振。

    標(biāo)簽: FPGA 多功能 多路 舵機(jī)

    上傳時間: 2014-12-28

    上傳用戶:ainimao

  • 基于Altera 28nm FPGA的100-Gbit OTN復(fù)用轉(zhuǎn)發(fā)器解決方案

      100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器   a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口;   b. 44個獨(dú)立發(fā)送時鐘域,提高了時鐘靈活性;   c. 收發(fā)器集成電信號散射補(bǔ)償(EDC)功能,可直接驅(qū)動光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發(fā)器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標(biāo)簽: Altera FPGA Gbit 100

    上傳時間: 2013-11-19

    上傳用戶:zhyiroy

  • 基于FPGA的MIMO-OFDM基帶系統(tǒng)發(fā)射機(jī)的設(shè)計

    介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機(jī)的實現(xiàn)原理。充分利用Altera公司Stratix系列現(xiàn)場可編程門陣列(FPGA)芯片和IP(知識產(chǎn)權(quán))核,提出了一種切實可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機(jī)的FPGA實現(xiàn)方法。重點論述了適合于FPGA實現(xiàn)的對角空時分層編碼(D-BLAST)的方法和實現(xiàn)原理以及各個主要模塊的工作原理。并給出了其在ModelSim環(huán)境下的仿真結(jié)果。結(jié)果表明,本設(shè)計具有設(shè)計簡單、快速、高效和實時性好等特點。

    標(biāo)簽: MIMO-OFDM FPGA 基帶系統(tǒng) 發(fā)射機(jī)

    上傳時間: 2013-10-13

    上傳用戶:Aeray

  • FPGA中文VHDL語言教程

    FPGA中文

    標(biāo)簽: FPGA VHDL 語言教程

    上傳時間: 2014-01-25

    上傳用戶:竺羽翎2222

  • FPGA設(shè)計及QUARTUS II教程

    FPGA學(xué)習(xí)資料

    標(biāo)簽: QUARTUS FPGA 教程

    上傳時間: 2013-11-17

    上傳用戶:旭521

  • 基于FPGA數(shù)據(jù)采集及控制系統(tǒng)的研究

    AD轉(zhuǎn)換用fpga實現(xiàn)

    標(biāo)簽: FPGA 數(shù)據(jù)采集 控制系統(tǒng)

    上傳時間: 2013-11-08

    上傳用戶:wpt

  • 用veriloghdl進(jìn)行fpga設(shè)計的一些基本方法

    veriloghdl進(jìn)行fpga設(shè)計的一些基本方法,對初學(xué)者很有幫助

    標(biāo)簽: veriloghdl fpga

    上傳時間: 2013-11-17

    上傳用戶:muhongqing

  • Altium Designer6.0 中文版 FPGA設(shè)計教程

    fpga

    標(biāo)簽: Designer Altium FPGA 6.0

    上傳時間: 2013-11-22

    上傳用戶:fdmpy

  • 基于FPGA實時電話計費(fèi)器的設(shè)計

    實時電話計費(fèi)系統(tǒng)是企業(yè)、事業(yè)單位信息管理的一個重要組成部分。介紹了一種用FPGA器件實現(xiàn)電話計費(fèi)系統(tǒng)的方法,并給出了設(shè)計框圖和詳細(xì)設(shè)計過程。設(shè)計采用Veriiog_HDL硬件語言。

    標(biāo)簽: FPGA 電話計費(fèi)器

    上傳時間: 2013-10-28

    上傳用戶:葉山豪

主站蜘蛛池模板: 观塘区| 门头沟区| 涿州市| 新昌县| 乌苏市| 松阳县| 南乐县| 共和县| 久治县| 元阳县| 涟水县| 漳平市| 新竹县| 汉沽区| 荆州市| 临江市| 宁南县| 鞍山市| 渭源县| 万荣县| 古丈县| 河北区| 奇台县| 天台县| 宿州市| 兖州市| 墨脱县| 简阳市| 洛浦县| 云浮市| 天镇县| 华坪县| 长垣县| 历史| 枞阳县| 甘德县| 龙井市| 宣城市| 沧源| 阿鲁科尔沁旗| 井冈山市|