亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA-sdram

  • 基于FPGA的SDRAM串口實驗

    基于FPGA的SDRAM串口實驗,verilog語言編寫

    標簽: fpga sdram 串口

    上傳時間: 2022-04-26

    上傳用戶:

  • FPGA作為ARM的SDRAM使用的LPC3250與FPGA接口程序

    FPGA作為ARM的SDRAM使用的LPC3250與FPGA接口程序,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈

    標簽: fpga arm sdram lpc3250 接口

    上傳時間: 2022-05-21

    上傳用戶:1208020161

  • 基于FPGA的圖像采集處理系統(tǒng)設(shè)計與實現(xiàn).rar

    隨著當今科學(xué)技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個行業(yè)得到廣泛的應(yīng)用,而FPGA技術(shù)的不斷成熟改變了通常采用并行計算機或數(shù)字信號處理器(DSP)、專用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(FPGA)憑借其較低的開發(fā)成本、較高的并行處理速度、較大的靈活性及其較短的開發(fā)周期等特點,在圖像處理系統(tǒng)中有獨特的優(yōu)勢。 本文提出了一種基于FPGA的圖像采集處理系統(tǒng)解決方案,并選用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324為核心,設(shè)計開發(fā)了圖像采集處理的軟硬件綜合系統(tǒng)。文章闡述了如何在FPGA中嵌入NiosII軟核處理器并完成圖像采集處理系統(tǒng)功能的設(shè)計方案。硬件電路上,系統(tǒng)設(shè)計了三塊電路板:FPGA核心處理板、圖像采集卡、圖像顯示卡,其中通過I2C總線對采集卡的工作模式進行配置,在采集模塊控制下,將采集到的圖像數(shù)據(jù)存儲到SDRAM;根據(jù)VGA顯示原理及其時序關(guān)系,設(shè)計了VGA顯示輸出控制模塊,合成了VGA工作的控制信號,又根據(jù)VGA顯示器的工業(yè)標準,合成VGA接口的水平和幀同步信號。邏輯硬件上,應(yīng)用SOPCBuilder工具生成了FPGA內(nèi)部的邏輯硬件功能模塊,定制了NiosII IP core、CMOS圖像采集模塊、VGA Controller及其I2C總線接口,系統(tǒng)各模塊間通過Avalon總線連接起來。軟件部分,在NiosII內(nèi)核處理器上實現(xiàn)了彩色圖像顏色空間轉(zhuǎn)換、二值化、形態(tài)學(xué)腐蝕處理及其目標定位等算法。實驗結(jié)果證明了本文提出的方案及算法的正確性,可行性。

    標簽: FPGA 圖像采集 處理系統(tǒng)

    上傳時間: 2013-08-05

    上傳用戶:woshiyaosi

  • 基于FPGA的視頻采集與顯示系統(tǒng)的設(shè)計與實現(xiàn).rar

    隨著微電子技術(shù)的高速發(fā)展,實時圖像處理在多媒體、圖像通信等領(lǐng)域有著越來越廣泛的應(yīng)用。FPGA就是硬件處理實時圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理專用系統(tǒng)的研究將成為信息產(chǎn)業(yè)的新熱點。 @@ 本文詳細介紹了一種基于FPGA開發(fā)板的實時圖像采集與顯示系統(tǒng),該系統(tǒng)由前端視頻采集單元、圖像存儲單元、圖像顯示單元三部分組成。它的主要功能有:對攝像頭送來的視頻數(shù)據(jù)進行采集,并采用PHILIPS公司的專用視頻解碼芯片SAA7113將模擬視頻轉(zhuǎn)化成數(shù)字視頻;將采集進來的數(shù)據(jù)存儲到FPGA開發(fā)板內(nèi)嵌的SDRAM中;采用PHILIPS公司的專用視頻編碼芯片SAA7121將數(shù)字視頻信號轉(zhuǎn)換為模擬信號送顯示器輸出。 @@ 系統(tǒng)在Quartus II 5.0、Model Sim6.0軟件平臺下開發(fā)并在硬件上得到實現(xiàn),達到預(yù)期效果。FPGA實現(xiàn)圖像采集顯示是一種有效,簡便、經(jīng)濟的方法,因此該課題具有廣闊的應(yīng)用前景和市場價值。 @@關(guān)鍵詞:FPGA,I2C總線,視頻采集,SDRAM,視頻顯示

    標簽: FPGA 視頻采集 顯示系統(tǒng)

    上傳時間: 2013-06-06

    上傳用戶:rhl123

  • 基于FPGA的圖像處理平臺及3D加速引擎的設(shè)計.rar

    3D加速引擎是3D圖形加速系統(tǒng)的重要組成部分,以往在軟件平臺上對3D引擎的研究,實現(xiàn)了復(fù)雜的渲染模型和渲染算法,但這些復(fù)雜算法與模型在FPGA上綜合實現(xiàn)具有一定難度,針對FPGA的3D加速引擎設(shè)計及其平臺實現(xiàn)需要進一步研究。 本文在研究3D加速引擎結(jié)構(gòu)的基礎(chǔ)上,實現(xiàn)了基于FPGA的圖像處理平臺,使用模塊化的思想,利用IP核技術(shù)分析設(shè)計實現(xiàn)了3D加速管道及其他模塊,并進行了仿真、驗證、實現(xiàn)。 圖像處理平臺選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實現(xiàn)與驗證,設(shè)計搭建的圖像處理平臺還實現(xiàn)了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設(shè)計包含3D加速渲染管道、視角變換管道、基元讀取、頂點FIFO、基元FIFO、寫內(nèi)存等模塊。針對FPGA的特性,簡化、設(shè)計、實現(xiàn)了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進行了仿真測試和圖像處理平臺上的驗證,其結(jié)果表明3D加速引擎設(shè)計的大部分功能得到實現(xiàn),結(jié)果令人滿意。

    標簽: FPGA 3D加速 圖像

    上傳時間: 2013-07-30

    上傳用戶:lepoke

  • 基于FPGA的3D頭盔顯示設(shè)備研究.rar

    圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現(xiàn)場景的三維信息,提供場景更為全面、詳實的信息,在醫(yī)學(xué)、軍事、娛樂具有廣泛的應(yīng)用前景。而現(xiàn)有的3D立體顯示設(shè)備價格都比較貴,基于此,本人研究了基于SDRAM存儲器和FPGA處理器的3D頭盔顯示設(shè)備并且設(shè)計出硬件和軟件系統(tǒng)。該系統(tǒng)圖像效果好,并且價格成本便宜,從而具有更大的實用性。本文完成的主要工作有三點: 1.設(shè)計了基于FPGA處理器和SDRAM存儲器的3D頭盔顯示器。該方案有別于現(xiàn)有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實現(xiàn)120HZ圖像刷新率,采用SDRAM作為高速存儲器,并且采用乒乓操作,有別于其它的開關(guān)左右眼視頻實現(xiàn)立體圖像。在本方案中每時每刻都是左右眼視頻同時輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實現(xiàn)了圖像對比對度調(diào)節(jié),液晶前照光調(diào)節(jié)(調(diào)節(jié)輸出脈沖的占空比),立體圖像源自動識別,還有人性化的操作界面(OSD)功能。 2.完成了該系統(tǒng)的硬件平臺設(shè)計和軟件設(shè)計。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細的硬件設(shè)計電路圖。完成了FPGA系統(tǒng)的設(shè)計,包括系統(tǒng)整體分析,各個模塊的實現(xiàn)原理和具體實現(xiàn)的方法。完成了單片機對AD9883的配置設(shè)計。 3.完成了本方案的各項測試和調(diào)試工作,主要包括:數(shù)據(jù)采集部分測試、數(shù)據(jù)存儲部分測試、FPGA器件工作狀態(tài)測試、以電腦顯示器作為顯示器的聯(lián)機調(diào)試和以HX7015A作為顯示器的聯(lián)機調(diào)試,并且最終調(diào)試通過,各項功能都滿足預(yù)期設(shè)計的要求。實驗和分析結(jié)果論證了系統(tǒng)設(shè)計的合理性和使用價值。 本文的研究與實現(xiàn)工作通過實驗和分析得到了驗證。結(jié)果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統(tǒng)完全可以實現(xiàn)高質(zhì)量的立體視覺效果,從而可以將該廉價的3D頭盔顯示系統(tǒng)用于我國現(xiàn)代化建設(shè)中所需要的領(lǐng)域。

    標簽: FPGA 顯示設(shè)備

    上傳時間: 2013-07-16

    上傳用戶:xiaoxiang

  • 高速實時信號處理系統(tǒng)的FPGA軟件設(shè)計與實現(xiàn).rar

    隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號處理能力不斷提高,基于軟件無線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無線電的基本思想是以一個通用、標準、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現(xiàn),從而將無線通信新系統(tǒng)、新產(chǎn)品的開發(fā)逐步轉(zhuǎn)移到軟件上來。另一方面,現(xiàn)代信號處理系統(tǒng)對數(shù)據(jù)的處理速度、處理精度和動態(tài)范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業(yè)界的重視。 @@ 目前的高速實時信號處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負責完成系統(tǒng)通信和基帶信號處理算法,而FPGA主要完成信號預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統(tǒng)的FPGA軟件設(shè)計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構(gòu)成系統(tǒng)信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統(tǒng)當中以擴展系統(tǒng)音視頻信號處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計正逐漸成為現(xiàn)代FPGA應(yīng)用的一個熱點。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計了一個嵌入式系統(tǒng),完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實現(xiàn)了系統(tǒng)與上位PC機之間的以太網(wǎng)通信鏈路。此外,為擴展系統(tǒng)功能,適應(yīng)未來可能的軟件升級,進一步提高系統(tǒng)的通用性,還將嵌入式實時操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計的關(guān)鍵技術(shù)和基本的設(shè)計方法,充分體現(xiàn)了目前高速實時信號處理系統(tǒng)的發(fā)展要求和趨勢。 @@關(guān)鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze

    標簽: FPGA 實時信號 處理系統(tǒng)

    上傳時間: 2013-05-17

    上傳用戶:wangchong

  • 基于FPGA的通用實時信號處理系統(tǒng)的硬件設(shè)計與實現(xiàn).rar

    近年來,以FPGA為代表的數(shù)字系統(tǒng)現(xiàn)場集成技術(shù)取得了快速的發(fā)展,F(xiàn)PGA不但解決了信號處理系統(tǒng)小型化、低功耗、高可靠性等問題,而且基于大規(guī)模FPGA單片系統(tǒng)的片上可編程系統(tǒng)(SOPC)的靈活設(shè)計方式使其越來越多的取代ASIC的市場。傳統(tǒng)的通用信號處理系統(tǒng)使用DSP作為處理核心,系統(tǒng)的可重構(gòu)型不強,F(xiàn)PGA解決了這一問題,并且現(xiàn)有的FPGA中,多數(shù)已集成DSP模塊,結(jié)合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,F(xiàn)PGA作為處理核心的通用信號處理系統(tǒng)具有很強的可實施性。 @@ 基于上述要求,作者設(shè)計和完成了一個基于多FPGA的通用實時信號處理系統(tǒng)。該系統(tǒng)采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數(shù)據(jù)。作者通過全面的分析,設(shè)計了核心板、底板和應(yīng)用板分離系統(tǒng)架構(gòu)。該平臺能夠根據(jù)實際需求進行靈活的搭配,核心板之間的數(shù)據(jù)傳輸采用了LVDS(低電壓差分信號)技術(shù),從而使得數(shù)據(jù)能夠穩(wěn)定的以非常高的速率進行傳輸。 @@ 本系統(tǒng)屬于高速數(shù)字電路的設(shè)計范疇,因此必須重視信號完整性的設(shè)計與分析問題,作者根據(jù)高速電路的設(shè)計慣例和軟件輔助設(shè)計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎(chǔ)上,順利地完成了PCB繪制與調(diào)試工作。 @@ 作為系統(tǒng)設(shè)計的重要環(huán)節(jié),作者還在文中研究了在系統(tǒng)設(shè)計過程中出現(xiàn)的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數(shù)據(jù)通道接口和DDR2存儲器接口設(shè)計決定本系統(tǒng)的使用性能,本文基于所選的FPGA芯片進行了詳細的闡述和驗證。并結(jié)合系統(tǒng)的核心板和底板,完成了應(yīng)用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設(shè)計工作,對其中的部分接口進行了邏輯驗證。 @@ 經(jīng)過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構(gòu)等特點,能夠滿足當前一些信號處理系統(tǒng)對高速、實時處理的要求,可以廣泛應(yīng)用于實時信號處理領(lǐng)域。通過本平臺的研究和開發(fā)工作,為進一步研究和設(shè)計通用、實時信號處理系統(tǒng)打下了堅實的基礎(chǔ)。 @@關(guān)鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標簽: FPGA 實時信號 處理系統(tǒng)

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • DDR2控制器IP的設(shè)計與FPGA實現(xiàn).rar

    DDR2 SDRAM是目前內(nèi)存市場上的主流內(nèi)存。除了通用計算機系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來越多的SoC系統(tǒng)芯片中會集成有DDR2接口模塊。因此,設(shè)計一款匹配DDR2的內(nèi)存控制器將會具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標準的基礎(chǔ)上,設(shè)計出DDR2控制器的整體架構(gòu),采用自項向下的設(shè)計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級設(shè)計。根據(jù)在設(shè)計中遇到的問題,對DDR2控制器的整體架構(gòu)進行改進與完善。在分析了Altera數(shù)字PHY的基本性能的基礎(chǔ)上,設(shè)計DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設(shè)計的具體功能進行仿真驗證,并實現(xiàn)在Altera Stratix II GX90開發(fā)板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設(shè)計的DDR2控制器的主要特點是: 1.支持數(shù)字PHY電路,不需要實際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節(jié)約了設(shè)計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應(yīng)用范圍更為廣闊。 4.支持DDR2的三項新技術(shù),充分發(fā)揮DDR2內(nèi)存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內(nèi)存的控制。

    標簽: DDR2 FPGA 控制器

    上傳時間: 2013-06-10

    上傳用戶:ynzfm

  • 基于FPGA的實時圖像采集與處理系統(tǒng)研究.rar

    隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴大,其實時處理技術(shù)成為研究的熱點。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩(wěn)定性問題。本設(shè)計脫離高清晰工業(yè)相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現(xiàn)系統(tǒng)的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標準VGA信號,可直接連接VGA顯示器、投影儀等設(shè)備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設(shè)計圖像畫質(zhì)相當于1280X1024分辨率(750線),最高幀率25fps,整個結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲,加快了運算速率,減小了電路規(guī)模,滿足圖像實時處理的要求,使展現(xiàn)出來的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠程監(jiān)控等領(lǐng)域。 論文研究的重點是采用altera公司EP2C芯片前端驅(qū)動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現(xiàn)了基于FPGA的實時線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進行實時重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實現(xiàn)對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統(tǒng)進行了調(diào)試。經(jīng)實驗驗證,系統(tǒng)達到了實時性,能正確和可靠的工作。整個設(shè)計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統(tǒng)資源很少,用較少的時間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。

    標簽: FPGA 實時圖像采集 與處理系統(tǒng)

    上傳時間: 2013-06-08

    上傳用戶:zhengjian

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
依依成人综合视频| 国产香蕉久久精品综合网| 欧美日本高清一区| 99热在线精品观看| 国产精品久久午夜夜伦鲁鲁| 一区二区三区日韩精品视频| 91久久精品日日躁夜夜躁国产| 国产日韩欧美综合| 欧美日韩专区| 欧美日韩一区二区三区| 久久这里只有精品视频首页| 午夜在线精品| 久久综合色天天久久综合图片| 欧美在线精品免播放器视频| 亚洲一区二区三区色| 一区二区激情| 欧美激情视频一区二区三区不卡| 国产精品理论片| 国产亚洲一区二区三区在线观看| 欧美日韩中文字幕在线视频| 欧美成人综合网站| 免播放器亚洲一区| 欧美日韩在线电影| 在线观看成人网| 久久国产精品99国产精| 欧美日本一区二区视频在线观看| 国产精品日产欧美久久久久| 国语自产精品视频在线看一大j8 | 日韩一级大片在线| 欧美在线视频免费观看| 欧美无砖砖区免费| 一本久道久久久| 欧美日韩三级| 亚洲一级特黄| 国产精品美女黄网| 亚洲精选在线| 欧美成人69av| 亚洲精品久久久久久久久久久久 | 亚洲私人影院| 欧美午夜不卡在线观看免费 | 久久久久一本一区二区青青蜜月| 欧美日韩专区在线| 中日韩美女免费视频网站在线观看| 欧美日韩午夜| 久久狠狠婷婷| 尤物九九久久国产精品的分类| 欧美在线观看你懂的| 伊人久久噜噜噜躁狠狠躁| 老**午夜毛片一区二区三区| 亚洲国产综合在线看不卡| 国产精品国产三级欧美二区| 欧美在线国产| 亚洲一区二区三区高清 | 狠狠色2019综合网| 欧美日本高清视频| 久久免费黄色| 午夜伦理片一区| 亚洲午夜精品一区二区| 亚洲国产另类精品专区| 国产精一区二区三区| 欧美jizzhd精品欧美巨大免费| 亚洲视频网在线直播| 亚洲黄色成人| 国产女主播一区二区三区| 欧美激情bt| 久久精品日韩| 亚洲国产精品ⅴa在线观看| 国产日产欧美一区| 激情综合久久| 国产伦精品一区二区三区在线观看 | 一区二区福利| 1000精品久久久久久久久 | 欧美精品福利在线| 欧美电影打屁股sp| 久久久久欧美精品| 久久精品综合网| 久久野战av| 欧美国产精品人人做人人爱| 欧美/亚洲一区| 欧美日韩mv| 国产日韩一区二区三区在线播放| 欧美色综合网| 国产精品日韩精品| 国产麻豆成人精品| 国产日韩欧美亚洲| 亚洲国产成人porn| 一区二区三区 在线观看视| 亚洲视频在线免费观看| 性欧美1819性猛交| 欧美顶级艳妇交换群宴| 欧美日韩在线亚洲一区蜜芽| 国产精品九九久久久久久久| 国产一级久久| 夜久久久久久| 久久大香伊蕉在人线观看热2| 欧美成人亚洲成人| 国产日韩精品一区二区三区| 国内精品伊人久久久久av一坑| 亚洲自拍都市欧美小说| 久久国产一区二区三区| 欧美日韩国产在线播放| 在线观看的日韩av| 久久久久高清| 国产伦精品一区二区三区视频黑人| 亚洲承认在线| 麻豆91精品| 狠狠色丁香久久综合频道| 中日韩高清电影网| 国产女人精品视频| 欧美一区二区三区免费视频| 欧美视频中文字幕在线| 日韩一级在线| 国产精品久久久久aaaa| 一本在线高清不卡dvd| 欧美成人精品影院| 亚洲国产日韩综合一区| 欧美巨乳波霸| 亚洲视频欧美视频| 欧美精品一区二区三区很污很色的| 欧美一级理论片| 欧美成人网在线| 亚洲免费观看在线观看| 国产精品高清网站| 久久久人成影片一区二区三区 | 久久精品二区| 国产一区二区成人| 久久精品一区中文字幕| 亚洲国产精品久久久久秋霞不卡| 欧美电影在线播放| 午夜精品福利在线观看| 亚洲大片精品永久免费| 国产精品久久久久久久免费软件 | 激情五月***国产精品| 免费国产一区二区| 亚洲欧美日韩国产综合在线| 国产综合色精品一区二区三区| 欧美福利视频在线| 久热精品在线| 亚洲欧美日韩一区二区三区在线观看| 国产视频一区在线| 欧美日韩精品一区二区三区| 欧美一区二区三区视频| 亚洲自拍电影| 一区二区三区高清在线观看| 亚洲成色精品| 一区二区在线免费观看| 国色天香一区二区| 国产亚洲欧美一区在线观看| 国产精自产拍久久久久久| 欧美精品久久天天躁| 亚洲一级二级| 亚洲综合电影| 欧美在线观看视频| 久久久蜜桃精品| 欧美成人小视频| 欧美成人综合网站| 欧美精品一区在线发布| 国产视频精品免费播放| 欧美成人中文字幕在线| 欧美成年人视频| 国产精品v欧美精品v日韩| 国产精品美女一区二区在线观看| 欧美视频中文一区二区三区在线观看| 欧美裸体一区二区三区| 国产精品扒开腿爽爽爽视频| 国产精品欧美久久久久无广告| 国产精品一区毛片| 亚洲黄色成人网| 国产麻豆精品久久一二三| 久久精品一区二区三区中文字幕| 校园激情久久| 免费日韩成人| 国产精品区一区二区三区| 亚洲国内欧美| 久久福利精品| 欧美网站在线观看| 一区久久精品| 亚洲欧美日韩电影| 欧美激情影院| 亚洲国产一区二区三区在线播 | 欧美日韩精品国产| 国产在线精品二区| 午夜精品亚洲| 国产麻豆日韩欧美久久| 亚洲精品免费在线播放| 欧美好骚综合网| 亚洲精品一区二区在线| 免费在线视频一区| 亚洲国产女人aaa毛片在线| 亚洲一区综合| 国产精品免费视频xxxx| 午夜精品免费在线| 国产一区二区日韩精品| 亚洲欧洲av一区二区三区久久| 国产精品久久久久久久久久妞妞| 欧美+日本+国产+在线a∨观看| 在线观看亚洲| 欧美日韩亚洲高清一区二区| 欧美理论在线播放| 亚洲日本aⅴ片在线观看香蕉|