ORCAD在使用的時(shí)候總會出現(xiàn)這樣或那樣的問題…但下這個(gè)問題比較奇怪…在ORCAD中無法輸出網(wǎng)表…彈出下面的錯(cuò)誤….這種問題很是奇怪…Netlist Format: tango.dllDesign Name: D:\EDA_PROJECT\PROTEL99SE\YK\SV3200\MAIN.DSNERROR [NET0021] Cannot get part.[FMT0024] Ref-des not found. Possible Logical/Physical annotation conflict.[FMT0018] Errors processing intermediate file找了一天沒找到問題…終于在花了N多時(shí)間后發(fā)現(xiàn)問題所在…其實(shí)這個(gè)問題就是不要使用ORCAD PSPICE 庫里面的元件來畫電路圖…實(shí)際中我是用了PSPICE里面和自己制作的二種電阻和電容混合在一起…就會出現(xiàn)這種問題…
上傳時(shí)間: 2013-11-21
上傳用戶:zaocan888
C++在幾乎所有的計(jì)算環(huán)境中都非常普及,而且可以用于幾乎所有的應(yīng)用程序。C++從C中繼承了過程化編程的高效性,并集成了面向?qū)ο缶幊痰墓δ堋++在其標(biāo)準(zhǔn)庫中提供了大量的功能。有許多商業(yè)C++庫支持?jǐn)?shù)量眾多的操作系統(tǒng)環(huán)境和專業(yè)應(yīng)用程序。但因?yàn)樗膬?nèi)容太多了,所以掌握C++并不十分容易。本書詳述了C++語言的各個(gè)方面,包括數(shù)據(jù)類型、程序控制、函數(shù)、指針、調(diào)試、類、重載、繼承、多態(tài)性、模板、異常和輸入輸出等內(nèi)容。每一章都以前述內(nèi)容為基礎(chǔ),每個(gè)關(guān)鍵點(diǎn)都用具體的示例進(jìn)行詳細(xì)的講解。本書基本不需要讀者具備任何C++知識,書中包含了理解C++的所有必要知識,讀者可以從頭開始編寫自己的C++程序。本書也適合于具備另一種語言編程經(jīng)驗(yàn)但希望全面掌握C++語言的讀者。 I created all the files under Microsoft Windows so lines are terminated by CR/LF. In addition to this "ReadMe" file you will find three zip archives in the primary archive, so you need to unzip each of these to get at the code. 為PDG格式,這有pdg閱讀器下載|pdg文件閱讀器下載
標(biāo)簽: 源代碼
上傳時(shí)間: 2013-11-18
上傳用戶:gaoqinwu
安裝方法: 1.查找你機(jī)器的“網(wǎng)絡(luò)標(biāo)識”(計(jì)算機(jī)名稱)。方法是,鼠標(biāo)在桌面上點(diǎn) 我的電腦--->屬性(右鍵)--->計(jì)算機(jī)名--->完整的計(jì)算機(jī)名稱,把名稱抄下備用,不要最后那個(gè)“點(diǎn)”。 2.進(jìn)入安裝包內(nèi)MAGNiTUDE文件夾,用記事本打開nx6.lic, 將第1行中的this_host用你機(jī)子的計(jì)算機(jī)名替換,例如我的機(jī)子完整的計(jì)算機(jī)名稱NET 則改為SERVER NET ID=20080618 28000(原來為SERVER this_host ID=20080618 28000),改好后存盤備用。 首先你找到MAGNiTUDE下的UG6.LIC并用記事本打開,把里面的his_host改成你的計(jì)算機(jī)名,注意一個(gè)字母都不能錯(cuò),然后另存一個(gè)地方,等會兒要用。接下來安裝 1.雙擊打開Launch.exe 2. 選擇第2項(xiàng)“Install License Server安裝 3.在這里可以選擇安裝介面的語言。默認(rèn)為中文簡體。 4. 在安裝過程中會提示你尋找license文件,點(diǎn)擊NEXT會出錯(cuò),這時(shí)使用瀏覽(Browse)來找到你剛才改過的那個(gè)LIC文件就可以了。繼續(xù)安裝直到結(jié)束,目錄路徑不要 改變,機(jī)器默認(rèn)就行,(建議默認(rèn),也可放在其它的盤,但路徑不能用中文)。 (可以先不進(jìn)行括號中的內(nèi)容,為了防止語言出現(xiàn)錯(cuò)誤,建議運(yùn)行DEMO32,然后選擇文件類型為所有,找到你改過的LIC文件,再進(jìn)行下面的步驟。) 5. 選擇第2項(xiàng)“Install NX進(jìn)行主程序安裝。 6. 直接點(diǎn)擊下一步。并選擇典型方式安裝,下一步,會出現(xiàn)語言選擇畫面,請選 擇 Simplified Chinese(簡體中文版),默認(rèn)為英文版。按提示一步一步安裝直到結(jié)束。 安裝路 徑可以改變。 7.打開MAGNiTUDE文件夾。 8. 進(jìn)入MAGNiTUDE文件夾,把UGS\NX6.0文件夾的幾個(gè)子文件夾復(fù)制到安裝NX6.0主程序相應(yīng)的目錄 下,覆蓋。假如安裝到D:\Program Files\UGS\NX 6.0 把NX6.0文件夾內(nèi)的所有文件夾復(fù)制到D:\Program Files\UGS\NX 6.0文件夾相應(yīng)的文件 進(jìn)行覆蓋就可以。 9. 進(jìn)入開始-程序-UGS NX6.0-NX6.0打開6.0程序。 注:如果打不開,請按以下步驟操作 進(jìn)入開始-程序-UGS NX6.0-NX6.0許可程序,打開lmtools,啟動服務(wù)程序。選擇 Start/stop/reread,點(diǎn)一下Stop Server, 再點(diǎn)Start Server,最下面一行顯示Server Start Successful. 就OK,然后打開桌面NX6.0。 經(jīng)過我的實(shí)踐,絕對可行!
標(biāo)簽: 6.0 ug 簡體中文 免費(fèi)下載
上傳時(shí)間: 2013-11-09
上傳用戶:qoovoop
安裝方法: 1.查找你機(jī)器的“網(wǎng)絡(luò)標(biāo)識”(計(jì)算機(jī)名稱)。方法是,鼠標(biāo)在桌面上點(diǎn) 我的電腦--->屬性(右鍵)--->計(jì)算機(jī)名--->完整的計(jì)算機(jī)名稱,把名稱抄下備用,不要最后那個(gè)“點(diǎn)”。 2.進(jìn)入安裝包內(nèi)MAGNiTUDE文件夾,用記事本打開nx6.lic, 將第1行中的this_host用你機(jī)子的計(jì)算機(jī)名替換,例如我的機(jī)子完整的計(jì)算機(jī)名稱NET 則改為SERVER NET ID=20080618 28000(原來為SERVER this_host ID=20080618 28000),改好后存盤備用。 首先你找到MAGNiTUDE下的UG6.LIC并用記事本打開,把里面的his_host改成你的計(jì)算機(jī)名,注意一個(gè)字母都不能錯(cuò),然后另存一個(gè)地方,等會兒要用。接下來安裝 1.雙擊打開Launch.exe 2. 選擇第2項(xiàng)“Install License Server安裝 3.在這里可以選擇安裝介面的語言。默認(rèn)為中文簡體。 4. 在安裝過程中會提示你尋找license文件,點(diǎn)擊NEXT會出錯(cuò),這時(shí)使用瀏覽(Browse)來找到你剛才改過的那個(gè)LIC文件就可以了。繼續(xù)安裝直到結(jié)束,目錄路徑不要 改變,機(jī)器默認(rèn)就行,(建議默認(rèn),也可放在其它的盤,但路徑不能用中文)。 (可以先不進(jìn)行括號中的內(nèi)容,為了防止語言出現(xiàn)錯(cuò)誤,建議運(yùn)行DEMO32,然后選擇文件類型為所有,找到你改過的LIC文件,再進(jìn)行下面的步驟。) 5. 選擇第2項(xiàng)“Install NX進(jìn)行主程序安裝。 6. 直接點(diǎn)擊下一步。并選擇典型方式安裝,下一步,會出現(xiàn)語言選擇畫面,請選 擇 Simplified Chinese(簡體中文版),默認(rèn)為英文版。按提示一步一步安裝直到結(jié)束。 安裝路 徑可以改變。 7.打開MAGNiTUDE文件夾。 8. 進(jìn)入MAGNiTUDE文件夾,把UGS\NX6.0文件夾的幾個(gè)子文件夾復(fù)制到安裝NX6.0主程序相應(yīng)的目錄 下,覆蓋。假如安裝到D:\Program Files\UGS\NX 6.0 把NX6.0文件夾內(nèi)的所有文件夾復(fù)制到D:\Program Files\UGS\NX 6.0文件夾相應(yīng)的文件 進(jìn)行覆蓋就可以。 9. 進(jìn)入開始-程序-UGS NX6.0-NX6.0打開6.0程序。 注:如果打不開,請按以下步驟操作 進(jìn)入開始-程序-UGS NX6.0-NX6.0許可程序,打開lmtools,啟動服務(wù)程序。選擇 Start/stop/reread,點(diǎn)一下Stop Server, 再點(diǎn)Start Server,最下面一行顯示Server Start Successful. 就OK,然后打開桌面NX6.0。 經(jīng)過我的實(shí)踐,絕對可行!
標(biāo)簽: 6.0 ug 簡體中文 免費(fèi)下載
上傳時(shí)間: 2013-11-12
上傳用戶:sjw920325
中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications. The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation. Some of the UltraScale architecture breakthroughs include: • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50% • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets • Greatly enhanced DSP and packet handling The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時(shí)間: 2013-11-21
上傳用戶:wxqman
QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點(diǎn)擊Next;
上傳時(shí)間: 2013-10-18
上傳用戶:909000580
The exacting technological demands created byincreasing bandwidth requirements have given riseto significant advances in FPGA technology thatenable engineers to successfully incorporate highspeedI/O interfaces in their designs. One aspect ofdesign that plays an increasingly important role isthat of the FPGA package. As the interfaces get fasterand wider, choosing the right package has becomeone of the key considerations for the systemdesigner.
上傳時(shí)間: 2013-11-07
上傳用戶:wanghui2438
The SDI standards are the predominant standards for uncompressed digital videointerfaces in the broadcast studio and video production center. The first SDI standard,SD-SDI, allowed standard-definition digital video to be transported over the coaxial cableinfrastructure initially installed in studios to carry analog video. Next, HD-SDI wasto support high-definition video. Finally, dual link HD-SDI and 3G-SDIdoubled the bandwidth of HD-SDI to support 1080p (50 Hz and 60 Hz) and other videoformats requiring more bandwidth than HD-SDI provides.
上傳時(shí)間: 2013-12-08
上傳用戶:liansi
genesis9.0算號器提供genesis算號器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號器的只是算gnd的號,要算get的號,需要參考算號器的步驟。注意選擇破解有效時(shí)間。2.7天過期,30天過期,永不過期等。注意要用自己機(jī)器識別號去算,在get運(yùn)行彈出來的序號對話框里,有機(jī)器識別號。3.安裝完成,啟動時(shí),填寫進(jìn)入用戶名和密碼時(shí),一定不能用鼠標(biāo)。直接用回車鍵,否則失效。密碼框內(nèi)的密碼不可見,輸完直接回車,即可進(jìn)入genesis界面。
上傳時(shí)間: 2015-01-02
上傳用戶:chens000
Xilinx Next Generation 28 nm FPGA Technology Overview Xilinx has chosen 28 nm high-κ metal gate (HKMG) highperformance,low-power process technology and combined it with a new unified ASMBL™ architecture to create a new generation of FPGAs that offer lower power and higher performance. These devices enable unprecedented levels of integration and bandwidth and provide system architects and designers a fully programmable alternative to ASSPs and ASICs.
上傳時(shí)間: 2013-12-07
上傳用戶:bruce
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1