亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

High-quality

  • Allegro pcb editor

    cadence allegro constraint manager high speed

    標(biāo)簽: Allegro editor pcb

    上傳時(shí)間: 2013-07-21

    上傳用戶:ccsdebug

  • Atmel產(chǎn)品的資料

    ■ High Performance, Low Power AVR? 8-Bit Microcontroller ■ Advanced RISC Architecture –120 Powerful Instructions – Most Single Clock Cycle Execution –32 x 8 General Purpose Working Registers –Fully Static Operation

    標(biāo)簽: Atmel

    上傳時(shí)間: 2013-06-01

    上傳用戶:tccc

  • 基于ARMLinux嵌入式電能質(zhì)量監(jiān)測(cè)儀的研究與設(shè)計(jì)

    大量的電力電子裝置及非線性負(fù)荷在電力系統(tǒng)中廣泛的應(yīng)用,使電能質(zhì)量(Power Quality)問題日益突出。電能質(zhì)量問題不僅危害電力系統(tǒng)本身的安全及電網(wǎng)的穩(wěn)定運(yùn)行,對(duì)系統(tǒng)中用戶也造成嚴(yán)重威脅。因此,對(duì)電能質(zhì)量的實(shí)時(shí)監(jiān)測(cè)具有十分重要的意義。 論文首先介紹了電能質(zhì)量的概念,分析了國(guó)內(nèi)外電能質(zhì)量監(jiān)測(cè)的研究現(xiàn)狀及開發(fā)新型電能質(zhì)量監(jiān)測(cè)裝置的意義,同時(shí)對(duì)影響電能質(zhì)量的指標(biāo)參數(shù)的數(shù)字測(cè)量原理與算法進(jìn)行了深入的研究。在此基礎(chǔ)上,提出了以ARM9(s3c2410)芯片為CPU,以嵌入式Linux為軟件核心的電能質(zhì)量監(jiān)測(cè)裝置的總體設(shè)計(jì)思想。 論文建立了基于arm-1inux的嵌入式開發(fā)環(huán)境,完成了基本的硬件電路設(shè)計(jì)和軟件設(shè)計(jì)。硬件設(shè)計(jì)方面,根據(jù)電力系統(tǒng)中數(shù)據(jù)采集和處理的實(shí)際特點(diǎn),在前置測(cè)量采集模塊中,采用了ADS7864芯片設(shè)計(jì)了多通道信號(hào)采樣保持和快速轉(zhuǎn)換電路;利用鎖相環(huán)保證了多路信號(hào)的硬件同步采樣;在通訊方式上,除了采用RS-232通訊方式外,還采用了以太網(wǎng)和USB通訊方式,從而提高了裝置應(yīng)用的靈活性。軟件設(shè)計(jì)方面,依據(jù)裝置所要實(shí)現(xiàn)的功能,剪裁并成功移植了嵌入式linux內(nèi)核到ARM處理器中;完成了各應(yīng)用程序的編制,給出了詳細(xì)的程序流程圖;設(shè)計(jì)了基于Qt/Embedde的人機(jī)交互界面(GUI)。 基于arm-linux嵌入式電能質(zhì)量監(jiān)測(cè)儀不僅數(shù)據(jù)處理功能強(qiáng)、人機(jī)交互性好、系統(tǒng)升級(jí)簡(jiǎn)單、還能進(jìn)行遠(yuǎn)程監(jiān)控。在此基礎(chǔ)上可進(jìn)一步開發(fā),向微型化、高度智能化等方向發(fā)展,以滿足不同場(chǎng)合的需求,具有較大的使用價(jià)值和廣闊的應(yīng)用前景。

    標(biāo)簽: ARMLinux 嵌入式 電能質(zhì)量 監(jiān)測(cè)儀

    上傳時(shí)間: 2013-05-16

    上傳用戶:frank1234

  • MOSFET

    高精度Mosfet設(shè)計(jì)指南,很不錯(cuò)的資料-Mosfet design high-precision guide

    標(biāo)簽: MOSFET

    上傳時(shí)間: 2013-05-25

    上傳用戶:wsh1985810

  • 基于ARM和Linux的超高頻讀寫器設(shè)計(jì)與實(shí)現(xiàn)

    UHF(Ultra High Frequency,超高頻)RFID(Radio Frequency Identification,射頻身份識(shí)別)技術(shù)是近幾年剛剛開始興起并得到迅速推廣應(yīng)用的一門新技術(shù)。該技術(shù)已被廣泛應(yīng)用于工業(yè)自動(dòng)化、商業(yè)自動(dòng)化、交通運(yùn)輸控制管理等眾多領(lǐng)域。但是,基于超高頻頻段讀寫器的研制在我國(guó)尚處于起步階段,傳統(tǒng)的超高頻讀寫器都是在單片機(jī)的基礎(chǔ)上實(shí)現(xiàn)的,這類讀寫器很難實(shí)現(xiàn)復(fù)雜的多任務(wù)功能;隨著經(jīng)濟(jì)的飛速發(fā)展,能夠與網(wǎng)絡(luò)互聯(lián)并且?guī)в胁僮飨到y(tǒng)的超高頻讀寫器越來越受人們的青睞與追求。針對(duì)這些問題,本文設(shè)計(jì)并實(shí)現(xiàn)了一種基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器,主要內(nèi)容有: (1)分析了射頻識(shí)別技術(shù)的發(fā)展歷程和前景,以嵌入式技術(shù)為研究背景,結(jié)合軟硬件開發(fā)平臺(tái),給出了一種基于ARM和Linux的超高頻讀寫器設(shè)計(jì)思路,指出了選題研究的目的和意義。 (2)闡述了超高頻讀寫器的原理及其應(yīng)用,分析了讀寫器和標(biāo)簽之間進(jìn)行數(shù)據(jù)傳輸時(shí)所用到的相關(guān)技術(shù);在給出超高頻讀寫器主要技術(shù)性能指標(biāo)及功能要求的基礎(chǔ)上給出了基于ARMS3C2410和Linux超高頻讀寫器系統(tǒng)的總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)構(gòu)建過程中所用到的軟硬件進(jìn)行了器件選型。 (3)實(shí)現(xiàn)了超高頻讀寫器系統(tǒng)硬件電路的模塊設(shè)計(jì),主要包括主控電路模塊、存儲(chǔ)電路模塊、電源模塊、以太網(wǎng)模塊、液晶顯示模塊以及射頻收發(fā)模塊;闡述了各模塊的組成原理與實(shí)現(xiàn)方法,完成了硬件電路的原理圖繪制及PCB制板。 (4)根據(jù)系統(tǒng)的軟件需求,構(gòu)建了一個(gè)進(jìn)行嵌入式開發(fā)所需的軟件平臺(tái)。建立了交叉編譯環(huán)境以及NFS開發(fā)調(diào)試環(huán)境;移植了系統(tǒng)啟動(dòng)所需的引導(dǎo)程序bootloader;實(shí)現(xiàn)了嵌入式Linux操作系統(tǒng)內(nèi)核、文件系統(tǒng)的配置與移植;給出了Linux系統(tǒng)下典型設(shè)備(觸摸屏、網(wǎng)絡(luò)接口、LCD)驅(qū)動(dòng)程序的移植方法。 (5)結(jié)合實(shí)驗(yàn)測(cè)試環(huán)境,對(duì)超高頻讀寫器輸出功率,讀寫器發(fā)送命令以及標(biāo)簽應(yīng)答波形進(jìn)行了測(cè)試與分析;對(duì)讀寫器的整機(jī)性能進(jìn)行了聯(lián)機(jī)測(cè)試,給出了讀寫器系統(tǒng)的實(shí)際運(yùn)行效果圖,同時(shí)對(duì)測(cè)試結(jié)果進(jìn)行了總結(jié)。 實(shí)際應(yīng)用結(jié)果表明,基于ARMS3C2410微處理器和Linux操作系統(tǒng)的超高頻讀寫器能夠?qū)崿F(xiàn)接入網(wǎng)絡(luò)的功能,其讀寫速度、識(shí)別率以及識(shí)別距離等技術(shù)性能指標(biāo)均達(dá)到或優(yōu)于設(shè)計(jì)標(biāo)準(zhǔn)要求,該讀寫器在與PC機(jī)連接的情況下能進(jìn)行數(shù)據(jù)處理,樣機(jī)系統(tǒng)運(yùn)行穩(wěn)定可靠,達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo)。

    標(biāo)簽: Linux ARM 超高頻 讀寫器

    上傳時(shí)間: 2013-07-25

    上傳用戶:saharawalker

  • JPEG2000算術(shù)編碼的研究與FPGA實(shí)現(xiàn)

    JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個(gè)復(fù)雜編碼系統(tǒng),目前為止的軟件實(shí)現(xiàn)方案的執(zhí)行時(shí)間和所需的存儲(chǔ)量較大,若想將JPEG2000應(yīng)用于實(shí)際中,有著較大的困難,而用硬件電路實(shí)現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時(shí)間,因而具有重要的意義.本文首先簡(jiǎn)單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對(duì)算術(shù)編碼的原理及實(shí)現(xiàn)算法進(jìn)行了深入的研究,并重點(diǎn)探討了JPEG2000中算術(shù)編碼的硬件實(shí)現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(jí)(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在Active-HDL環(huán)境中進(jìn)行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時(shí)鐘頻率達(dá)45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計(jì)的硬件算術(shù)編碼器與實(shí)現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時(shí)間縮短了30﹪左右.因而本文的研究對(duì)于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實(shí)際應(yīng)用有著重要的意義.

    標(biāo)簽: JPEG 2000 FPGA 算術(shù)編碼

    上傳時(shí)間: 2013-05-16

    上傳用戶:671145514

  • 80c51芯片中文資料

    80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless low voltage 2.7V.5.5V, low power, high speed 33 MHz

    標(biāo)簽: 80c51 芯片

    上傳時(shí)間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的數(shù)字射頻存儲(chǔ)器設(shè)計(jì)

    數(shù)字射頻存儲(chǔ)器(Digital Radio FreqlJencyr:Memory DRFM)具有對(duì)射頻信號(hào)和微波信號(hào)的存儲(chǔ)、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號(hào)處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應(yīng)用于電子對(duì)抗領(lǐng)域作為射頻頻率源。目前,國(guó)內(nèi)外對(duì)DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲(chǔ)容量等方面,還不能滿足現(xiàn)代雷達(dá)信號(hào)處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實(shí)現(xiàn)的設(shè)計(jì)方法,給出了基于現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array FPGA)實(shí)現(xiàn)的幅度量化DRFM設(shè)計(jì)方案。本方案的采樣率為1 GHz、采樣精度12位,具體實(shí)現(xiàn)是采用4個(gè)采樣率為250 MHz的ADC并行交替等效時(shí)間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號(hào)復(fù)包絡(luò)的所有信息。利用FPGA器件實(shí)現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實(shí)現(xiàn)了DRFM電路的FPGA設(shè)計(jì)和功能仿真、時(shí)序分析。方案中采用了大量的低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對(duì)采用的數(shù)字信號(hào)處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計(jì)方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲(chǔ)器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。

    標(biāo)簽: FPGA 數(shù)字射頻 存儲(chǔ)器

    上傳時(shí)間: 2013-06-01

    上傳用戶:lanwei

  • 摩托羅拉MPC755和MPC745 PowerPC微處理器特性簡(jiǎn)介

    MPC755 and MPC745 PowerPC microprocessors are high-performance, low-power, 32-bit implementations of

    標(biāo)簽: MPC PowerPC 755 745

    上傳時(shí)間: 2013-05-27

    上傳用戶:330402686

  • ispLEVER Starter0

    簡(jiǎn)單的高速接口,F(xiàn)PGA和高速AD的接口編程-Simple high-speed

    標(biāo)簽: ispLEVER Starter0

    上傳時(shí)間: 2013-08-01

    上傳用戶:h886166

主站蜘蛛池模板: 明溪县| 屯门区| 治多县| 嵊泗县| 安塞县| 彩票| 象州县| 贵州省| 米林县| 临桂县| 哈密市| 饶河县| 临城县| 柯坪县| 伽师县| 江津市| 沿河| 永修县| 博客| 瓮安县| 台山市| 那坡县| 余江县| 绥中县| 周至县| 广东省| 沾化县| 墨脱县| 灵武市| 肥城市| 囊谦县| 尼玛县| 北安市| 都安| 富川| 勐海县| 博白县| 金乡县| 南郑县| 彰化县| 金秀|