MPLABX IDE是可以運行在PC(Windows、Mac OS和Linux)上的軟件程序,用于開發Microchip單片機和數字信號控制器的應用。由于它提供了一個統一的集成“環境”來支持嵌入式單片機的代碼開發,因此稱為集成開發環境(IDE)。
上傳時間: 2013-07-24
上傳用戶:eeworm
MPLABX IDE是可以運行在PC(Windows、Mac OS和Linux)上的軟件程序,用于開發Microchip單片機和數字信號控制器的應用。由于它提供了一個統一的集成“環境”來支持嵌入式單片機的代碼開發,因此稱為集成開發環境(IDE)。
標簽: 半導體激光器
上傳時間: 2013-04-15
上傳用戶:eeworm
C8051f020是基于51核的業界8位單片機最高速的,指令執行速度25MIPS。這個程序包是新華龍公司提供的,需要購買900元的開發系統才會贈送此文件包,先上傳。可以用keil軟件打開或者去www.xhl.com.cn下載IDE軟件打開工程ps---c文件直接用記事本就ok啦^_^,里面有溫度傳感,步進電機等等源代碼,方面移植!^_^-
標簽: 171544C8051F020 應用程序
上傳時間: 2013-04-24
上傳用戶:aa54
4*4鍵盤掃描程序,基于80C51,的KEIL IDE 7.10
上傳時間: 2013-06-09
上傳用戶:wmwai1314
本文首先分析了雙電源自動轉換器的現狀和發展趨勢,然后具體闡述了所設計的雙電源自動轉換裝置的硬件、軟件系統的原理與設計方法,最后對雙電源自動轉換器的抗干擾性進行了研究,給出了一些可行的軟硬件抗干擾措施,為整個系統的可靠穩定工作提供了保障。 雙電源自動轉換器(ATSE)是一種廣泛應用于工礦企業、交通、醫院等重要部門以提高供電可靠性的裝置。現代雙電源自動轉換器是以CPU 為核心單元,具有自動檢測自身故障、自動測量、自動控制、與遠方控制中心通信等功能的智能電器。隨著我國工業的發展、自動化程度的普及、人類生活質量的不斷改善,人們對電源可靠性的要求越來越迫切,由此雙電源轉換器的重要性日益提高。 本文選取了微控制器(PIC18F458)、軟件開發工具(MPLAB C18)和性能可靠、抗干擾性強的硬件器件,設計了滿足轉換系統功能要求的硬件電路,其中主要包括系統單元電路、信號檢測處理電路、輸出控制電路以及人機交互的硬件電路。利用C 語言和匯編語言編制了控制軟件,并且采用了模塊化的設計方法,主要功能模塊包括:頻率檢測模塊,電壓檢測模塊,按鍵檢測模塊,顯示模塊,通信模塊等。 借助MPLAB-IDE 集成開發環境軟件包來進行編程、離線仿真,與在線調試器配合使用進行在線調試、編程及程序下載。這使得該裝置的設計開發變得更容易。
上傳時間: 2013-04-24
上傳用戶:zsjinju
隨著現代化工業生產的不斷發展,更高的調速精度、更大的調速范圍和更快的響應速度成為永磁同步電機調速系統的迫切要求,數字化控制系統正代表著這一發展方向。高性能數字信號處理器(控制器)的出現、電機控制理論以及電力電子器件的發展都為數字化控制的實現創造了條件。本文采用Microchip公司專用于電機控制的dsPIC30F3011型數字信號控制器(DSC)為核心,開發了用于電梯門機控制的數字化永磁同步電機矢量控制系統,并在硬件實驗平臺上獲得了驗證。 本文首先在永磁同步電機數學模型的分析基礎上,深入的研究了永磁同步電機的矢量控制的原理和常用控制策略。接著,經過比較各種矢量控制策略的優缺點,確定了i<,d>=0的控制策略和空間矢量脈寬調制(SVPWM)的電壓調制方法。文中對空間矢量脈寬調制(SVPWM)的原理及實現方法進行了詳細的闡述,并在此基礎上提出利用查表實現SVPWM控制的算法。然后,論文詳細論述了控制電路各部分及外圍輔助電路的設計和調試。軟件開發均在Microchip的MPLAB IDE集成開發環境下完成,軟件采用C語言編寫,實現了帶位置傳感器的速度閉環和位置閉環矢量控制,并給出了系統主程序及定時中斷服務程序的流程圖。永磁同步電機矢量控制的主要控制策略如轉子初始位置檢測、速度采樣計算及PI調節、SVPWM查表實現方法等都在定時中斷服務程序中完成。最后在硬件平臺上,對軟件進行系統調試,試驗表明本矢量控制系統能夠有效滿足電梯門機的控制需求,從而證明了系統設計的可行性。 在論文的最后,對全文的工作做了總結,并提出了系統需要進一步完善的地方。
上傳時間: 2013-06-27
上傳用戶:HGH77P99
ccs3.3版本中文版使用說明書,本書主要介紹CCS 開發環境的使用。適合于從事TI DSP開發的工程技術人員以及高校的學生參考。
標簽: Code_Composer_Studio CCS IDE
上傳時間: 2013-07-02
上傳用戶:dongqiangqiang
隨著電子技術的不斷發展和進步,嵌入式系統也越來越廣泛的滲入到人類生活的方方面面。我們生活中常用的手機、數碼相機、掌上電腦、便攜式掃描儀等等都應用到了嵌入式系統。 論文首先介紹了嵌入式系統,包括嵌入式系統的構成、特點、發展趨勢以及FPGA在嵌入式中的應用等,指明嵌入式系統設計一般可分為硬件設計和軟件設計兩部分。 硬件設計部分,首先介紹了FPGA的相關知識,包括FPGA構成、特性、開發工具、開發流程等,并對論文中選用的Altera公司的CyclonⅡ器件做了詳細的介紹。利用SOPC Builder、NiosⅡ等工具設計創建了NiosⅡ CPU內核,添加以太網、Flash、PIO以及VGA接口等模塊,生成了一個Nios CPU內核,完成硬件設計。 軟件設計部分,研究了嵌入式操作系統的發展、種類、特點等,簡單介紹了幾種代表性的嵌入式操作系統。選擇嵌入式操作系統時,綜合考慮了內核、可移植性、可裁剪性、外掛模塊、成本、服務等各種因素,最終選用μCLinux操作系統。詳細介紹了μCLinux的特點、基本架構、代碼結構等。利用NiosⅡIDE為宿主機建立Linux開發環境。在IDE里配置Linux內核和文件系統,編譯后上載到做好的硬件平臺上。啟動μCLinux后將一個C語言編寫的九宮格求解程序下載到開發板中運行,檢驗運行結果,驗證嵌入式系統的正確性。 論文所做的只是嵌入式系統的一個應用實例。實際應用過程中,用戶可以根據自己的實際需要對軟硬件進行修改,以實現不同的功能。
上傳時間: 2013-07-19
上傳用戶:zhuoying119
可重構計算技術兼具通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點,既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動態部分可重構技術是可重構計算技術的最新進展之一。該技術的要點就是在系統正常工作的情況下,修改部分模塊的功能,而系統其它模塊能夠照常運行,這樣既節約硬件資源,又增強了系統靈活性。 可重構SoC既可以在處理器上進行編程又可以改變FPGA內部的硬件結構,這使得SoC系統既具有處理器善于控制和運算的特點,又具FPGA靈活的重構特點;由于處理器和FPGA硬件是在同一塊硅片上,使得它們之間的通信寬帶大大提高,這種平臺很適合于容錯算法的實現。 本文基于863計劃項目;動態重構計算機的可信實現關鍵技術,重點研究應用于惡劣環境中FPGA自我容錯的體系結構,提出了一套完整的SoC系統的容錯設計方案,并研究其實現技術,設計實現了實現該技術的硬件平臺和軟件算法,并驗證成功。 論文取得了如下的創新性研究成果: 1、設計了實現動態重構技術的硬件平臺,包括高性能的FPGA(內含入式處理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模塊。 2、說明了動態重構技術的設計規范和設計流程,實現動態重構技術。 3、提出了一種基于動態重構實現容錯的方法,不需要外部處理器干預,由嵌入式處理器負責管理整個過程。 4、設計并實現了嵌入式處理器運行時需要的軟件,主要有兩個功能,首先是從CF卡中讀入重構所需的配置文件,并將配置文件寫進FPGA內部的配置存儲器中,改變FPGA內部的功能。其次,是實現容錯技術的算法。
上傳時間: 2013-04-24
上傳用戶:edrtbme
隨著現代DSP、FPGA等數字芯片的信號處理能力不斷提高,基于軟件無線電技術的現代通信與信息處理系統也得到了更為廣泛的應用。軟件無線電的基本思想是以一個通用、標準、模塊化的硬件系統作為其應用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現,從而將無線通信新系統、新產品的開發逐步轉移到軟件上來。另一方面,現代信號處理系統對數據的處理速度、處理精度和動態范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業界的重視。 @@ 目前的高速實時信號處理系統一般均采用DSP+FPGA的架構,其中DSP主要負責完成系統通信和基帶信號處理算法,而FPGA主要完成信號預處理等前端算法,并提供系統常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統的FPGA軟件設計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統的架構。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構成系統信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統當中以擴展系統音視頻信號處理能力,體現系統的通用性。 @@ 基于FPGA的嵌入式系統設計正逐漸成為現代FPGA應用的一個熱點。結合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內設計了一個嵌入式系統,完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內集成的三態以太網MAC硬核模塊,實現了系統與上位PC機之間的以太網通信鏈路。此外,為擴展系統功能,適應未來可能的軟件升級,進一步提高系統的通用性,還將嵌入式實時操作系統μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發器的高速串行傳輸設計的關鍵技術和基本的設計方法,充分體現了目前高速實時信號處理系統的發展要求和趨勢。 @@關鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統;MicroBlaze
上傳時間: 2013-05-17
上傳用戶:wangchong