高速大容量數據采集存儲技術在通信、航天、氣象、雷達等多個領域中擁有著廣泛應用。各領域科技與信息技術不斷發展,對數據的采集和傳輸速率要求越來越高,對數據存儲的速度和容量要求也越來越高。高速數據存儲主要包括存儲介質選取、存儲器控制、數據存儲和總線應用等,如何實時、高速、連續大量地采集存儲數據是一個關鍵性問題。 本文設計了一種基于FPGA控制的高速數據采集存儲系統。該系統選用符合ATA-6規范的IDE硬盤作為數據存儲介質,采用RAID0配置的磁盤陣列形式,并配合板載的128MB內存實現對數據的高速大容量穩定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數據流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構成大容量的磁盤陣列。系統采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數據,可以通過人機交互界面實時監控數據采集情況,在計算機上實現整個磁盤陣列的實時控制。
上傳時間: 2013-06-14
上傳用戶:2404
隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。
上傳時間: 2013-07-20
上傳用戶:rishian
在數字電視系統中,MPEG-2編碼復用器是系統傳輸的核心環節,所有的節目、數據以及各種增值服務都是通過復用打包成傳輸流傳輸出去。目前,只有少數公司掌握復用器的核心算法技術,能夠采用MPEG-2可變碼率統計復用方法提高帶寬利用率,保證高質量圖像傳輸。由于目前正處廣播電視全面向數字化過渡期間,市場潛力巨大,因此對復用器的研究開發非常重要。本文針對復用器及其接口技術進行研究并設計出成形產品。 文中首先對MPEG-2標準及NIOS Ⅱ軟核進行分析。重點研究了復用器中的部分關鍵技術:PSI信息提取及重構算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現方法,并通過了硬件驗證。然后對復用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復用器的整體方案以及ASI接口和DS3接口設計方案。 ●在FPGA上采用c語言實現了PSI信息提取與重構算法。 ●給出了實現快速的PID映射方法,并根據FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩定性。 ●采用Verilog設計了SI信息提取與重構的硬件平臺,并用c語言實現了SDT表的提取與重構算法,在FPGA中成功實現了動態分配內存空間。 ●在FPGA上實現了.ASI接口,主要分析了位同步的實現過程,實現了一種新的快速實現字節同步的設計。 ●在FPGA上實現了DS3接口,提出并實現了一種兼容式DS3接口設計。并對幀同步設計進行改進。 ●完成部分PCB版圖設計,并進行調試監測。 本復用器設計最大特點是將軟件設計和硬件設計進行合理劃分,硬件平臺及接口采用Verilog語言實現,PSI信息算法主要采用c語言實現。這種軟硬件的劃分使系統設計更加靈活,且軟件設計與硬件設計可同時進行,極大的提高了工作效率。 整個項目設計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設計平臺下設計實現。根據此方案已經開發出兩臺帶有ASI和DS3接口的數字電視TS流復用器,經測試達到了預期的性能和技術指標。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
本文將電路接口技術與硬件可編程技術相結合,提出了用可編程芯片來控制IDE硬盤進行高速數據記錄,能夠滿足機載數據記錄設備重量輕、容量大、速度快的要求。 論文對硬盤ATA接口標準進行了研究,對VHDL語言、現場可編程門陣列器件(FPGA)實現硬件電路的原理和方法進行了深入分析,在此基礎上完成了基于FPGA的數據記錄控制器的設計。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號為CycloneEP1C3T144C8),將各功能模塊級聯成系統在該芯片上完成了控制器系統級的設計與仿真驗證,驗證結果表明了用FPGA實現高速數據記錄控制器的可行性。所設計的VHDL代碼經QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內部可以達到104.46Mhz的電路工作速度,FPGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達到33.3MByte/s的突發數據傳輸率。文中對所用到的FPGA設計技術給予了詳細說明,對各功能模塊的設計給予了詳細闡述,對關鍵設計給出了VHDL源代碼,還討論了FPGA設計中時序約束的作用,給出了本文所做時序約束的方法。 本文中所論述的工作對以后機載數據記錄系統的設計具有重要的鋪墊作用。文中在總結所做工作的同時,還對下一步工作提出了有益的建議。
上傳時間: 2013-08-05
上傳用戶:hanli8870
我國是世界上設施農業面積最大的國家,設施面積占世界總面積的70-80%。目前國內設施溫室應用的主要環境參數采控系統大多為進口產品,這些產品技術含量高,采控效果好,但相對價格較高,通常適用于現代化的大型或高檔連棟溫室。少數國產品牌無論技術水平還是采控效果均不甚理想,尤其缺少能夠適用于我國常見的中小型日光溫室的低成本智能采集控制裝置。本文基于國家高技術研究發展計劃(863計劃)課題“設施農業精準生產技術系統構建與應用”,對設施溫室環境和生物信息數據采集、傳輸、備份、調控問題進行了研究。 論文分析了目前國內中小型日光溫室環境監控需求,提出并實現了一套網絡型設施農業日光溫室智能控制系統從硬件到軟件的完整方案。主要研究工作如下: (1) 開發了面向常用環境信息傳感器和生物信息傳感器的數據采集模塊,該數據采集模塊具有可定制、可擴展的特點。 (2) 開發了基于CF卡的數據備份及存儲模塊,為實現現場數據的大容量存儲和本地化自主控制提供了基礎。 (3) 構建了傳感器數據的局域傳輸網絡和以太網絡接口,滿足了節點環境參數及視頻信息寬帶傳輸與溫室集中監控的需要。 (4) 開發了面向中小型日光溫室的可擴展核心設備管理模塊,實現了在決策服務器支持下的環境參數本地自主調控。 (5) 移植了嵌入式操作系統、開發了設備驅動程序,使用戶可以靈活方便地調用板載設備進行系統的二次定制開發。 (6) 對系統軟件、硬件進行了模擬調試和現場實驗,驗證了系統在設施溫室環境采控中的各項功能。 論文結構如下:首先分析了課題的研究背景、意義、研究現狀和相應關鍵技術;然后在溫室控制的需求分析上提出了智能控制系統的方案;接著給出了智能PAC系統子/主節點的硬件設計及實現,給出了基于U-BOOT與uClinux的智能PAC系統軟件設計和驅動開發;其次設計了實驗平臺對智能PAC系統進行仿真調試和現場實驗。論文最后展望了我國設施農業溫室環境監控的發展。 現場實驗表明,該智能PAC系統解決了日光溫室環境和生物信息數據采集、傳輸、備份問題,并且具有可定制化、可編程、運行穩定可靠的特點,達到了預期的設計要求。
上傳時間: 2013-04-24
上傳用戶:qw12
隨著計算機技術、網絡技術和微電子技術的深入發展,嵌入式系統在各個領域中得到廣泛應用。以ARM和以FPGA為核心的嵌入式系統是當前嵌入式研究的熱點,而相關研究的開展需要功能強大的開發平臺支持,因此基于ARM和FPGA的開發平臺設計研究具有重要意義。 本文分別設計了一款基于PXA270的ARM開發平臺和一款基于Virtex5的FPGA開發平臺,主要針對電源管理、接口設計、板級時序等關鍵技術進行了研究。在此基礎上利用PADS Logic設計工具完成了系統原理圖設計,并借助Hyperlynx SI仿真工具,對PCB的板級設計問題進行了分析,實現了平臺PCB的可靠設計。最后對平臺各模塊進行了調試,通過在平臺上運行操作系統并加載可執行程序的方法驗證了平臺整體功能。 本文的特色體現在以下三個方面: (1)結合PXA270處理器內部的電源管理單元和MAX1586A集成電源管理芯片,實現了PXA270開發平臺的動態電源管理,有效降低了平臺功耗; (2)平臺實現了FF/BT/STUART、USB Host/Client、SD/MMC、AC'97、LCD和擴展VGA、PCMCIA/CF等多種接口,具有良好的開發靈活性和通用性; (3)對開發平臺PCB板級走線中可能出現的反射、串擾、時序沖突等問題進行評估,給出了布線約束方案,使系統可靠性得到有效提高。
上傳時間: 2013-07-06
上傳用戶:gps6888
水泵效率是反映水泵經濟性能和綜合性技術指標的參數。隨著我國節能減排工作的深入開展,用泵企業要求準確、經常性地測試水泵的效率值,掌握設備的能源利用率和設備自身狀況,評估設備運行經濟狀況的合理程度。目前,國內水泵效率檢測儀器的測量精度低、實時性和可靠性較差,現場可操作性差,人機界面不夠友好。 本課題是利用ARM嵌入式系統來實現水泵效率檢測儀器的研制,旨在開發一種操作簡單、便于攜帶又能滿足指導經濟運行精度要求的泵效測量裝置,將計算機技術、傳感器技術、數據采集處理技術、嵌入式系統技術相結合,實現水泵效率檢測的同時,也實現了水泵各項主要參數的測試、數據保存、傳輸及曲線擬合等功能。研究了數據采集與處理、曲線擬合、數據庫開發、通信等實現中的重點、難點問題,并采取了有效的硬件和軟件抗干擾措施,確保了系統的穩定性和可靠性。 本文以模塊化和結構化的思想搭建了基于ARM9的硬件平臺,設計了專用模擬電路,研究了嵌入式操作系統WinCE4.2的移植,利用Platform Builder進行了操作系統內核的定制和編譯,分析了WinCE4.2 Bootloader的工作原理和架構,根據系統的功能需要和硬件資源分配、設計了設備的Bootloader。 應用層開發使用embedded Visual C++4.0開發工具,集成IDE環境,快速的開發Windows CE應用程序。主要內容包括:開發友好的人機界面、實現儀器的基本功能、顯示水泵機組的性能參數、繪制水泵性能曲線并顯示和構建水泵性能數據庫、實現通信。 在樣機試制完成后,對多臺水泵進行了試驗,試驗結果證明本檢測儀器具有穩定可靠、測試精度和自動化程度高、管理維護方便的特點,具有較好的技術經濟性能。
上傳時間: 2013-06-02
上傳用戶:xyipie
- vii - 8.1.1 實驗目的 315 8.1.2 實驗設備 315 8.1.3 實驗內容 315 8.1.4 實驗原理 315 8.1.5 實驗操作步驟 318 8.1.6 實驗參考程序 319 8.1.7 練習題 321- vi - 6.4 USB 接口實驗 266 6.4.1 實驗目的 266 6.4.2 實驗設備 267 6.4.3 實驗內容 267 6.4.4 實驗原理 267 6.4.5 實驗操作步驟 270 6.4.6 實驗參考程序 272 6.4.7 實驗練習題 280 6.5 SPI接口通訊實驗 281 6.5.1 實驗目的 281 6.5.2 實驗設備 281 6.5.3 實驗內容 281 6.5.4 實驗原理 281 6.5.5 實驗操作步驟 285 6.5.6 實驗參考程序 287 6.5.7 練習題 289 6.6 紅外模塊控制實驗 289 6.6.1 實驗目的 289 6.6.2 實驗設備 289 6.6.3 實驗內容 289 6.6.4 實驗原理 289 6.6.5 實驗操作步驟 291 6.6.6 實驗參考程序 291 6.6.7 練習題 296 第七章 基礎應用實驗 296 7.1 A/D 轉換實驗 296 7.1.1 實驗目的 296 7.1.2 實驗設備 296 7.1.3 實驗內容 296 7.1.4 實驗原理 296 7.1.5 實驗設計 298 7.1.6 實驗操作步驟 299 7.1.7 實驗參考程序 300 7.1.8 練習題 301 7.2 PWM步進電機控制實驗 301 7.2.1 實驗目的 301 7.2.2 實驗設備 301 7.2.3 實驗內容 301 7.2.4 實驗原理 301 7.2.5 實驗操作步驟 309 7.2.6 實驗參考程序 311 7.2.7 練習題 313 第八章 高級應用實驗 315 8.1 GPRS模塊控制實驗 315 - v - 5.2 5x4鍵盤控制實驗 219 5.2.1 實驗目的 219 5.2.2 實驗設備 219 5.2.3 實驗內容 219 5.2.4 實驗原理 219 5.2.5 實驗設計 221 5.2.6 實驗操作步驟 222 5.2.7 實驗參考程序 223 5.2.8 練習題 224 5.3 觸摸屏控制實驗 224 5.3.1 實驗目的 224 5.3.2 實驗設備 224 5.3.3 實驗內容 224 5.3.4 實驗原理 224 5.3.5 實驗設計 231 5.3.6 實驗操作步驟 231 5.3.7 實驗參考程序 232 5.3.8 練習題 233 第六章 通信與接口實驗 234 6.1 IIC 串行通信實驗 234 6.1.1 實驗目的 234 6.1.2 實驗設備 234 6.1.3 實驗內容 234 6.1.4 實驗原理 234 6.1.5 實驗設計 238 6.1.6 實驗操作步驟 241 6.1.7 實驗參考程序 243 6.1.8 練習題 245 6.2 以太網通訊實驗 246 6.2.1 實驗目的 246 6.2.2 實驗設備 246 6.2.3 實驗內容 246 6.2.4 實驗原理 246 6.2.5 實驗操作步驟 254 6.2.6 實驗參考程序 257 6.2.7 練習題 259 6.3 音頻接口 IIS 實驗 260 6.3.1 實驗目的 260 6.3.2 實驗設備 260 6.3.3 實驗內容 260 6.3.4 實驗原理 260 6.3.5 實驗步驟 263 6.3.6實驗參考程序 264 6.3.7 練習題 266 - iv - 4.4 串口通信實驗 170 4.4.1 實驗目的 170 4.4.2 實驗設備 170 4.4.3 實驗內容 170 4.4.4 實驗原理 170 4.4.5 實驗操作步驟 176 4.4.6 實驗參考程序 177 4.4.7 練習題 178 4.5 實時時鐘實驗 179 4.5.1 實驗目的 179 4.5.2 實驗設備 179 4.5.3 實驗內容 179 4.5.4 實驗原理 179 4.5.5 實驗設計 181 4.5.6 實驗操作步驟 182 4.5.7 實驗參考程序 183 4.6.8 練習題 185 4.6 數碼管顯示實驗 186 4.6.1 實驗目的 186 4.6.2 實驗設備 186 4.6.3 實驗內容 186 4.6.4 實驗原理 186 4.6.5 實驗方法與操作步驟 188 4.6.6 實驗參考程序 189 4.6.7 練習題 192 4.7 看門狗實驗 193 4.7.1 實驗目的 193 4.7.2 實驗設備 193 4.7.3 實驗內容 193 4.7.4 實驗原理 193 4.7.5 實驗設計 195 4.7.6 實驗操作步驟 196 4.7.7 實驗參考程序 197 4.7.8 實驗練習題 199 第五章 人機接口實驗 200 5.1 液晶顯示實驗 200 5.1.1 實驗目的 200 5.1.2 實驗設備 200 5.1.3 實驗內容 200 5.1.4 實驗原理 200 5.1.5 實驗設計 211 5.1.6 實驗操作步驟 213 5.1.7 實驗參考程序 214 5.1.8 練習題 219 - ii - 3.1.1 實驗目的 81 3.1.2 實驗設備 81 3.1.3 實驗內容 81 3.1.4 實驗原理 81 3.1.5 實驗操作步驟 83 3.1.6 實驗參考程序 87 3.1.7 練習題 88 3.2 ARM匯編指令實驗二 89 3.2.1 實驗目的 89 3.2.2 實驗設備 89 3.2.3 實驗內容 89 3.2.4 實驗原理 89 3.2.5 實驗操作步驟 90 3.2.6 實驗參考程序 91 3.2.7 練習題 94 3.3 Thumb 匯編指令實驗 94 3.3.1 實驗目的 94 3.3.2 實驗設備 94 3.3.3 實驗內容 94 3.3.4 實驗原理 94 3.3.5 實驗操作步驟 96 3.3.6 實驗參考程序 96 3.3.7 練習題 99 3.4 ARM處理器工作模式實驗 99 3.4.1 實驗目的 99 3.4.2實驗設備 99 3.4.3實驗內容 99 3.4.4實驗原理 99 3.4.5實驗操作步驟 101 3.4.6實驗參考程序 102 3.4.7練習題 104 3.5 C 語言程序實驗一 104 3.5.1 實驗目的 104 3.5.2 實驗設備 104 3.5.3 實驗內容 104 3.5.4 實驗原理 104 3.5.5 實驗操作步驟 106 3.5.6 實驗參考程序 106 3.5.7 練習題 109 3.6 C 語言程序實驗二 109 3.6.1 實驗目的 109 3.6.2 實驗設備 109 3.6.3 實驗內容 109 3.6.4 實驗原理 109 - iii - 3.6.5 實驗操作步驟 111 3.6.6 實驗參考程序 113 3.6.7 練習題 117 3.7 匯編與 C 語言的相互調用 117 3.7.1 實驗目的 117 3.7.2 實驗設備 117 3.7.3 實驗內容 117 3.7.4 實驗原理 117 3.7.5 實驗操作步驟 118 3.7.6 實驗參考程序 119 3.7.7 練習題 123 3.8 綜合實驗 123 3.8.1 實驗目的 123 3.8.2 實驗設備 123 3.8.3 實驗內容 123 3.8.4 實驗原理 123 3.8.5 實驗操作步驟 124 3.8.6 參考程序 127 3.8.7 練習題 134 第四章 基本接口實驗 135 4.1 存儲器實驗 135 4.1.1 實驗目的 135 4.1.2 實驗設備 135 4.1.3 實驗內容 135 4.1.4 實驗原理 135 4.1.5 實驗操作步驟 149 4.1.6 實驗參考程序 149 4.1.7 練習題 151 4.2 IO 口實驗 151 4.2.1 實驗目的 151 4.2.2 實驗設備 152 4.2.3 實驗內容 152 4.2.4 實驗原理 152 4.2.5 實驗操作步驟 159 4.2.6 實驗參考程序 160 4.2.7 實驗練習題 161 4.3 中斷實驗 161 4.3.1 實驗目的 161 4.3.2 實驗設備 161 4.3.3 實驗內容 161 4.3.4 實驗原理 162 4.3.5 實驗操作步驟 165 4.3.6 實驗參考程序 167 4.3.7 練習題 170 目 錄 I 第一章 嵌入式系統開發與應用概述 1 1.1 嵌入式系統開發與應用 1 1.2 基于 ARM的嵌入式開發環境概述 3 1.2.1 交叉開發環境 3 1.2.2 模擬開發環境 4 1.2.3 評估電路板 5 1.2.4 嵌入式操作系統 5 1.3 各種 ARM開發工具簡介 5 1.3.1 ARM的 SDT 6 1.3.2 ARM的ADS 7 1.3.3 Multi 2000 8 1.3.4 Embest IDE for ARM 11 1.3.5 OPENice32-A900仿真器 12 1.3.6 Multi-ICE 仿真器 12 1.4 如何學習基于 ARM嵌入式系統開發 13 1.5 本教程相關內容介紹 14 第二章 EMBEST ARM實驗教學系統 17 2.1 教學系統介紹 17 2.1.1 Embest IDE 集成開發環境 17 2.1.2 Embest JTAG 仿真器 19 2.1.3 Flash 編程器 20 2.1.4 Embest EduKit-III開發板 21 2.1.5 各種連接線與電源適配器 23 2.2 教學系統安裝 23 2.3 教學系統的硬件電路 27 2.3.1 概述 27 2.3.2 功能特點 27 2.3.3 原理說明 28 2.3.4 硬件結構 41 2.3.5 硬件資源分配 44 2.4 集成開發環境使用說明 51 2.4.1 Embest IDE 主框架窗口 51 2.4.2 工程管理 52 2.4.3 工程基本配置 55 2.4.4 工程的編譯鏈接 71 2.4.5 加載調試 72 2.4.6 Flash編程工具 80 第三章 嵌入式軟件開發基礎實驗 81 3.1 ARM匯編指令實驗一 81
上傳時間: 2013-04-24
上傳用戶:xaijhqx
隨著信息技術的飛速發展,人們對數據采集、信號處理的要求越來越高:不僅要求高速、高精度和高實時,還要求數據采集,處理設備便攜化、網絡化和智能化,并具有友好的人機界面。傳統的8/16位單片機因資源極度受限,難以滿足上述要求;而傳統的信號處理過程都是依賴于PC完成,則存在著安裝麻煩、價格昂貴且電磁兼容性差等缺點。 嵌入式系統是一個快速發展的領域,嵌入式系統的研究內容涉及到計算機學科的各個方面。將嵌入式系統引入雷達信號處理系統,能極大的提高系統的實時性和靈活性。本文的研究正是基于ARM的雷達信號處理系統。 本文在對線性調頻連續波雷達測速測距研究的基礎上,討論了一種軟硬件配置靈活、結構精簡的雷達信號處理系統,其硬件平臺以ARM處理器,可編程邏輯器件FPGA,和DSP為核心,擴展了UART、LCD、網口、IDE、觸摸屏、PS/2和USB等外圍接口,可實現對線性調頻連續波雷達回波信號進行數據采集、脈沖壓縮、恒虛警檢測、航跡相關,航跡顯示等處理,相關數據的存儲。在軟件設計方面,完成Bootloader,Linux2.4操作系統在系統上的移植,在此基礎上對實現了對網口、IDE、LCD等模塊的驅動程序編寫,并在MiniGUI上進行基于顯示終端需求的圖形用戶界面開發。
上傳時間: 2013-04-24
上傳用戶:Shoen
隨著現代電子信息技術和我國汽車制造業的強勁增長,汽車已不再是簡單的交通工具,而是成為現代科技的載體。汽車的快速增長雖然使我們的出門更加便利,但同時也帶來了諸多社會問題。如:交通事故率上升、交通事故判別和車輛的規范化管理難度加大等。論文針對以上問題提出了使用視頻記錄的解決方法。 論文設計了一種基于ARM的嵌入式數字視頻記錄系統。該系統能夠將安裝在汽車中的攝像頭拍攝到的汽車前視景和儀表顯示畫面進行壓縮并以文件的形式存儲,事后通過回放系統將記錄的文件進行播放,可以以此來規范車輛管理、判斷交通事故原因和保障乘客安全。系統采用嵌入式技術并選用32位的ARM微控制器,使用先進的視頻解碼、編碼芯片,成功實現對實時視頻的采集、壓縮及儲存記錄。介紹目前數字視頻技術的發展及應用狀況、闡述視頻記錄系統所涉及的視頻壓縮和嵌入式系統設計基本理論,提出視頻記錄系統的設計方案。重點對基于ARM的嵌入式數字視頻記錄系統的系統硬件、軟件設計做了詳細的論述。硬件部分以ARM芯片LPC2210為核心控制器,以SAA7113H和Z1510為視頻壓縮核心硬件,完成ARM最小系統、視頻圖像信號的解碼和編碼壓縮電路、IDE儲存接口等電路設計;軟件部分采用穩定可靠的μC/OS-Ⅱ嵌入式實時操作系統,實現μC/OS-Ⅱ在LPC2210上的移植,完成系統的硬件初始化和IDE驅動的編寫調試,使整個系統的各個部分能夠協調的工作。 試驗表明,基于ARM的嵌入式數字視頻記錄系統能夠實現對數字視頻信號的長時間實時采集、壓縮記錄。壓縮后的數據符合MPEG-1標準。
上傳時間: 2013-07-07
上傳用戶:萬有引力