基于TMS20C6416T的IP視頻電話加密
采用DSP處理器TMS320C6416T,基于AES分組密碼算法和SPI總線實(shí)現(xiàn)IP視頻電話加密通信。設(shè)計(jì)了系統(tǒng)硬件結(jié)構(gòu),選擇了合理的加密算法和加密方式,提出了高效的通信機(jī)制和數(shù)據(jù)格式,分析了軟硬件設(shè)...
采用DSP處理器TMS320C6416T,基于AES分組密碼算法和SPI總線實(shí)現(xiàn)IP視頻電話加密通信。設(shè)計(jì)了系統(tǒng)硬件結(jié)構(gòu),選擇了合理的加密算法和加密方式,提出了高效的通信機(jī)制和數(shù)據(jù)格式,分析了軟硬件設(shè)...
對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將...
QuartusII中利用免費(fèi)IP核的設(shè)計(jì) 作者:雷達(dá)室 以設(shè)計(jì)雙端口RAM為例說(shuō)明。 Step1:打開(kāi)QuartusII,選擇File—New Projec...
基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)...
ISE新建工程及使用IP核步驟詳解...
以Altera公司的Quartus Ⅱ 7.2作為開(kāi)發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測(cè)試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為S...
In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavai...
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門(mén)指南 ...
文中首先介紹了Android系統(tǒng)概況,然后詳細(xì)介紹了Camera子系統(tǒng)工作原理,并使用該系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)了視頻采集,拍照,電子相冊(cè)和局域網(wǎng)信息共享為一體的圖像采集系統(tǒng),最后在真實(shí)設(shè)備上進(jìn)行了測(cè)試,實(shí)現(xiàn)了...
隨著多媒體時(shí)代的深入,各種令人眼花繚亂的視頻顯示技術(shù)迅猛發(fā)展,與此同時(shí),層出不窮的新興應(yīng)用也對(duì)產(chǎn)品音頻性能提出了更高的要求,比如用電腦直接撥打IP電話、進(jìn)行視頻會(huì)議、儀器操作語(yǔ)音控制等場(chǎng)合都需要高質(zhì)量...