QuartusII中利用免費IP核的設計
作者:雷達室
以設計雙端口RAM為例說明。
Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2014-12-28
上傳用戶:fghygef
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2013-10-18
上傳用戶:909000580
資源簡介:基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公...
上傳時間: 2013-10-22
上傳用戶:blacklee
資源簡介:基于Actel FPGA 的雙端口RAM 設計雙端口RAM 芯片主要應用于高速率、高可靠性、對實時性要求高的場合,如實現DSP與PCI 總線芯片之間的數據交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公...
上傳時間: 2013-10-19
上傳用戶:18165383642
資源簡介:基于Quartus的雙端口RAM的完整設計流程,包括建立的工程仿真實現
上傳時間: 2014-06-04
上傳用戶:c12228
資源簡介:任意時鐘配比的異步fifo.含有synplify ip庫中的雙端口RAM。用于處理多時鐘域問題。
上傳時間: 2014-12-04
上傳用戶:天涯
資源簡介:利用vhdl編寫的雙端口RAM程序,不帶數據糾錯處理
上傳時間: 2016-10-02
上傳用戶:thinode
資源簡介:很精彩的雙端口RAM應用筆記,對搞單片機、FPGA的都有幫助。
上傳時間: 2017-03-20
上傳用戶:dongbaobao
資源簡介:基于Quartus II 5.0編寫的正弦波發生器,可控頻率,用vhdl編寫的
上傳時間: 2014-01-17
上傳用戶:hjshhyy
資源簡介:異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘...
上傳時間: 2013-08-08
上傳用戶:13817753084
資源簡介:PCM9880是一塊PC/104界面的雙端口隔離CAN總線通訊卡,它提供PC與控制器局域網之間的連接。采用高性能的SJA1000控制器和82C250收發器,每個端口工作的波特率可達1Mbps。內置CAN控制器具有總線仲裁和帶錯誤偵測自動重復傳輸功能,有效的避免了數據丟失,確保了...
上傳時間: 2014-01-16
上傳用戶:Amygdala
資源簡介:網絡控制器和鏈路控制器的CPU即是通過讀寫雙端口RAM芯片完成網絡層與數據鏈路層的原語交互。mailbox中寫入的是原語的類型,而雙端口RAM的其它存儲空間則存放各種服務原語的參數。
上傳時間: 2015-04-03
上傳用戶:wpwpwlxwlx
資源簡介:雙端口RAM的VHDL語言實現。完全在CPLD芯片上測試通過。可以實現對存儲器讀操作的同時對另外一個空間寫操作
上傳時間: 2015-10-15
上傳用戶:sunjet
資源簡介:在modolsim平臺下仿真完成了一個雙端口RAM的實現,希望有用。
上傳時間: 2016-01-07
上傳用戶:牧羊人8920
資源簡介:采用Verilog語言描述的FIFO和雙端口RAM源代碼。
上傳時間: 2014-01-19
上傳用戶:wxhwjf
資源簡介:at91rm9200乒乓算法采集兩塊雙端口RAM中的數據存儲到SD卡
上傳時間: 2013-12-07
上傳用戶:weiwolkt
資源簡介:雙端口RAM方式的數據通信,速度非常快!
上傳時間: 2014-09-01
上傳用戶:er1219
資源簡介:高速雙端口RAM的vhdl實現。包含仿真波形
上傳時間: 2016-09-28
上傳用戶:diets
資源簡介:在ucos-ii下用LPC2290的spi端口驅動M65的液晶屏,可以任意開辟區域顯示
上傳時間: 2014-06-12
上傳用戶:yd19890720
資源簡介:這是在max+plusII環境下編譯的雙端口存儲器模擬實驗
上傳時間: 2016-12-10
上傳用戶:z1191176801
資源簡介:異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設計的異步FIFO采用了格雷(GRAY)變換技術和雙端口RAM實現了不同時鐘域之間的數據無損傳輸。該結構利用了GRAY變換的特點,使得整個系統可靠性高和抗干擾能力強,系統可以工作在讀寫時鐘...
上傳時間: 2017-05-27
上傳用戶:xinzhch
資源簡介:這是個雙端口雙端口RAM的定義,當然讀者在此基礎上還可以擴充
上傳時間: 2014-01-06
上傳用戶:奇奇奔奔
資源簡介:at91rm9200雙端口RAM驅動及測試程序,支持信號量搶占,支持連續讀取及重定位。
上傳時間: 2013-12-24
上傳用戶:shanml
資源簡介:用雙端口RAM實現異步fifo,采用格雷碼,避免產生毛刺。
上傳時間: 2016-10-10
上傳用戶:lvzhr
資源簡介:定制一個雙端口RAM,DualPortRAM
上傳時間: 2014-02-02
上傳用戶:15736969615
資源簡介:IDT7132/7142 是一種高速 2k×8 雙端口靜態 RAM,它擁有兩套完全獨立的 數據、地址和讀寫控制線。文中分析了雙端口 RAM(DPRAM)的設計方案。并 以 IDT7132/7142 為例介紹了雙端口 RAM 的時序、競爭和并行通訊接口設計以及 雷達仿真平臺中的應用。
上傳時間: 2014-01-20
上傳用戶:royzhangsz
資源簡介:設計了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優化內部的結構,通過采用流水線技術、指令映射技術、指令預取技術、微代碼技術等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執行一條指令。本設計使用Modelsim軟件完成了功...
上傳時間: 2013-11-02
上傳用戶:gundan
資源簡介:基于FPGA的GPIB接口IP核的研究與設計
上傳時間: 2013-11-04
上傳用戶:bensonlly
資源簡介:介紹了SoPC(System on a ProgRAMmable Chip)系統的概念和特點,給出了基于PLB總線的異步串行通信(UART)IP核的硬件設計和實現。通過將設計好的UART IP核集成到SoPC系統中加以驗證,證明了所設計的UART IP核可以正常工作。該設計方案為其他基于SoPC系統IP核...
上傳時間: 2013-11-12
上傳用戶:894448095
資源簡介:基于FPGA的GPIB接口IP核的研究與設計
上傳時間: 2013-10-19
上傳用戶:wudu0932