亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Ip地址搜索

  • wp379 AXI4即插即用IP

    In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting challenge that often extends, rather thanshortens, design time. As today's designs integrateincreasing amounts of functionality, it is vital thatdesigners have access to proven, up-to-date IP fromreliable sources.

    標(biāo)簽: AXI4 379 wp 即插即用

    上傳時(shí)間: 2013-11-11

    上傳用戶:csgcd001

  • 充分利用IP以及拓?fù)湟?guī)劃提高PCB設(shè)計(jì)效率

    本文探討的重點(diǎn)是PCB設(shè)計(jì)人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個(gè)PCB設(shè)計(jì)。從圖1可以看出,設(shè)計(jì)工程師的職責(zé)是通過布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計(jì)人員,由他們完成剩余的設(shè)計(jì)。 圖1:設(shè)計(jì)工程師獲取IP,PCB設(shè)計(jì)人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個(gè)PCB設(shè)計(jì)。現(xiàn)在無需再通過設(shè)計(jì)工程師和PCB設(shè)計(jì)人員之間的交互和反復(fù)過程來獲取正確的設(shè)計(jì)意圖,設(shè)計(jì)工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對(duì)PCB設(shè)計(jì)人員來說幫助很大。在很多設(shè)計(jì)中,設(shè)計(jì)工程師和PCB設(shè)計(jì)人員要進(jìn)行交互式布局和布線,這會(huì)消耗雙方許多寶貴的時(shí)間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時(shí)間,且效率低下。設(shè)計(jì)工程師提供的最初規(guī)劃可能只是一個(gè)手工繪圖,沒有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計(jì)人員參與到設(shè)計(jì)中來,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,這個(gè)設(shè)計(jì)可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計(jì)人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計(jì)效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級(jí)較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級(jí)規(guī)劃可能需要更多細(xì)節(jié)來為其它信號(hào)提供必要的優(yōu)先級(jí)。

    標(biāo)簽: PCB 利用IP 拓?fù)湟?guī)劃

    上傳時(shí)間: 2014-01-14

    上傳用戶:lz4v4

  • UG157 LogiCORE IP Initiator/Ta

    UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門指南

    標(biāo)簽: Initiator LogiCORE 157 UG

    上傳時(shí)間: 2013-10-13

    上傳用戶:heheh

  • 西門子S7-200PLC編程與應(yīng)用視頻教程觀看地址

    其實(shí)打開 一個(gè)播放地址,其他集的視頻全部都會(huì)羅列出來;

    標(biāo)簽: 200 PLC 西門子 編程

    上傳時(shí)間: 2013-10-14

    上傳用戶:zh_901

  • WINCC組態(tài)視頻教程全30集觀看地址

    其實(shí)打開一個(gè)觀看地址,其他集的視頻都會(huì)羅列出來;

    標(biāo)簽: WINCC 組態(tài) 地址 視頻教程

    上傳時(shí)間: 2013-10-12

    上傳用戶:洛木卓

  • 如何仿真IP核(建立modelsim仿真庫完整解析)

      IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有兩個(gè)文件對(duì)我們比較有用,假設(shè)生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調(diào)用了 xilinx 行為模型庫的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對(duì)應(yīng)的 processes 窗口中運(yùn)行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。

    標(biāo)簽: modelsim 仿真 IP核 仿真庫

    上傳時(shí)間: 2013-11-02

    上傳用戶:誰偷了我的麥兜

  • 訪問TCP/IP協(xié)議棧的vxd例子

    訪問TCP/IP協(xié)議棧的vxd例子

    標(biāo)簽: TCP vxd IP 訪問

    上傳時(shí)間: 2015-01-03

    上傳用戶:chenjjer

  • 記錄IP/TCP/UDP/ICMP網(wǎng)絡(luò)包日志

    記錄IP/TCP/UDP/ICMP網(wǎng)絡(luò)包日志

    標(biāo)簽: ICMP TCP UDP IP

    上傳時(shí)間: 2014-12-02

    上傳用戶:cx111111

  • 很酷的用鼠標(biāo)拖著轉(zhuǎn)動(dòng)的圖形地址條

    很酷的用鼠標(biāo)拖著轉(zhuǎn)動(dòng)的圖形地址條

    標(biāo)簽: 鼠標(biāo) 轉(zhuǎn)動(dòng) 圖形 地址

    上傳時(shí)間: 2015-01-04

    上傳用戶:清風(fēng)冷雨

  • 象win95開始菜單一樣的地址菜單

    象win95開始菜單一樣的地址菜單

    標(biāo)簽: win 菜單 95 地址

    上傳時(shí)間: 2015-01-04

    上傳用戶:hwl453472107

主站蜘蛛池模板: 策勒县| 惠安县| 林口县| 阿克陶县| 读书| 望奎县| 敦煌市| 广昌县| 来宾市| 新乐市| 岑巩县| 常山县| 滦平县| 鄄城县| 江都市| 松原市| 徐汇区| 江陵县| 手游| 巴马| 绍兴市| 洛南县| 勃利县| 龙口市| 安宁市| 平南县| 阿瓦提县| 盘山县| 尼木县| 海晏县| 湟中县| 株洲市| 武穴市| 都匀市| 宝清县| 娱乐| 海门市| 太白县| 万安县| 九龙县| 广西|