亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Ip核

Ip核就是知識(shí)產(chǎn)權(quán)核或知識(shí)產(chǎn)權(quán)模塊的意思,在EDA技術(shù)開發(fā)中具有十分重要的地位。美國(guó)著名的Dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的IP定義為“用于ASIC或FPGA中的預(yù)先設(shè)計(jì)好的電路功能模塊”。IP主要分為軟IP、固IP和硬IP。軟IP是用Verilog/VHDL等硬件描述語言描述的功能塊,但是并不涉及用什么具體電路元件實(shí)現(xiàn)這些功能。固IP是完成了綜合的功能塊。硬IP提供設(shè)計(jì)的最終階段產(chǎn)品——掩膜。[1]
  • PCI橋接IP Core的VeriIog HDL實(shí)現(xiàn)

    PCI總線是目前最為流行的一種局部性總線 通過對(duì)PCI總線一些典型功能的分析以及時(shí)序的闡述,利用VetilogHDL設(shè)計(jì)了一個(gè)將非PCI功能設(shè)備轉(zhuǎn)接到PC1總線上的IP Core 同時(shí),通過在ModeISim SE PLUS 6.0 上運(yùn)行測(cè)試程序模塊,得到了理想的仿真數(shù)據(jù)波形,從軟件上證明了功能的實(shí)現(xiàn)。

    標(biāo)簽: VeriIog Core PCI HDL

    上傳時(shí)間: 2014-12-30

    上傳用戶:himbly

  • 基于AXI總線的MicroBlaze雙核SoPC系統(tǒng)設(shè)計(jì)

    目的是利用嵌入在Xilinx FPGA中的MicroBlaze核實(shí)現(xiàn)基于AXI總線的雙核嵌入式系統(tǒng)設(shè)計(jì)以及共享實(shí)現(xiàn)LED燈的時(shí)控.

    標(biāo)簽: MicroBlaze SoPC AXI 總線

    上傳時(shí)間: 2014-12-30

    上傳用戶:stewart·

  • 基于EFI和雙核處理器的加密文件系統(tǒng)研究

    通過對(duì)EFI技術(shù)研究,結(jié)合目前使用的雙核處理器設(shè)計(jì)了一種安全性更高的加密文件系統(tǒng)。該系統(tǒng)將加解密操作轉(zhuǎn)移到同操作系統(tǒng)隔離的EFI系統(tǒng)中,由設(shè)計(jì)的EFI Agent完成,滿足系統(tǒng)安全性需要。

    標(biāo)簽: EFI 雙核處理器 加密 文件系統(tǒng)

    上傳時(shí)間: 2014-12-30

    上傳用戶:moshushi0009

  • UJA1079TW-LIN核的系統(tǒng)基礎(chǔ)芯片簡(jiǎn)介

    1.1 概述恩智浦半導(dǎo)體推出其第二代車載網(wǎng)絡(luò)LIN核的系統(tǒng)基礎(chǔ)芯片(SBC)UJA1079TW產(chǎn)品,實(shí)現(xiàn)了性能、功耗以及電子控制單元(ECU)成本的優(yōu)化,惠及車身控制模塊、車內(nèi)溫度控制、座椅控制、電動(dòng)助力轉(zhuǎn)向(EPS)、自適應(yīng)照明、雨量/光強(qiáng)傳感器、泊車輔助及傳輸模塊等廣泛的車載應(yīng)用。UJA1079TW支持車載網(wǎng)絡(luò)互聯(lián)應(yīng)用,這些應(yīng)用通過使用LIN作為本地總線來控制電源和傳感器設(shè)備。

    標(biāo)簽: TW-LIN 1079 UJA

    上傳時(shí)間: 2013-10-12

    上傳用戶:chongchongsunnan

  • UJA1076TW CAN核的系統(tǒng)基礎(chǔ)芯片簡(jiǎn)介

    恩智浦半導(dǎo)體推出其第二代車載網(wǎng)絡(luò)CAN核的系統(tǒng)基礎(chǔ)芯片(SBC)UJA1076TW產(chǎn)品,實(shí)現(xiàn)了性能、功耗以及電子控制單元(ECU)成本的優(yōu)化,惠及車身控制模塊、車內(nèi)溫度控制、座椅控制、電動(dòng)助力轉(zhuǎn)向(EPS)、自適應(yīng)照明、雨量/光強(qiáng)傳感器、泊車輔助及傳輸模塊等廣泛的車載應(yīng)用。UJA1076TW支持車載網(wǎng)絡(luò)互聯(lián)應(yīng)用,這些應(yīng)用通過使用高速CAN作為主網(wǎng)絡(luò)接口來控制電源和傳感器設(shè)備。UJA1076TW SBC產(chǎn)品集成以下功能器件:

    標(biāo)簽: 1076 UJA CAN TW

    上傳時(shí)間: 2014-01-14

    上傳用戶:2467478207

  • 基于核的MMKP問題算法研究

      多維多選擇背包問題(MMKP)是0-1背包問題的延伸,背包核已經(jīng)被用來設(shè)計(jì)解決背包問題的高效算法。目的是研究如何獲得一種背包核,并以此高效處理多維多選擇背包問題。首先給出了一種方法確定MMKP的核,然后闡述了利用核精確解決MMKP問題的B&B算法,列出了具體的算法步驟。在分析了算法的存儲(chǔ)復(fù)雜度后,將算法在各種實(shí)例上的運(yùn)行效果與目前解決MMKP問題的常用算法的運(yùn)行效果進(jìn)行了比較,發(fā)現(xiàn)本文的算法性能優(yōu)于以往任何算法。

    標(biāo)簽: MMKP 算法研究

    上傳時(shí)間: 2013-11-20

    上傳用戶:wangw7689

  • 7.4 基于IP CORE的BLOCK RAM設(shè)計(jì)修改稿

    7.4 基于IP CORE的BLOCK RAM設(shè)計(jì)修改稿。

    標(biāo)簽: BLOCK CORE 7.4 RAM

    上傳時(shí)間: 2013-11-07

    上傳用戶:sammi

  • 基于FPGA的鋼絲繩漏磁無損檢測(cè)系統(tǒng)設(shè)計(jì)

    提出一種以現(xiàn)場(chǎng)可編程門陣列(FPGA)為硬件核心的鋼絲繩漏磁無損檢測(cè)系統(tǒng)設(shè)計(jì)方案,設(shè)計(jì)了外圍電路并對(duì)嵌入式IP軟核進(jìn)行了配置,利用C語言和VHDL硬件描述語言編寫了檢測(cè)系統(tǒng)軟件程序。實(shí)驗(yàn)表明該系統(tǒng)具有功耗低、運(yùn)算能力強(qiáng)、精度高、便于攜帶等優(yōu)點(diǎn)。

    標(biāo)簽: FPGA 漏磁 無損檢測(cè) 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2015-01-01

    上傳用戶:pans0ul

  • 自學(xué)ZedBoard:使用IP通過ARM PS訪問FPGA(源代碼)

      這一節(jié)的目的是使用XPS為ARM PS 處理系統(tǒng) 添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個(gè)LED燈相連。當(dāng)系統(tǒng)建立完后,產(chǎn)生bitstream,并對(duì)外設(shè)進(jìn)行測(cè)試。本資料為源代碼,原文設(shè)計(jì)過程詳見:【 玩轉(zhuǎn)賽靈思Zedboard開發(fā)板(4):如何使用自帶外設(shè)IP讓ARM PS訪問FPGA?】   硬件平臺(tái):Digilent ZedBoard   開發(fā)環(huán)境:Windows XP 32 bit   軟件: XPS 14.2 +SDK 14.2

    標(biāo)簽: ZedBoard FPGA ARM 訪問

    上傳時(shí)間: 2013-11-06

    上傳用戶:yuchunhai1990

  • ISE_Ip核創(chuàng)建教程及DDR3_Ip核使用注意事項(xiàng)

    ISE_Ip核創(chuàng)建教程及DDR3_Ip核使用注意事項(xiàng)

    標(biāo)簽: ISE_IP DDR ip 教程

    上傳時(shí)間: 2015-01-01

    上傳用戶:wangyi39

主站蜘蛛池模板: 历史| 噶尔县| 于都县| 济宁市| 宜昌市| 芒康县| 汾阳市| 织金县| 多伦县| 永德县| 沭阳县| 和龙市| 济南市| 江城| 海口市| 乌拉特前旗| 大埔县| 阳城县| 青州市| 漯河市| 那坡县| 蒲江县| 中超| 文安县| 喀喇沁旗| 朝阳县| 九江县| 日土县| 阳新县| 德庆县| 黑龙江省| 钟山县| 南康市| 石嘴山市| 扶风县| 漳浦县| 浦北县| 涿鹿县| 乐安县| 泽普县| 瑞安市|