產品型號:VK2C23A/B 產品品牌:永嘉微電/VINKA 封裝形式:LQFP64/48 產品年份:新年份 聯系人:陳先生 聯系手機:188& 2466& 2436 (加V) 企鵝號:361& 888& 5898 E-mail:crh_chip@163.com 原廠直銷,工程服務,技術支持,價格最具優勢! VK2C23A/B概述: VK2C23A/B是一個點陣式存儲映射的LCD驅動器,可支持最大224點(56SEGx4COM)或者最大416點(52SEGx8COM)的LCD屏。單片機可通過I2C接口配置顯示參數和讀寫顯示數據,也可通過指令進入省電模式。其高抗干擾,低功耗的特性適用于水電氣表以及工控儀表類產品。 特點: ★ 工作電壓 2.4-5.5V ★ 內置32 kHz RC振蕩器 ★ 偏置電壓(BIAS)可配置為1/3、1/4 ★ COM周期(DUTY)可配置為1/4、1/8 ★ 內置顯示RAM為56x4位、52x8位 ★ 幀頻可配置為80Hz、160Hz ★ 省電模式(通過關顯示和關振蕩器進入)??? ★ I2C通信接口 ★ 顯示模式56x4、52x8 ★ 3種顯示整體閃爍頻率 ★ 軟件配置LCD顯示參數 ★ 讀寫顯示數據地址自動加1 ★ VLCD腳提供LCD驅動電壓源(<5.5V) ★ 內置16級LCD驅動電壓調整電路 ★ 內置上電復位電路(POR) ★ 低功耗、高抗干擾 ★ 此篇產品敘述為功能簡介,如需要完整產品PDF資料可以聯系陳先生索取!
標簽: LCD C23 VK2 2C 23 VK 抗干擾 液晶顯示 驅動芯片 選型
上傳時間: 2021-12-03
上傳用戶:15218646864
隨著能源的緊張和環境污染日益嚴重,開發和利用太陽能已受到越來越多的重視。通過光伏并網發電系統將太陽能轉換為電能,并將電能輸送到電網上,是太陽能利用的主要形式。 本文對光伏并網發電系統的控制策略進行了深入的研究。首先,分析了太陽能電池發電的基本原理,得出了太陽能電池的等效模型,通過分析太陽能電池的I-V特性,可以看出太陽能電池是一非線性電源,而且輸出電能受環境溫度和光照強度的影響,為了使太陽能電池能夠最大效率地將太陽能轉化為電能,需要對其進行最大功率點跟蹤。通過分析和對比各種最大功率點跟蹤方法的優缺點,采用了改進擾動觀察法結合BOOST升壓電路來對電池板進行最大功率點跟蹤的方案。其次,分析對比并網電流的各種控制方式,確定采用滯環比較方式對并網電流進行控制,為了使并網電流穩定可靠地向電網送電,采用雙閉環控制策略對并網逆變器進行控制,使逆變器輸出電流能與電網電壓同頻同相,以單位功率因數向電網輸電。最后,對光伏并網發電系統的孤島效應進行了研究,介紹了各種孤島檢測方法,分析了基于正反饋的主動移頻式孤島檢測方法(AFDPF)的參數優化方案,為AFDPF檢測盲區的分析提供理論依據。 本文在MATLAB/Simulink仿真環境下,利用SimPowerSystems功能模塊建立了仿真模型,對太陽能電池板的數學模型,最大功率點跟蹤控制策略,并網控制策略進行驗證仿真。仿真結果證明了本文的方案和控制策略的正確性。
上傳時間: 2013-07-14
上傳用戶:prczsf
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
AD5933/AD5934的電流-電壓(I-V)放大級還可能輕微增加信號鏈的不準確性。I-V轉換級易受放大器的偏置電流、失調電壓和CMRR影響。通過選擇適當的外部分立放大器來執行I-V轉換,用戶可挑選一個具有低偏置電流和失調電壓規格、出色CMRR的放大器,提高I-V轉換的精度。該內部放大器隨后可配置成一個簡單的反相增益級。
上傳時間: 2013-10-27
上傳用戶:wangzeng
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
開關在電路中起接通信號或斷開信號的作用。最常見的可控開關是繼電器,當給驅動繼電器的驅動電路加高電平或低電平時,繼電器就吸合或釋放,其觸點接通或斷開電路。CMOS模擬開關是一種可控開關,它不象繼電器那樣可以用在大電流、高電壓場合,只適于處理幅度不超過其工作電壓、電流較小的模擬或數字信號。 一、常用CMOS模擬開關引腳功能和工作原理 1.四雙向模擬開關CD4066 CD4066 的引腳功能如圖1所示。每個封裝內部有4個獨立的模擬開關,每個模擬開關有輸入、輸出、控制三個端子,其中輸入端和輸出端可互換。當控制端加高電平時,開關導通;當控制端加低電平時開關截止。模擬開關導通時,導通電阻為幾十歐姆;模擬開關截止時,呈現很高的阻抗,可以看成為開路。模擬開關可傳輸數字信號和模擬信號,可傳輸的模擬信號的上限頻率為40MHz。各開關間的串擾很小,典型值為-50dB。
上傳時間: 2013-10-27
上傳用戶:bibirnovis
N+緩沖層設計對PT-IGBT器件特性的影響至關重要。文中利用Silvaco軟件對PT-IGBT的I-V特性進行仿真。提取相同電流密度下,不同N+緩沖層摻雜濃度PT-IGBT的通態壓降,得到了通態壓降隨N+緩沖層摻雜濃度變化的曲線,該仿真結果與理論分析一致。對于PT-IGBT結構,N+緩沖層濃度及厚度存在最優值,只要合理的選取可以有效地降低通態壓降。
上傳時間: 2013-11-12
上傳用戶:thesk123
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
上傳時間: 2013-10-21
上傳用戶:13788529953
a_bit equ 20h ;個位數存放處 b_bit equ 21h ;十位數存放處 temp equ 22h ;計數器寄存器 star: mov temp,#0 ;初始化計數器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重來 mov temp,#0 next: ljmp stlop ;顯示子程序 display: mov a,temp ;將temp中的十六進制數轉換成10進制 mov b,#10 ;10進制/10=10進制 div ab mov b_bit,a ;十位在a mov a_bit,b ;個位在b mov dptr,#numtab ;指定查表啟始地址 mov r0,#4 dpl1: mov r1,#250 ;顯示1000次 dplop: mov a,a_bit ;取個位數 MOVC A,@A+DPTR ;查個位數的7段代碼 mov p0,a ;送出個位的7段代碼
上傳時間: 2013-11-06
上傳用戶:lx9076