一種LUT函數(shù)運算單元的FPGA實現(xiàn)方法,希望能夠幫助大家
上傳時間: 2013-08-22
上傳用戶:thuyenvinh
基于LUT的逆半調(diào)方法研究
上傳時間: 2015-02-11
上傳用戶:ve3344
附錄MATLAB 圖像處理命令 1.a(chǎn)pplyLUT 功能: 在二進制圖像中利用lookup 表進行邊沿操作。 語法: A = applyLUT(BW,LUT) 舉例 LUT = makeLUT( sum(x(:)) == 4 ,2) BW1 = imread( text.tif ) BW2 = applyLUT(BW1,LUT) imshow(BW1) figure, imshow(BW2) 相關命令: makeLUT 2.bestblk 功 舉例
標簽: applyLUT LUT MATLAB lookup
上傳時間: 2015-09-08
上傳用戶:gundamwzc
這是正玹實現(xiàn)代碼,通過LUT來實現(xiàn)的!!!比其他要簡單的多!還有方波,三角波的不同的VHDL程序?qū)崿F(xiàn).
上傳時間: 2013-12-24
上傳用戶:xwd2010
FPGA中實現(xiàn)基于查找表方式(LUT)的DDS實現(xiàn),可用在數(shù)字下變頻和COSTAS鎖相環(huán)中,Verilog編寫,本人已經(jīng)調(diào)通
上傳時間: 2013-12-09
上傳用戶:lanjisu111
一種LUT函數(shù)運算單元的FPGA實現(xiàn)方法,希望能夠幫助大家
上傳時間: 2014-12-03
上傳用戶:wanghui2438
一種基于LUT的預失真方法。其中的一部分,有參考價值。
上傳時間: 2017-06-28
上傳用戶:xjz632
隨著FPGA(FieldProgrammableGateArray)器件的應用越來越廣泛且重要,F(xiàn)PGA的測試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應用獨立的測試(工廠測試)需要設計數(shù)個測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細研究FPGA內(nèi)部結(jié)構(gòu)的基礎上,基于“分治法”的基本思路對FPGA的測試理論和方法做了探索性研究。 研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進位邏輯(CLM)、查找表(LUT)的RAM工作模式等進行了測試劃分,分別實現(xiàn)了以“一維陣列”為基礎的測試配置和測試向量,以較少了測試編程次數(shù)完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數(shù)據(jù)總線的測試方法,針對互連資源主要由線段和NMOS開關管組成的特點及其自身的故障模型,通過手工連線實現(xiàn)測試配置,僅通過4次編程就實現(xiàn)了對其完全測試。 在測試理論研究的基礎上,我們開發(fā)了能對FPGA器件進行實際測試的測試平臺。基于硬件仿真器的測試平臺通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉(zhuǎn)化為真實測試激勵,測試響應再讀回到仿真軟件進行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺在國內(nèi)首次實現(xiàn)了軟硬件協(xié)同在線測試FPGA。在該平臺支持下,我們成功完成了對各軍、民用型號FPGA的測試任務。 本研究成果為國內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實踐價值,成功解決了國外公司在FPGA測試技術(shù)上的壟斷問題,幫助國產(chǎn)FPGA器件實現(xiàn)完全國產(chǎn)化。
上傳時間: 2013-05-17
上傳用戶:wangyi39
本文首先介紹了直接數(shù)字頻率合成技術(shù)(DDS)的基本原理、體系結(jié)構(gòu)及工作過程,然后針對其關鍵部分進行了優(yōu)化,即采用函數(shù)近似法對存儲表結(jié)構(gòu)(LUT)進行了優(yōu)化,使存貯位數(shù)大大縮小,并提出了一種雜散抑制技術(shù)的運用,即相位抖動技術(shù)。在對直接數(shù)字頻率合成(DDS)方法產(chǎn)生的信號進行理論分析的過程中,用matlab進行編程仿真作出了詳細的頻譜分析驗證。本文詳細的介紹了本次設計的具體實現(xiàn)過程和方法,將現(xiàn)場可編程邏輯器件(FPGA)和 DDS技術(shù)相結(jié)合,具體的體現(xiàn)了基于VHDL語言的靈活設計和修改方式是對傳統(tǒng)頻率合成實現(xiàn)方法的一次重要改進。文章最后給出了實現(xiàn)代碼、仿真結(jié)果,經(jīng)過驗證,本設計能夠達到其預期性能指標。
標簽: FPGA 數(shù)字頻率合成
上傳時間: 2013-04-24
上傳用戶:Pzj
近些年來,F(xiàn)PGA已經(jīng)成為現(xiàn)代電子、半導體行業(yè)的最重要組成部分之一,針對FPGA的綜合技術(shù)的研究是電子設計自動化技術(shù)的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優(yōu)化和工藝映射。本文主要研究了針對一種新型ALM(Adaptive Logic Model)結(jié)構(gòu)FPGA的工藝映射算法。 論文首先對已有FPGA邏輯綜合技術(shù)進行了全面的總結(jié),從邏輯優(yōu)化和工藝映射兩個方面分析了傳統(tǒng)算法對ALM結(jié)構(gòu)FPGA的適應性,通過分析我們得出結(jié)論,傳統(tǒng)的邏輯優(yōu)化算法仍然能夠適用于ALM結(jié)構(gòu)FPGA的邏輯綜合,而工藝映射算法則需要進行改進。 在以上分析的基礎上,根據(jù)ALM結(jié)構(gòu)的特點,論文提出了一種以面積優(yōu)化為主,同時考慮延遲的針對ALM結(jié)構(gòu)FPGA的工藝映射算法——ALMmap。該算法包括幾個子算法,遞減迭代裝箱算法能夠很好的適應ALM結(jié)構(gòu)的靈活性;通過ALM裝箱算法并加入共享輸入處理,將多個LUT裝入一個ALM結(jié)構(gòu)中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級分解算法基礎上考慮了延遲因素,在不降低面積優(yōu)化效果的同時降低了延遲;通過全局優(yōu)化從全局范圍對面積進行了進一步的優(yōu)化。 最后,我們對ALMmap算法與傳統(tǒng)算法進行了測試與比較,通過實驗數(shù)據(jù)表明,ALMmap能夠很好的發(fā)揮ALM結(jié)構(gòu)的靈活性,考慮延遲的多級分解算法能夠很好的降低延遲,與傳統(tǒng)基于K-LUT的工藝映射算法相比,具有更好的面積與延遲綜合性能。
上傳時間: 2013-06-24
上傳用戶:hechao3225