亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

lut

  • 一種lut函數運算單元的FPGA實現方法

    一種lut函數運算單元的FPGA實現方法,希望能夠幫助大家

    標簽: FPGA lut 函數 運算

    上傳時間: 2013-08-22

    上傳用戶:thuyenvinh

  • 基于lut的逆半調方法研究

    基于lut的逆半調方法研究

    標簽: lut 方法研究

    上傳時間: 2015-02-11

    上傳用戶:ve3344

  • 附錄MATLAB 圖像處理命令 1.applylut 功能: 在二進制圖像中利用lookup 表進行邊沿操作。 語法: A = applylut(BW,lut) 舉例 lut = mak

    附錄MATLAB 圖像處理命令 1.applylut 功能: 在二進制圖像中利用lookup 表進行邊沿操作。 語法: A = applylut(BW,lut) 舉例 lut = makelut( sum(x(:)) == 4 ,2) BW1 = imread( text.tif ) BW2 = applylut(BW1,lut) imshow(BW1) figure, imshow(BW2) 相關命令: makelut 2.bestblk 功 舉例

    標簽: applylut lut MATLAB lookup

    上傳時間: 2015-09-08

    上傳用戶:gundamwzc

  • 這是正玹實現代碼,通過lut來實現的!!!比其他要簡單的多!還有方波,三角波的不同的VHDL程序實現.

    這是正玹實現代碼,通過lut來實現的!!!比其他要簡單的多!還有方波,三角波的不同的VHDL程序實現.

    標簽: VHDL lut 代碼

    上傳時間: 2013-12-24

    上傳用戶:xwd2010

  • FPGA中實現基于查找表方式(lut)的DDS實現

    FPGA中實現基于查找表方式(lut)的DDS實現,可用在數字下變頻和COSTAS鎖相環中,Verilog編寫,本人已經調通

    標簽: FPGA DDS lut 查找表

    上傳時間: 2013-12-09

    上傳用戶:lanjisu111

  • 一種lut函數運算單元的FPGA實現方法

    一種lut函數運算單元的FPGA實現方法,希望能夠幫助大家

    標簽: FPGA lut 函數 運算

    上傳時間: 2014-12-03

    上傳用戶:wanghui2438

  • 一種基于lut的預失真方法。其中的一部分

    一種基于lut的預失真方法。其中的一部分,有參考價值。

    標簽: lut 預失真

    上傳時間: 2017-06-28

    上傳用戶:xjz632

  • FPGA的測試

    隨著FPGA(FieldProgrammableGateArray)器件的應用越來越廣泛且重要,FPGA的測試技術也得到了廣泛重視和研究。基于FPGA可編程的特性,應用獨立的測試(工廠測試)需要設計數個測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細研究FPGA內部結構的基礎上,基于“分治法”的基本思路對FPGA的測試理論和方法做了探索性研究。 研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進位邏輯(CLM)、查找表(lut)的RAM工作模式等進行了測試劃分,分別實現了以“一維陣列”為基礎的測試配置和測試向量,以較少了測試編程次數完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數據總線的測試方法,針對互連資源主要由線段和NMOS開關管組成的特點及其自身的故障模型,通過手工連線實現測試配置,僅通過4次編程就實現了對其完全測試。 在測試理論研究的基礎上,我們開發了能對FPGA器件進行實際測試的測試平臺。基于硬件仿真器的測試平臺通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉化為真實測試激勵,測試響應再讀回到仿真軟件進行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺在國內首次實現了軟硬件協同在線測試FPGA。在該平臺支持下,我們成功完成了對各軍、民用型號FPGA的測試任務。 本研究成果為國內自主研發FPGA器件提供了有力保障,具有重大科研與實踐價值,成功解決了國外公司在FPGA測試技術上的壟斷問題,幫助國產FPGA器件實現完全國產化。

    標簽: FPGA 測試

    上傳時間: 2013-05-17

    上傳用戶:wangyi39

  • 直接數字頻率合成研究及其FPGA實現

    本文首先介紹了直接數字頻率合成技術(DDS)的基本原理、體系結構及工作過程,然后針對其關鍵部分進行了優化,即采用函數近似法對存儲表結構(lut)進行了優化,使存貯位數大大縮小,并提出了一種雜散抑制技術的運用,即相位抖動技術。在對直接數字頻率合成(DDS)方法產生的信號進行理論分析的過程中,用matlab進行編程仿真作出了詳細的頻譜分析驗證。本文詳細的介紹了本次設計的具體實現過程和方法,將現場可編程邏輯器件(FPGA)和 DDS技術相結合,具體的體現了基于VHDL語言的靈活設計和修改方式是對傳統頻率合成實現方法的一次重要改進。文章最后給出了實現代碼、仿真結果,經過驗證,本設計能夠達到其預期性能指標。

    標簽: FPGA 數字頻率合成

    上傳時間: 2013-04-24

    上傳用戶:Pzj

  • 基于ALM結構FPGA的邏輯綜合技術

    近些年來,FPGA已經成為現代電子、半導體行業的最重要組成部分之一,針對FPGA的綜合技術的研究是電子設計自動化技術的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優化和工藝映射。本文主要研究了針對一種新型ALM(Adaptive Logic Model)結構FPGA的工藝映射算法。 論文首先對已有FPGA邏輯綜合技術進行了全面的總結,從邏輯優化和工藝映射兩個方面分析了傳統算法對ALM結構FPGA的適應性,通過分析我們得出結論,傳統的邏輯優化算法仍然能夠適用于ALM結構FPGA的邏輯綜合,而工藝映射算法則需要進行改進。 在以上分析的基礎上,根據ALM結構的特點,論文提出了一種以面積優化為主,同時考慮延遲的針對ALM結構FPGA的工藝映射算法——ALMmap。該算法包括幾個子算法,遞減迭代裝箱算法能夠很好的適應ALM結構的靈活性;通過ALM裝箱算法并加入共享輸入處理,將多個lut裝入一個ALM結構中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級分解算法基礎上考慮了延遲因素,在不降低面積優化效果的同時降低了延遲;通過全局優化從全局范圍對面積進行了進一步的優化。 最后,我們對ALMmap算法與傳統算法進行了測試與比較,通過實驗數據表明,ALMmap能夠很好的發揮ALM結構的靈活性,考慮延遲的多級分解算法能夠很好的降低延遲,與傳統基于K-lut的工藝映射算法相比,具有更好的面積與延遲綜合性能。

    標簽: FPGA ALM 邏輯

    上傳時間: 2013-06-24

    上傳用戶:hechao3225

主站蜘蛛池模板: 邓州市| 余江县| 江陵县| 大连市| 榆树市| 宁乡县| 嘉黎县| 白水县| 林周县| 延庆县| 高台县| 大英县| 海门市| 孟村| 寿宁县| 瓮安县| 共和县| 德清县| 北安市| 文山县| 若羌县| 辛集市| 信宜市| 文昌市| 凯里市| 鹤峰县| 莱芜市| 谷城县| 诸暨市| 军事| 万山特区| 沅陵县| 八宿县| 大宁县| 岑溪市| 呼玛县| 诸暨市| 崇仁县| 益阳市| 淳化县| 印江|