亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Low-density

  • 低失真調(diào)諧正弦波晶體振蕩器的性能,工作及設(shè)計(jì)介紹(涉及器件EL2082,EL4451)

    One can make a low distortion tuneable oscillatorby incorporating an active filter inside an AGC

    標(biāo)簽: EL 2082 4451 低失真

    上傳時(shí)間: 2013-04-24

    上傳用戶:wangxuan

  • 74164 TTL八位串行入、并行輸出移位寄存器

    These 8-bit shift registers feature gated serial inputs andan asynchronous clear. A LOW logic le

    標(biāo)簽: 74164 TTL 串行 并行

    上傳時(shí)間: 2013-06-12

    上傳用戶:qq521

  • 80c51芯片中文資料

    80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless low voltage 2.7V.5.5V, low power, high speed 33 MHz

    標(biāo)簽: 80c51 芯片

    上傳時(shí)間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的數(shù)字射頻存儲(chǔ)器設(shè)計(jì)

    數(shù)字射頻存儲(chǔ)器(Digital Radio FreqlJencyr:Memory DRFM)具有對(duì)射頻信號(hào)和微波信號(hào)的存儲(chǔ)、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號(hào)處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來(lái)越廣泛地應(yīng)用于電子對(duì)抗領(lǐng)域作為射頻頻率源。目前,國(guó)內(nèi)外對(duì)DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲(chǔ)容量等方面,還不能滿足現(xiàn)代雷達(dá)信號(hào)處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實(shí)現(xiàn)的設(shè)計(jì)方法,給出了基于現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array FPGA)實(shí)現(xiàn)的幅度量化DRFM設(shè)計(jì)方案。本方案的采樣率為1 GHz、采樣精度12位,具體實(shí)現(xiàn)是采用4個(gè)采樣率為250 MHz的ADC并行交替等效時(shí)間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號(hào)復(fù)包絡(luò)的所有信息。利用FPGA器件實(shí)現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語(yǔ)言(Very High Speed}lardware Description Language VHDL)實(shí)現(xiàn)了DRFM電路的FPGA設(shè)計(jì)和功能仿真、時(shí)序分析。方案中采用了大量的低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對(duì)采用的數(shù)字信號(hào)處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計(jì)方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲(chǔ)器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。

    標(biāo)簽: FPGA 數(shù)字射頻 存儲(chǔ)器

    上傳時(shí)間: 2013-06-01

    上傳用戶:lanwei

  • BGA布線指南

    BGA布線指南 BGA CHIP PLACEMENT AND ROUTING RULE BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包裝,簡(jiǎn)言之,80﹪的高頻信號(hào)及特殊信號(hào)將會(huì)由這類型的package內(nèi)拉出。因此,如何處理BGA package的走線,對(duì)重要信號(hào)會(huì)有很大的影響。 通常環(huán)繞在BGA附近的小零件,依重要性為優(yōu)先級(jí)可分為幾類: 1. by pass。 2. clock終端RC電路。 3. damping(以串接電阻、排組型式出現(xiàn);例如memory BUS信號(hào)) 4. EMI RC電路(以dampin、C、pull height型式出現(xiàn);例如USB信號(hào))。 5. 其它特殊電路(依不同的CHIP所加的特殊電路;例如CPU的感溫電路)。 6. 40mil以下小電源電路組(以C、L、R等型式出現(xiàn);此種電路常出現(xiàn)在AGP CHIP or含AGP功能之CHIP附近,透過(guò)R、L分隔出不同的電源組)。 7. pull low R、C。 8. 一般小電路組(以R、C、Q、U等型式出現(xiàn);無(wú)走線要求)。 9. pull height R、RP。 中文DOC,共5頁(yè),圖文并茂

    標(biāo)簽: BGA 布線

    上傳時(shí)間: 2013-04-24

    上傳用戶:cxy9698

  • 摩托羅拉MPC755和MPC745 PowerPC微處理器特性簡(jiǎn)介

    MPC755 and MPC745 PowerPC microprocessors are high-performance, low-power, 32-bit implementations of

    標(biāo)簽: MPC PowerPC 755 745

    上傳時(shí)間: 2013-05-27

    上傳用戶:330402686

  • AN2586_stm32硬件開發(fā)入門

    This application note is intended for system designers who require a hardware implementation overview of the development board features such as the power supply, the clock management, the reset control, the boot mode settings and the debug management. It shows how to use the High-density and Medium-density STM32F10xxx product families and describes the minimum hardware resources required to develop an STM32F10xxx application.

    標(biāo)簽: 2586 stm AN 32

    上傳時(shí)間: 2013-04-24

    上傳用戶:epson850

  • 用fpga實(shí)現(xiàn)的DA轉(zhuǎn)換器

    用fpga實(shí)現(xiàn)的DA轉(zhuǎn)換器,有說(shuō)明和源碼,VDHL文件。\\r\\nA PLD Based Delta-Sigma DAC\\r\\nDelta-Sigma modulation is the simple, yet powerful,\\r\\ntechnique responsible for the extraordinary\\r\\nperformance and low cost of today s audio CD\\r\\nplayers. The simplest Delta-Sigm

    標(biāo)簽: fpga DA轉(zhuǎn)換器

    上傳時(shí)間: 2013-08-22

    上傳用戶:dudu1210004

  • 音頻數(shù)模轉(zhuǎn)換器DAC抖動(dòng)的靈敏度分析

    Abstract: This application note describes how sampling clock jitter (time interval error or "TIE jitter") affectsthe performance of delta-sigma digital-to-analog converters (DACs). New insights explain the importanceof separately specifying low-frequency (< 2x passband frequency) and high-frequency or wideband (> 2xpassband frequency) jitter tolerance in these devices. The article also provides an application example ofa simple highly jittered cycle-skipped sampling clock and describes a method for generating a properbroadband jittered clock. The document then goes on to compare Maxim's audio DAC jitter tolerance tocompetitor audio DACs. Maxim's exceptionally high jitter tolerance allows very simple and low-cost sampleclock implementations.

    標(biāo)簽: DAC 音頻 數(shù)模轉(zhuǎn)換器 抖動(dòng)

    上傳時(shí)間: 2013-10-25

    上傳用戶:banyou

  • MAX5713-MAX5715數(shù)據(jù)資料

    The MAX5713/MAX5714/MAX5715 4-channel, low-power,8-/10-/12-bit, voltage-output digital-to-analog converters(DACs) include output buffers and an internal referencethat is selectable to be 2.048V, 2.500V, or 4.096V. TheMAX5713/MAX5714/MAX5715 accept a wide supplyvoltage range of 2.7V to 5.5V with extremely low power(3mW) consumption to accommodate most low-voltageapplications. A precision external reference input allowsrail-to-rail operation and presents a 100kI (typ) load toan external reference.

    標(biāo)簽: MAX 5713 5715 數(shù)據(jù)資料

    上傳時(shí)間: 2013-12-23

    上傳用戶:ArmKing88

主站蜘蛛池模板: 阿拉善右旗| 荆门市| 深泽县| 肥乡县| 安远县| 武平县| 五华县| 西城区| 康保县| 乌兰察布市| 武乡县| 治县。| 普兰县| 康马县| 丰城市| 郯城县| 卫辉市| 盐亭县| 敖汉旗| 合川市| 莒南县| 铜梁县| 崇仁县| 历史| 咸丰县| 英德市| 湖州市| 饶河县| 吉林省| 金沙县| 上虞市| 滁州市| 吕梁市| 普兰县| 美姑县| 亚东县| 婺源县| 讷河市| 麻城市| 友谊县| 泽库县|