在 MAX+PLUS II開發環境下采用 VHDL語言 設計并實現了電表抄表器 討論了系統的四個 組成模塊的設計和 VHDL 的實現 每個模塊采用 RTL 級描述 整體的生成采用圖形輸入法 通過波形仿真 下載芯片測試 完成了抄表器的功能
標簽: VHDL PLUS MAX RTL
上傳時間: 2013-12-26
上傳用戶:myworkpost
MAX+plus II FPGA CPLD開發軟件完美無限制破解版
標簽: FPGA CPLD plus MAX
上傳時間: 2014-01-07
上傳用戶:sjyy1001
可編程邏輯器件相關專輯 96冊 1.77GMAX+PLUS II快速入門 16頁 0.4M.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
可編程邏輯器件相關專輯 96冊 1.77GMax+Plus II 簡易用戶使用入門 38頁.ppt
MAX+PLUS II Advanced Synthsis ALtera的一個免費HDL綜合工具,安裝后可以直接使用,是MaxplusII的一個插件,用這個插件進行語言綜合,比直接使用MaxplusII綜合的效果好
標簽: 2.0 機械設計 軟件
上傳時間: 2013-07-15
上傳用戶:eeworm
MAX十PLUSⅡ操作指南
標簽: PLUS MAX 操作
上傳時間: 2013-04-15
%直接型到并聯型的轉換 % %[C,B,A]=dir2par(b,a) %C為當b的長度大于a時的多項式部分 %B為包含各bk的K乘2維實系數矩陣 %A為包含各ak的K乘3維實系數矩陣 %b為直接型分子多項式系數 %a為直接型分母多項式系數 %
標簽: dir par 系數 矩陣
上傳時間: 2014-01-20
上傳用戶:lizhen9880
直接型到級聯型的形式轉換 % [b0,B,A]=dir2cas(b,a) %b 為直接型的分子多項式系數 %a 為直接型的分母多項式系數 %b0為增益系數 %B 為包含各bk的K乘3維實系數矩陣 %A 為包含各ak的K乘3維實系數矩陣 %
標簽: 系數 dir cas 多項式
上傳時間: 2013-12-30
上傳用戶:agent
B樹及其B+樹的實現代碼,支持模版(數據類型,M值)
標簽: 樹 代碼
上傳時間: 2016-02-22
上傳用戶:jhksyghr
Description Calculate a+b Input Two integer a,b (0<=a,b<=101000) Output Output a + b Sample Input 5 7 Sample Output 12
標簽: Description Calculate integer 101000
上傳時間: 2014-01-25
上傳用戶:tonyshao
蟲蟲下載站版權所有 京ICP備2021023401號-1