介紹了SoPC(System on a Programmable Chip)系統(tǒng)的概念和特點,給出了基于PLB總線的異步串行通信(UART)IP核的硬件設計和實現(xiàn)。通過將設計好的UART IP核集成到SoPC系統(tǒng)中加以驗證,證明了所設計的UART IP核可以正常工作。該設計方案為其他基于SoPC系統(tǒng)IP核的開發(fā)提供了一定的參考。
標簽: SOPC IP核 異步串行通信
上傳時間: 2013-11-12
上傳用戶:894448095
6.2 ALTERA 的FPGA下載配置設計
標簽: ALTERA FPGA 6.2
上傳時間: 2013-11-14
上傳用戶:zw380105939
1.3.5 嵌入微處理器的FPGA設計流程。
標簽: FPGA 嵌入微處理器 設計流程
上傳時間: 2015-01-01
上傳用戶:ghostparker
基于FFT算法的FPGA實現(xiàn)報告
標簽: FPGA FFT 算法 報告
上傳時間: 2013-11-07
上傳用戶:jiangxiansheng
定制簡單LED的IP核的設計源代碼
標簽: LED 定制 IP核 源代碼
上傳時間: 2013-10-19
上傳用戶:gyq
基于VHDL的FPGA和Nios II 實例精煉【作者:劉福奇;出版社:北京航空航天大學出版社】(本書優(yōu)酷視頻地址:http://www.youku.com/playlist_show/id_5882081.html) 內(nèi)容簡介:本書分為4個部分:Quartus Ⅱ軟件的基本操作、VHDL語法介紹、FPGA設計實例和Nios Ⅱ設計實例;總結(jié)了編者幾年來的FPGA設計經(jīng)驗,力求給初學者或是想接觸這方面知識的讀者提供一種快速入門的方法;適合電子相關專業(yè)的大學生、FPGA的初學者以及對FPGA有興趣的電子工程師。初學者可以按照步驟學習。本書中提及到時間計算問題,不光提出有時間戳的方法, 還介紹了一種通過讀取定時器的寄存器來計算時間的方法。其實,有人認為,本書最好的部分是:DMA的實現(xiàn)說明(本書從3個方面講述了DMA的使用)。現(xiàn)在學習Verilog HDL的人或許比較多,但是用VHDL的人可以學習下,這本書還是很不錯的。
標簽: VHDL FPGA Nios
上傳時間: 2014-07-10
上傳用戶:米米陽123
QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點擊Next;
標簽: Quartus RAM IP核 雙端口
上傳時間: 2013-10-18
上傳用戶:909000580
寫給小白們的FPGA入門設計實驗: 1. 寫在前面的話 2 2. Lab 1 : LCD1602 字符顯示設計 3 2.1. 摘要 2.2. 內(nèi)容 2.3. 程序 2.4. 結(jié)果(問題,解決,體會) 3. Lab 2 : 4 位減法、加法器設計 3.1. 摘要 3.2. 內(nèi)容 3.3. 程序 3.4. 結(jié)果(問題,解決,體會) 4. Lab 3 :三位二進制乘法器設計 4.1. 摘要 4.2. 內(nèi)容 4.3. 程序 4.4. 結(jié)果(問題,解決,體會) 5. Lab 4 :序列檢測器設計 6. Lab 5 :變模計數(shù)器設計
標簽: FPGA 設計實驗
上傳用戶:zzbbqq99n
國外經(jīng)典教材 數(shù)字信號處理的FPGA實現(xiàn)
標簽: FPGA 數(shù)字信號處理
上傳時間: 2013-10-30
上傳用戶:潛水的三貢
Quartus_II的FPGA設計手冊
標簽: Quartus_II FPGA 設計手冊
上傳時間: 2013-10-15
上傳用戶:非洲之星
蟲蟲下載站版權所有 京ICP備2021023401號-1