無(wú)線通信的FPGA實(shí)現(xiàn)及Matlab程序
標(biāo)簽: Matlab FPGA 無(wú)線通信 程序
上傳時(shí)間: 2013-08-17
上傳用戶:lifangyuan12
CRC校驗(yàn)碼并行計(jì)算的FPGA實(shí)現(xiàn),PDF打開(kāi)
標(biāo)簽: FPGA CRC 校驗(yàn)碼
上傳時(shí)間: 2013-08-18
上傳用戶:vmznxbc
基于Xilinx XC3S500E的FPGA最小開(kāi)發(fā)板制作的文章。
標(biāo)簽: Xilinx S500 500E FPGA
上傳時(shí)間: 2013-08-19
上傳用戶:hhkpj
一套基于XILIX,SPATAN2,XC2S200 芯片實(shí)驗(yàn)板上的,10個(gè)典型VRILOGHDL的FPGA實(shí)驗(yàn),有幫助,
標(biāo)簽: VRILOGHDL SPATAN XILIX FPGA
上傳用戶:偷心的海盜
viterbi的FPGA實(shí)現(xiàn),南京理工大學(xué)的一篇碩士論文,很有參考價(jià)值。文件為.nh類型。
標(biāo)簽: viterbi FPGA
上傳時(shí)間: 2013-08-20
上傳用戶:molo
介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語(yǔ)言實(shí)現(xiàn),最終下載到FPGA芯片Stratix EP1S25F780C5中。
標(biāo)簽: 3DES FPGA 加密算法 算法
上傳用戶:HGH77P99
一種計(jì)算高階矩陣奇異值分解的FPGA實(shí)現(xiàn)方法。
標(biāo)簽: FPGA 計(jì)算 矩陣 奇異值分解
上傳時(shí)間: 2013-08-21
上傳用戶:253189838
16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn),相關(guān)代碼和實(shí)用說(shuō)明
標(biāo)簽: FFT-DSP FPGA 定點(diǎn)
上傳用戶:ljt101007
gps的c_a碼的跟蹤環(huán)的研究的fpga實(shí)現(xiàn)
標(biāo)簽: fpga gps c_a
上傳用戶:gououo
一種LUT函數(shù)運(yùn)算單元的FPGA實(shí)現(xiàn)方法,希望能夠幫助大家
標(biāo)簽: FPGA LUT 函數(shù) 運(yùn)算
上傳時(shí)間: 2013-08-22
上傳用戶:thuyenvinh
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1