闡述了地面和機(jī)載雷達(dá)的兩種雜波抑制手段:MTI和MTD。很有用的東西
標(biāo)簽: MTI MTD 機(jī)載雷達(dá) 雜波
上傳時間: 2014-11-16
上傳用戶:jkhjkh1982
MTI國外經(jīng)典算法書籍,c++語言實現(xiàn)
上傳時間: 2015-09-04
上傳用戶:haohaoxuexi
Natural Language Processing MTI的研究生筆記~ 得來不易啊
標(biāo)簽: Processing Language Natural MTI
上傳時間: 2015-09-12
上傳用戶:myworkpost
MTI雷達(dá)(動目標(biāo)檢測雷達(dá))能夠抑制雜波保留目標(biāo)信號,本人提供了單延遲線MTI對消器頻響,雙延遲線MTI對消器頻響,利用參差重頻消除盲速影響,討論MTI雷達(dá)參差比取不同的值對盲速的影響的matlab仿真源代碼。
標(biāo)簽: MTI 雷達(dá) 動目標(biāo)檢測 信號
上傳時間: 2013-12-25
上傳用戶:kristycreasy
用simulink作的MTI高通濾波器的仿真程序,其中輸入信號為高斯色噪聲,可以對輸出作時域和頻域分析。
標(biāo)簽: simulink MTI 高通濾波器 仿真程序
上傳時間: 2016-08-18
上傳用戶:waitingfy
慣性測量組件MTI進(jìn)行數(shù)據(jù)采集,利用陀螺和加速度計數(shù)據(jù)進(jìn)行捷聯(lián)姿態(tài)角解算,采用四元數(shù)更新算法,解算周期可調(diào)。
標(biāo)簽: MTI 慣性測量 數(shù)據(jù)采集
上傳時間: 2016-08-27
上傳用戶:love1314
MIMO雷達(dá)的MTI處理及性能分析,希望對大家有幫助
標(biāo)簽: MIMO MTI 雷達(dá) 性能分析
上傳時間: 2017-09-11
上傳用戶:baitouyu
雷達(dá)信號處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號處理中也普遍使用數(shù)字信號處理技術(shù)。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號處理中也占據(jù)了重要地位。 針對雷達(dá)信號處理的設(shè)計與實現(xiàn),本文在以下兩個方面展開研究: 一方面以線性調(diào)頻信號(LFM)為例,分別對幾種基本的雷達(dá)信號處理,如正交相干檢波、脈沖壓縮、動目標(biāo)顯示(MTI)/動目標(biāo)檢測(MTD)和恒虛警(CFAR)詳細(xì)地闡述了其原理,在此基礎(chǔ)上給出了其經(jīng)常采用的實現(xiàn)方法,并在MATLAB環(huán)境中對各個環(huán)節(jié)進(jìn)行了參數(shù)化仿真,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對仿真結(jié)果,直觀形象地說明了不同實現(xiàn)方法的優(yōu)劣。 另一方面結(jié)合MATLAB仿真結(jié)果,給出利用FPGA實現(xiàn)雷達(dá)信號處理的方案。在Xilinx ISE6.3i軟件集成環(huán)境下,通過對Xilinx提供的IP核的調(diào)用,并與VHDL語言相結(jié)合,完成雷達(dá)信號處理的FPGA實現(xiàn)。
標(biāo)簽: FPGA 雷達(dá)信號 處理系統(tǒng)
上傳時間: 2013-06-08
上傳用戶:qweqweqwe
雷達(dá)信號處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號處理中也普遍使用數(shù)字信號處理技術(shù)。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號處理中也占據(jù)了重要地位。 針對雷達(dá)信號處理的設(shè)計與實現(xiàn),本文在以下兩個方面展開研究: 一方面以線性調(diào)頻信號(LFM)為例,分別對幾種基本的雷達(dá)信號處理,如正交相干檢波、脈沖壓縮、動目標(biāo)顯示(MTI)/動目標(biāo)檢測(MTD)和恒虛警(CFAR)詳細(xì)地闡述了其原理,在此基礎(chǔ)上給出了其經(jīng)常采用的實現(xiàn)方法,并在MATLAB環(huán)境中對各個環(huán)節(jié)進(jìn)行了參數(shù)化仿真,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對仿真結(jié)果,直觀形象地說明了不同實現(xiàn)方法的優(yōu)劣。 另一方面結(jié)合MATLAB仿真結(jié)果,給出利用FPGA實現(xiàn)雷達(dá)信號處理的方案。在Xilinx ISE6.3i軟件集成環(huán)境下,通過對Xilinx提供的IP核的調(diào)用,并與VHDL語言相結(jié)合,完成雷達(dá)信號處理的FPGA實現(xiàn)。
標(biāo)簽: FPGA 雷達(dá)信號 處理系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:ylwleon
隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達(dá)信號處理中有著重要地位。模型化設(shè)計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設(shè)計門檻,而且縮短了開發(fā)周期,提高了設(shè)計效率。這使得FPGA模型化設(shè)計成為了FPGA系統(tǒng)設(shè)計的發(fā)展趨勢。本文針對常見雷達(dá)信號處理模塊的FPGA模型化實現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設(shè)計方法進(jìn)行了研究,給出了模型化設(shè)計方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設(shè)計方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對FIR濾波器進(jìn)行了模型化設(shè)計并同RTL(寄存器傳輸級)設(shè)計方法進(jìn)行對比,全面分析了模型化設(shè)計方法和RTL設(shè)計方法的優(yōu)缺點。然后在簡明闡述雷達(dá)信號處理原理的基礎(chǔ)上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號處理模塊進(jìn)行了自頂向下的模型化設(shè)計。在Simulink中進(jìn)行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時序仿真分析。關(guān)鍵詞:雷達(dá)信號處理 FPGA 模型化設(shè)計 System Generator AccelDSP
上傳時間: 2013-07-25
上傳用戶:zhangsan123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1