有關(guān)EDA的一些問題
上傳時(shí)間: 2013-10-20
上傳用戶:kelimu
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計(jì)語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級(jí)的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-11-19
上傳用戶:wxqman
eda的發(fā)展趨勢: 在一個(gè)芯片上完成的系統(tǒng)級(jí)的集成已成為可能可編程邏輯器件開始進(jìn)入傳統(tǒng)的ASIC市場EDA工具和IP核應(yīng)用更為廣泛高性能的EDA工具得到長足的發(fā)展計(jì)算機(jī)硬件平臺(tái)性能大幅度提高,為復(fù)雜的SoC設(shè)計(jì)提供了物理基礎(chǔ)。
上傳時(shí)間: 2013-11-05
上傳用戶:Togetherheronce
針對電能質(zhì)量擾動(dòng)的在線識(shí)別,提出一種基于dq變換和S變換的電能質(zhì)量擾動(dòng)識(shí)別方法。首先根據(jù)擾動(dòng)信號(hào)電壓有效值的分布特性將擾動(dòng)分為兩類:第一類為電壓暫降、暫升和中斷;第二類為振蕩暫態(tài)、電壓尖峰、電壓缺口和諧波。利用dq變換有效值波形特征對第一類擾動(dòng)進(jìn)行識(shí)別;然后對第二類擾動(dòng)進(jìn)行S變換,通過變換后S矩陣的頻譜標(biāo)準(zhǔn)差和工頻幅值變化進(jìn)行識(shí)別。仿真結(jié)果表明:該方法正確率高、響應(yīng)速度快、結(jié)構(gòu)簡單且抗噪聲能力強(qiáng)。
標(biāo)簽: 變換 S變換 電能質(zhì)量 識(shí)別
上傳時(shí)間: 2014-01-12
上傳用戶:sdq_123
小型光伏發(fā)電系統(tǒng)及其MPPT的研究 S函數(shù)
標(biāo)簽: MPPT 光伏發(fā)電系統(tǒng) S函數(shù)
上傳時(shí)間: 2013-11-07
上傳用戶:半熟1994
臺(tái)灣柏彰電源自動(dòng)測試系統(tǒng)用戶幫助手冊(HL-S-07.12.11)
上傳時(shí)間: 2013-10-20
上傳用戶:cuibaigao
在大功率弧焊電源設(shè)計(jì)中,IGBT 已成為主流的可控功率開關(guān)器件。IGBT 驅(qū)動(dòng)電路作為功率電路和控制電路之間的接口,應(yīng)具備驅(qū)動(dòng)延遲小、安全隔離、IGBT 過電流/過電壓保護(hù)準(zhǔn)確等功能。針對新型高壓大功率IGBT 驅(qū)動(dòng)模塊2ED300C17-S 的過電流檢測及保護(hù)功能進(jìn)行了研究,提出了與過電流保護(hù)功能相關(guān)的參數(shù)選擇原則,并進(jìn)行了實(shí)驗(yàn)驗(yàn)證。
上傳時(shí)間: 2013-11-05
上傳用戶:kaje
隨著電子技術(shù)的飛速發(fā)展,基于數(shù)字技術(shù)、單片機(jī)控制技術(shù)及EDA技術(shù)的混合設(shè)計(jì)方法給數(shù)字系統(tǒng)自動(dòng)化設(shè)計(jì)、計(jì)算機(jī)硬件系統(tǒng)設(shè)計(jì)帶來了革命性變革。業(yè)界對該領(lǐng)域的專業(yè)人才需求與日俱增,這對各高等院校人才培養(yǎng)提出了新的挑戰(zhàn)。 我公司作為高新技術(shù)產(chǎn)業(yè)開發(fā)企業(yè),多年來和全國各高校保持教學(xué)和科研的緊密聯(lián)系,結(jié)合高校為本科生開設(shè)數(shù)字邏輯電路、單片機(jī)及數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化課程教學(xué)實(shí)踐,設(shè)計(jì)了面向理工科學(xué)生使用的多功能數(shù)字邏輯電路、單片機(jī)及EDA仿真/教學(xué)綜合實(shí)驗(yàn)系統(tǒng)。使學(xué)校以最小的經(jīng)費(fèi)投入,取得最大的教學(xué)效果。采用該實(shí)驗(yàn)系統(tǒng),通過理論教學(xué)與實(shí)驗(yàn)環(huán)節(jié)的實(shí)施,可使學(xué)生正確理解數(shù)字邏輯電路、單片機(jī)及EDA技術(shù)的基本概念、基本原理,掌握這些課程之間的內(nèi)在相互關(guān)系及混合設(shè)計(jì)的基本方法,使學(xué)生由淺入深地逐步掌握綜合運(yùn)用數(shù)字邏輯芯片及單片機(jī)的軟、硬件技術(shù)及EDA技術(shù)分析設(shè)計(jì)實(shí)際問題的能力,為工業(yè)生產(chǎn)、科學(xué)研究和實(shí)驗(yàn)設(shè)備等領(lǐng)域的數(shù)字邏輯、單片機(jī)及EDA應(yīng)用和開發(fā)打下良好的基礎(chǔ),該實(shí)驗(yàn)箱內(nèi)容的實(shí)驗(yàn)實(shí)踐也是進(jìn)一步學(xué)習(xí)計(jì)算機(jī)原理和有關(guān)接口知識(shí)等相關(guān)課程的重要環(huán)節(jié)。
標(biāo)簽: EDA 數(shù)字邏輯電路 單片機(jī) 實(shí)驗(yàn)箱
上傳時(shí)間: 2013-11-23
上傳用戶:yeling1919
本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過驗(yàn)證獲得了滿意的效果。
上傳時(shí)間: 2013-10-28
上傳用戶:標(biāo)點(diǎn)符號(hào)
TI半導(dǎo)體針對工業(yè)應(yīng)用推出了基于ARM926EJ-S內(nèi)核的低功耗ARM9處理器AM17xx和AM18xx。其中,AM17xx 和OMAPL137在軟件和引腳上兼容;AM18xx 和OMAPL138在軟件和引腳上兼容?;诒鞠盗刑幚砥?,用戶可快速開發(fā)出具有強(qiáng)壯可靠操作系統(tǒng)、豐富用戶接口、高性能的處理能力的設(shè)備。
標(biāo)簽: ARM EJ-S 926 內(nèi)核
上傳時(shí)間: 2013-10-19
上傳用戶:9牛10
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1