亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Max-Plus

  • MAX+PLUS II使用入門指南

    FPGA編程,仿真教程

    標簽: PLUS MAX 使用入門

    上傳時間: 2014-11-11

    上傳用戶:lunshaomo

  • 基于CPLD的QDPSK調(diào)制解調(diào)電路設計

    為了在CDMA系統(tǒng)中更好地應用QDPSK數(shù)字調(diào)制方式,在分析四相相對移相(QDPSK)信號調(diào)制解調(diào)原理的基礎上,設計了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達到了預期的設計要求。 Abstract:  In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.

    標簽: QDPSK CPLD 調(diào)制解調(diào) 電路設計

    上傳時間: 2014-01-13

    上傳用戶:qoovoop

  • MAX+PLUS II使用入門指南

    FPGA編程,仿真教程

    標簽: PLUS MAX 使用入門

    上傳時間: 2013-10-28

    上傳用戶:稀世之寶039

  • 基于CPLD的QDPSK調(diào)制解調(diào)電路設計

    為了在CDMA系統(tǒng)中更好地應用QDPSK數(shù)字調(diào)制方式,在分析四相相對移相(QDPSK)信號調(diào)制解調(diào)原理的基礎上,設計了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達到了預期的設計要求。 Abstract:  In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.

    標簽: QDPSK CPLD 調(diào)制解調(diào) 電路設計

    上傳時間: 2013-10-28

    上傳用戶:jyycc

  • 個人硬件課程設計

    個人硬件課程設計,簡單實現(xiàn)了FPGA平臺的路口交通燈管理,開發(fā)環(huán)境為MAX+plus

    標簽: 硬件

    上傳時間: 2015-04-20

    上傳用戶:D&L37

  • FPGA數(shù)字鐘的設計

    FPGA數(shù)字鐘的設計,用VHDL語言編程,max+plus仿真,可在實際電路中驗證

    標簽: 數(shù)字

    上傳時間: 2015-07-25

    上傳用戶:924484786

  • 智能機器小車主要完成尋跡功能

    智能機器小車主要完成尋跡功能,由機械結(jié)構(gòu)和控制單元兩個部分組成。機械結(jié)構(gòu)是一個由底盤、前后輔助輪、控制板支架、傳感器支架、左右驅(qū)動輪、步進電機等組成??刂茊卧糠种饕芍饕瑐鞲衅骷捌湔{(diào)理電路、步進電機及驅(qū)動電路、控制器三個部分。本設計的核心為控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的設計主要在MAX+plusⅡ10.0環(huán)境下利用VHDL語言編程實現(xiàn)。驅(qū)動步進電機電路主要利用ULN2803作為驅(qū)動芯片。

    標簽: 智能機

    上傳時間: 2015-09-07

    上傳用戶:cjf0304

  • 本源碼是高速并行乘法器的設計源碼

    本源碼是高速并行乘法器的設計源碼,開發(fā)軟件為MAX+PLUS.輸入為兩個帶符號的二進制數(shù)

    標簽: 源碼 乘法器 高速并行

    上傳時間: 2015-10-18

    上傳用戶:sunjet

  • 摘 要:以上海地區(qū)的出租車計費器為例

    摘 要:以上海地區(qū)的出租車計費器為例,利用Verilog HDL語言設計了出租車計費器,使其具有時間 顯示、計費以及模擬出租車啟動、停止、復位等功能,并設置了動態(tài)掃描電路顯示車費和對應時間,顯示 了硬件描述語言Verilog—HDL設計數(shù)字邏輯電路的優(yōu)越性。源程序經(jīng)MAX+PLUS Ⅱ軟件調(diào)試、優(yōu) 化,下載到EPF1OK10TC144—3芯片中,可應用于實際的出租車收費系統(tǒng)。 關鍵詞:Verilog HDL;電子自動化設計;硬件描述語言;MAX+PLUSⅡ

    標簽: 出租車計費器

    上傳時間: 2014-12-06

    上傳用戶:bakdesec

  • 本書系統(tǒng)地介紹了一種硬件描述語言

    本書系統(tǒng)地介紹了一種硬件描述語言,即VHDL語言設計數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設計方法上一次革命性的變化,也是邁向21世紀的電子工程師所必須掌握的專門知識。本書共分12章,第l章---第8章主要介紹VHDL語言的基本知識和使用VHDL語言設計簡單邏輯電路的基本方法;第9章和第10章分別以定時器和接口電路設計為例,詳述了用VHDL語言設計復雜電路的步驟和過程;第11章簡單介紹了VHDL語言93版和87版的主要區(qū)別;第12章介紹了MAX+plus II的使用說明。 本書以數(shù)字邏輯電路設計為主線,用對比手法來說明數(shù)字邏輯電路的電原理圖和VHDL語言程序之間的對應關系,并列舉了眾多的實例。另外,還對設計中的有關技術,如仿真、綜合等作了相應說明。本書簡明扼要,易讀易懂。它可作為大學本科和研究生的教科書,也可以作為一般從事電子電路設計工程師的自學參考書。

    標簽: 硬件描述語言

    上傳時間: 2014-01-11

    上傳用戶:sz_hjbf

主站蜘蛛池模板: 禄丰县| 宿州市| 雷山县| 阜南县| 修文县| 花莲县| 沙河市| 香河县| 白水县| 汤阴县| 綦江县| 修文县| 许昌县| 珲春市| 老河口市| 筠连县| 青浦区| 泸州市| 朔州市| 张家界市| 临泽县| 衢州市| 天长市| 大洼县| 宜都市| 西昌市| 台前县| 恭城| 高尔夫| 昭苏县| 南岸区| 盖州市| 太保市| 平阴县| 丰宁| 陇川县| 阿克苏市| 临高县| 宽甸| 新化县| 海阳市|