8255內(nèi)部包括三個并行數(shù)據(jù)輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數(shù)據(jù)輸
標(biāo)簽: 8255 數(shù)據(jù)手冊
上傳時間: 2013-05-21
上傳用戶:隱界最新
射頻識別技術(shù)(RFID)是一種通過電磁耦合方式工作的無線識別系統(tǒng),具有保密性強(qiáng)、無接觸式信息傳遞等特點(diǎn),目前廣泛應(yīng)用于物流、公共交通、門禁控制等與人們生活密切相關(guān)的方方面面。 本論文的目的是開發(fā)出一款讀卡終端設(shè)備,支持IS014443標(biāo)準(zhǔn)中規(guī)定的TypeA、Type B兩種類型的卡,具有高級擴(kuò)展功能,也可以在硬件基礎(chǔ)上進(jìn)行增減,以適應(yīng)不同場合的需要。 讀卡器設(shè)計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實(shí)現(xiàn)。讀卡器終端具有網(wǎng)絡(luò)接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統(tǒng)并添加任務(wù)的模式實(shí)現(xiàn)讀卡器的各功能。通過對軟硬件的調(diào)試實(shí)現(xiàn)了RYID讀卡器原理樣機(jī)的硬件與軟件平臺構(gòu)律。
上傳時間: 2013-06-12
上傳用戶:450976175
uCOS-II在MSP430的移植功能詳細(xì)說明
上傳時間: 2013-06-21
上傳用戶:gaome
隨著計算機(jī)技術(shù)、半導(dǎo)體技術(shù)、微電子技術(shù)技術(shù)的不斷融合,嵌入式系統(tǒng)的應(yīng)用得到了迅猛發(fā)展。本文以嵌入式系統(tǒng)開發(fā)為背景,研究基于ARM和μC/OS-II的嵌入式系統(tǒng)及其在加密解密模塊中的應(yīng)用。 本文在介紹了嵌入式系統(tǒng)和硬件實(shí)現(xiàn)Rijndael算法的研究現(xiàn)狀之后,簡要概述了Rijndael加密算法的結(jié)構(gòu)、輪變換、密鑰擴(kuò)展和該加密模塊選用Rijndael算法的原因以及ARM系列微處理器選型和S3C44BOX芯片體系結(jié)構(gòu)、開發(fā)板平臺的選擇和板上主體硬件電路等相關(guān)內(nèi)容。 在深入地研究了Rijndael加密算法之后以及根據(jù)嵌入式系統(tǒng)的一般要求,本文設(shè)計了一個基于ARM和μC/OS-II的嵌入式加密模塊。該加密模塊采用了32位高性能ARM微處理器S3C44BOX為硬件核心,并以嵌入式實(shí)時操作系統(tǒng)μC/OS-II為軟件平臺,在ARM ADS1.2環(huán)境下進(jìn)行系統(tǒng)軟件開發(fā)。該加密模塊充分地利用了ARM微處理器性能高、功耗低和成本低的優(yōu)勢以及發(fā)揮了μC/OS-II可移植性好、穩(wěn)定性和可靠性高的優(yōu)點(diǎn)。 本文重點(diǎn)論述了嵌入式加密模塊BootLoader文件的裝載、I/O端口初始化、基于S3C44BOX微處理器的μC/OS-II移植及應(yīng)用軟件部分中任務(wù)和模塊的流程設(shè)計。在該加密模塊應(yīng)用軟件設(shè)計部分中,對各個任務(wù)的創(chuàng)建、定義、優(yōu)先級設(shè)置和事件的定義、對文件的操作進(jìn)行了設(shè)計,并且按照系統(tǒng)軟件設(shè)計的流程描述了模塊所有任務(wù)和部分子模塊的功能。
標(biāo)簽: ARM COS 嵌入式 加密系統(tǒng)
上傳時間: 2013-05-24
上傳用戶:Alibabgu
隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計方案,使用四個E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設(shè)計,通過前仿真和后仿真的驗(yàn)證.以30萬門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關(guān)鍵路徑延時,最終滿足設(shè)計要求.
標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計
上傳時間: 2013-07-16
上傳用戶:asdkin
隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶可編程能力,從而實(shí)現(xiàn)計算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實(shí)現(xiàn)了計算機(jī)可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機(jī)可編程并行接芯片8255的功能.
標(biāo)簽: FPGA 計算機(jī) 可編程 外圍接口
上傳時間: 2013-06-08
上傳用戶:asddsd
ucos-ii 在各種芯片上的移植例子,很經(jīng)典的。推薦下載。
上傳時間: 2013-07-10
上傳用戶:落到地上達(dá)一破爬
cadence 15.7安裝步驟及方法安裝步驟: 1、 證書生成 a、雙擊Crack->keygen.exe, b、HO
上傳時間: 2013-07-26
上傳用戶:xoxoliguozhi
該課題通過對開放式數(shù)控技術(shù)的全面調(diào)研和對運(yùn)動控制技術(shù)的深入研究,并針對國內(nèi)運(yùn)動控制技術(shù)的研究起步較晚的現(xiàn)狀,結(jié)合激光雕刻領(lǐng)域的具體需要,緊跟當(dāng)前運(yùn)動控制技術(shù)研究的發(fā)展趨勢,吸收了世界開放式數(shù)控技術(shù)和相關(guān)運(yùn)動控制技術(shù)的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強(qiáng)大的、具有很大柔性的四軸多功能運(yùn)動控制卡.該論文主要內(nèi)容如下:首先,通過對制造業(yè)、開放式數(shù)控系統(tǒng)、運(yùn)動控制卡等行業(yè)現(xiàn)狀的全面調(diào)研,基于對運(yùn)動系統(tǒng)控制技術(shù)的深入學(xué)習(xí),在比較了幾種常用的運(yùn)動控制方案的基礎(chǔ)上,確定了基于DSP和FPGA的運(yùn)動控制設(shè)計方案,并規(guī)劃了板卡的總體結(jié)構(gòu).其次,針對運(yùn)動控制中的一些具體問題,如高速、高精度、運(yùn)動平穩(wěn)性、實(shí)時控制以及多軸聯(lián)動等,在FPGA上設(shè)計了功能相互獨(dú)立的四軸運(yùn)動控制電路,仔細(xì)規(guī)劃并定義了各個寄存器的具體功能,設(shè)計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數(shù)器電路等,完全實(shí)現(xiàn)了S-曲線升降速運(yùn)動、自動降速點(diǎn)運(yùn)動、A/B相編碼器倍頻計數(shù)電路等特殊功能.再次,介紹了DSP在運(yùn)動控制中的作用,合理規(guī)劃了DSP指令的形成過程,并對DSP軟件的具體實(shí)現(xiàn)進(jìn)行了框架性的設(shè)計.然后,根據(jù)光電隔離原理設(shè)計了數(shù)字輸入/輸出電路;結(jié)合DAC原理設(shè)計了四路模擬輸出電路;實(shí)現(xiàn)了PCI接口電路的設(shè)計;并針對常見的干擾現(xiàn)象,提出了有效的抗干擾措施.最后,利用運(yùn)動控制卡強(qiáng)大的運(yùn)動控制功能,并針對激光雕刻行業(yè)進(jìn)行大幅圖形掃描時需要實(shí)時處理大量的圖形數(shù)據(jù)的特別需要,在板卡第四軸完全實(shí)現(xiàn)了激光控制功能,并基于FPGA內(nèi)部的16KBit塊RAM,開辟了大量數(shù)據(jù)區(qū)以便進(jìn)行大幅圖形的實(shí)時處理.
上傳時間: 2013-06-09
上傳用戶:youlongjian0
6.0版的Quartus? II軟件包括了由FPGA供應(yīng)商提供的第一款時序分析工具TimeQuest時序分析儀,為業(yè)界標(biāo)準(zhǔn)Synopsys設(shè)計約束(SDC)時序格式提供自然、全面的支持。這一最新版本還包括擴(kuò)展的團(tuán)隊設(shè)計功能,能夠有效管理高密度設(shè)計團(tuán)隊之間的協(xié)作。這些改進(jìn)迎合了當(dāng)今高密度90nm的設(shè)計要求,同時為滿足客戶對更高密度FPGA的需求以及Altera發(fā)展下一代65nm產(chǎn)品系列打下了基礎(chǔ)。
上傳時間: 2013-05-21
上傳用戶:sz_hjbf
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1