The RT9005A/B is a dual-output Linear regulator for DDR-SDRAM VDDQ supply and termination voltage VTT supply.
上傳時間: 2013-11-13
上傳用戶:lmq0059
The RT9018A/B is a high performance positive voltage regulator designed for use in applications requining very low Input voltage and very low dropout voltage at up to 3A(peak).
上傳時間: 2013-10-10
上傳用戶:geshaowei
多維多選擇背包問題(MMKP)是0-1背包問題的延伸,背包核已經(jīng)被用來設(shè)計解決背包問題的高效算法。目的是研究如何獲得一種背包核,并以此高效處理多維多選擇背包問題。首先給出了一種方法確定MMKP的核,然后闡述了利用核精確解決MMKP問題的B&B算法,列出了具體的算法步驟。在分析了算法的存儲復(fù)雜度后,將算法在各種實例上的運(yùn)行效果與目前解決MMKP問題的常用算法的運(yùn)行效果進(jìn)行了比較,發(fā)現(xiàn)本文的算法性能優(yōu)于以往任何算法。
上傳時間: 2013-11-20
上傳用戶:wangw7689
該電路集包括了從業(yè)界享有盛名的公司搜集到的大量最新電路,體現(xiàn)了豐富的設(shè)計思想。為便于讀者理解和應(yīng)用這些電路,本書幾乎對每個電路都附有簡要說明。$ C' I" t% P5 l3 V. l0 K, B 本書可供電子技術(shù)工作者、高等院校和中等專科學(xué)校師生、電子愛好者閱讀和參考。( H& s, \, z6 ~% D: @
上傳時間: 2013-10-19
上傳用戶:songnanhua
CPU在處理某一事件時,發(fā)生了另一事件請求CPU迅速去處理。CPU暫時中斷當(dāng)前的工作,轉(zhuǎn)去處理事件B。待CPU將事件B處理完畢后,再回到原來事件A被中斷的地方繼續(xù)處理事件A。這一處理過程稱為中斷。介紹用匯編和C語言兩語言的源程序,愿給大家?guī)韼椭?前面我已經(jīng)上傳了幾個程序,沒幾天卻失蹤了。但這次的不會失蹤,能保留上幾天。
上傳時間: 2014-12-31
上傳用戶:dianxin61
飛思卡爾智能車的舵機(jī)測試程序 #include <hidef.h> /* common defines and macros */#include <MC9S12XS128.h> /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void) { CLKSEL=0X00; PLLCTL_PLLON=1; //鎖相環(huán)電路允許位 SYNR=0x00 | 0x01; //SYNR=1 REFDV=0x80 | 0x01; POSTDIV=0x00; _asm(nop); _asm(nop); while(!(CRGFLG_LOCK==1)); CLKSEL_PLLSEL =1; } void PWM_01(void) { //舵機(jī)初始化 PWMCTL_CON01=1; //0和1聯(lián)合成16位PWM; PWMCAE_CAE1=0; //選擇輸出模式為左對齊輸出模式 PWMCNT01 = 0; //計數(shù)器清零; PWMPOL_PPOL1=1; //先輸出高電平,計數(shù)到DTY時,反轉(zhuǎn)電平 PWMPRCLK = 0X40; //clockA 不分頻,clockA=busclock=16MHz;CLK B 16分頻:1Mhz PWMSCLA = 0x08; //對clock SA 16分頻,pwm clock=clockA/16=1MHz; PWMCLK_PCLK1 = 1; //選擇clock SA做時鐘源 PWMPER01 = 20000; //周期20ms; 50Hz; PWMDTY01 = 1500; //高電平時間為1.5ms; PWME_PWME1 = 1;
上傳時間: 2013-11-04
上傳用戶:狗日的日子
MiniGUI用戶手冊
上傳時間: 2013-10-19
上傳用戶:xa_lgy
MiniGUI用戶手冊
上傳時間: 2014-01-01
上傳用戶:atdawn
這是一些設(shè)計程序,如果你會一些調(diào)試方面的東西,把這個看懂了,結(jié)合硬件就可以實現(xiàn)了
上傳時間: 2013-11-18
上傳用戶:lml1234lml
附件有二個文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計規(guī)則 18 PCB設(shè)計注意事項 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關(guān)的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯誤(共 19 項) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯誤類型 28 dxp2004教程第二部份 路設(shè)計自動化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計中各種工作交由計算機(jī)來協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個 32 位產(chǎn)品是第一個包含 5 個核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗證的混合信號仿真,又有了 PCB 信號完整性 分析的板級仿真,構(gòu)成從電路設(shè)計到真實板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對設(shè)計過程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過設(shè)計檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計及打印這些功能有機(jī)地結(jié)合在一起,提供了一個集成開發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計實驗原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫和 PCB 封裝庫,并且為設(shè)計新的器件提供了封裝向?qū)С绦颍喕朔庋b設(shè)計過程。 4 、提供了層次原理圖設(shè)計方法,支持“自上向下”的設(shè)計思想,使大型電路設(shè)計的工作組開發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計規(guī)則檢查)工具能幫助設(shè)計者更快地查出和改正錯誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計的功能,這好似以前的版本所沒有提供的功能。
上傳時間: 2015-01-01
上傳用戶:zhyfjj
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1