對NC Verilog的基本介紹,詳細(xì)的圖解,非常適合初學(xué)者使用,一個word文檔和一個pdf文檔
標(biāo)簽: Verilog
上傳時間: 2014-01-19
上傳用戶:bcjtao
nc verilog 的使用說明和實(shí)例,對于實(shí)用nc來進(jìn)行仿真進(jìn)行了詳細(xì)說明。
標(biāo)簽: verilog nc 使用說明
上傳時間: 2017-01-02
上傳用戶:趙云興
這個手冊將向你介紹使用NC-Verilog simulator和SimVision。
標(biāo)簽: NC-Verilog simulator SimVision
上傳時間: 2017-07-22
上傳用戶:daoxiang126
Cadence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具
標(biāo)簽: NC-Verlog NC-VHDL NC-SIM 1.150
上傳時間: 2013-05-26
上傳用戶:jacking
標(biāo)簽: 機(jī)械系統(tǒng) 動態(tài)分析
上傳時間: 2013-07-22
上傳用戶:eeworm
本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實(shí)現(xiàn)方法。時間交織器與解交織器的硬件實(shí)現(xiàn)可以有幾種實(shí)現(xiàn)方案,本文對其性能進(jìn)行了分析比較,選擇了一種工程中實(shí)用的設(shè)計方案進(jìn)行設(shè)計,并將設(shè)計結(jié)果以FPGA設(shè)計驗(yàn)證。時間解交織器的交織速度、電路面積、占用內(nèi)存、是設(shè)計中主要因素,文中采用了單口SRAM實(shí)現(xiàn),減少了對存儲器的使用,利用lC設(shè)計的優(yōu)化設(shè)計方法來改善電路的面積。硬件實(shí)現(xiàn)是采用工業(yè)EDA標(biāo)準(zhǔn)Top-to-Down設(shè)計思想來設(shè)計時間解交織,使用verilogHDL硬件描述語言來描述解交織器,用Cadence NC-Verilog進(jìn)行仿真,Debussy進(jìn)行debug,在Altera公司的FPGA開發(fā)板上進(jìn)行測試,然后用ASIC實(shí)現(xiàn)。測試結(jié)果證明:時間解交織器的輸出正確,實(shí)現(xiàn)速度較快,占用面積較小。
標(biāo)簽: FPGA 算法研究
上傳時間: 2013-04-24
上傳用戶:梧桐
EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。
標(biāo)簽: EDA 編輯 邏輯
上傳時間: 2013-11-19
上傳用戶:wxqman
上傳時間: 2013-10-11
上傳用戶:1079836864
IC電話卡計費(fèi)系統(tǒng),基于UNIX系統(tǒng)的NC—Verilog的硬件開發(fā)。
標(biāo)簽: 電話卡 計費(fèi)系統(tǒng)
上傳時間: 2014-01-21
上傳用戶:yulg
《集成電路設(shè)計制造中EDA工具實(shí)用教程》共17章,分為三個部分。第一部分介紹半導(dǎo)體工藝和半導(dǎo)體器件仿真工具,分別介紹了Synopsys公司的TSUPREM4/MEDICI,ISE TCAD和Silvaco公司的Athena/Atlas等TCAD工具及其使用,并以ESD靜電放電防護(hù)器件的設(shè)計及驗(yàn)證為實(shí)例介紹這些軟件工具的應(yīng)用。第二部分介紹了模擬集成電路設(shè)計工具的應(yīng)用,輔以典型模擬IC電路的設(shè)計實(shí)例,以Cadence設(shè)計流程中的工具為主,同時也介紹了業(yè)界常用的Synopsys的Hspice電路仿真工具和Mentor Graphics的Calibre版圖驗(yàn)證工具。第三部分為數(shù)字集成電路的設(shè)計工具使用教程,分別介紹了用Matlab進(jìn)行系統(tǒng)級驗(yàn)證、用ModelSim和NC-Verilog進(jìn)行HDL描述和仿真、用Xilinx ISE進(jìn)行EPGA驗(yàn)證設(shè)計、用Synopsys的Design Compiler工具進(jìn)行邏輯綜合以及使用Cadence的SE和SOC Encounter進(jìn)行IC后端設(shè)計等。最后介紹了可測性設(shè)計的基本概念和流程。
標(biāo)簽: 集成電路 eda
上傳時間: 2022-07-16
上傳用戶:zhaiyawei
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1