亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

NXP的無(wú)感<b>FOC</b>算法

  • 太陽能光伏并網(wǎng)發(fā)電系統(tǒng)的分析與研究.rar

    隨著全球能源危機和環(huán)境污染問題的日益嚴重,開發(fā)利用清潔的可再生能源勢在必行。太陽能是當(dāng)前世界上最清潔、最現(xiàn)實、大規(guī)模開發(fā)利用最有前景的可再生能源之一。其中太陽能光伏利用受到世界各國的普遍關(guān)注,而太陽能光伏并網(wǎng)發(fā)電是太陽能光伏利用的主要發(fā)展趨勢,必將得到快速的發(fā)展。此外,高性能的數(shù)字信號處理芯片(DSP)的出現(xiàn),使得一些先進的控制策略應(yīng)用于光伏并網(wǎng)逆變器成為可能。本論文就是在此背景下,對太陽能并網(wǎng)發(fā)電系統(tǒng)中的核心器件并網(wǎng)逆變器進行了較為深入的研究,具有重要的現(xiàn)實意義。 太陽能光伏并網(wǎng)發(fā)電系統(tǒng)的兩個核心部分是太陽能電池板的最大功率點跟蹤(MPPT)控制和光伏并網(wǎng)逆變控制。 首先,本文對太陽能電池的工作原理及工作特性進行介紹,詳細分析太陽能電池工作的等效電路和數(shù)學(xué)模型。 其次,本文對幾種傳統(tǒng)的最大功率點跟蹤(MPPT)控制算法進行了研究、分析和比較,提出各自優(yōu)缺點。基于最大功率跟蹤過程的快速性和穩(wěn)定性,設(shè)計采用改進的間歇掃描法來實現(xiàn)光伏發(fā)電系統(tǒng)中太陽能電池的最大功率輸出,以提高系統(tǒng)的性能和最大功率點跟蹤速度。 再次,針對既可獨立運行又可并網(wǎng)運行的單相光伏逆變器,本文采用有效值外環(huán)、瞬時值內(nèi)環(huán)的控制方法,既保證了逆變器輸出的靜態(tài)誤差為零,又保證了逆變器良好的輸出波形。給出了同時滿足獨立和并網(wǎng)兩種運行模式的輸出濾波器結(jié)構(gòu)和元件參數(shù)的計算過程,并通過仿真和實驗驗證了設(shè)計的合理性。 隨后,詳細討論了并網(wǎng)過程中的軟件鎖相環(huán)技術(shù),對鎖相環(huán)電路的組成、工作原理進行了研究,實驗結(jié)果表明此方法可靠有效,能使逆變器輸出電流與電網(wǎng)電壓完全同相,達到功率因數(shù)為1的目的。 最后,采用TI公司的TMS320LF2407A作為主控芯片,研制完成1.5kW實驗樣機,分別得出了獨立運行和并網(wǎng)運行時的實驗結(jié)果,結(jié)果表明,所采用的控制策略和設(shè)計的硬件電路能夠滿足設(shè)計要求,系統(tǒng)可安全、穩(wěn)定運行。

    標(biāo)簽: 太陽能光伏 并網(wǎng)發(fā)電

    上傳時間: 2013-05-18

    上傳用戶:uuuuuuu

  • 3kW光伏并網(wǎng)逆變器最大功率點跟蹤控制的研究.rar

    光伏發(fā)電是集開發(fā)可再生能源、改善生態(tài)環(huán)境于一體的重大課題,有巨大的經(jīng)濟、社會效益和學(xué)術(shù)研究價值。 本文首先介紹了3kW光伏并網(wǎng)逆變器系統(tǒng)的組成和結(jié)構(gòu)。3kW光伏并網(wǎng)逆變器采用兩級式結(jié)構(gòu),主電路由前級Boost變換器和后級的單相逆變橋組成。控制部分以DSP(DSP56F803)為核心,實現(xiàn)了光伏陣列最大功率點的跟蹤控制,以及產(chǎn)生與電網(wǎng)壓同頻同相的正弦電流,實現(xiàn)并網(wǎng)的功能。本文重點對逆變器系統(tǒng)的最大功率點跟蹤(MPPT)控制進行研究。 針對基于外特性建立的光伏陣列模型雖然簡單、參數(shù)易解,但精度低的問題,本文建立了基于物理特性的光伏陣列模型,并考慮光照強度、環(huán)境溫度對光伏陣列的影響,模型參數(shù)與實際參數(shù)嚴格對應(yīng)。將幾種最大功率點跟蹤算法應(yīng)用于所建立的光伏陣列模型使用MATLAB進行仿真,分析仿真結(jié)果,比較各種算法的優(yōu)缺點,總結(jié)出每種算法所適用的環(huán)境,并給出了最大功率點跟蹤控制在并網(wǎng)逆變器系統(tǒng)的實現(xiàn)策略。 設(shè)計了適用于額定功率為100W的光伏陣列最大功率點跟蹤的Boost電路,分別給出了利用PIC單片機16F873實現(xiàn)擾動觀察法和增量電導(dǎo)法的程序流程圖,實現(xiàn)了這兩種算法控制下光伏陣列的最大功率點跟蹤,并分析了兩種算法的跟蹤性能。

    標(biāo)簽: 3kW 光伏并網(wǎng) 逆變器

    上傳時間: 2013-04-24

    上傳用戶:fudong911

  • 自抗擾控制器在溫控系統(tǒng)中的實用化研究及應(yīng)用.rar

    本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預(yù)估器和前饋控制展開研究。為了提高控制器的穩(wěn)定性和魯棒性,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器,將其應(yīng)用于大時滯溫度控制系統(tǒng),并在此基礎(chǔ)上設(shè)計了吹塑機控制系統(tǒng)解決方案,通過大量的理論研究、仿真和實驗,實現(xiàn)了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術(shù)和溫度控制的現(xiàn)狀以及溫度控制的特點。 2.研究了ADRC的發(fā)展史,深入了解ADRC的原理與優(yōu)點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數(shù)調(diào)節(jié)理論不完善,阻礙了其廣泛應(yīng)用。 3.通過MATLAB仿真,得到ADRC參數(shù)之間的內(nèi)在規(guī)律,通過將ADRC的參數(shù)統(tǒng)一到一個時間因子上,達到簡化調(diào)節(jié)參數(shù)個數(shù)的目的,從而降低調(diào)試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數(shù)調(diào)節(jié)規(guī)律的可行性。 4.自抗擾控制器在大時滯溫控上的應(yīng)用,以前文獻一般將時滯環(huán)節(jié)等效成一階慣性環(huán)節(jié),這樣就要求增加ADRC的階次,增加了調(diào)節(jié)參數(shù)個數(shù),在參數(shù)調(diào)節(jié)理論不完善的情況下無疑是增加了調(diào)試難度。本文將ADRC分別與Smith預(yù)估器和前饋控制器相結(jié)合,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優(yōu)點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應(yīng)用上的一次創(chuàng)新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結(jié)果表明前饋ADRC控制器在穩(wěn)定性、魯棒性等方面都優(yōu)于PIDXH控制器。 6.研究了吹塑機控制系統(tǒng)解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。

    標(biāo)簽: 自抗擾 控制器 溫控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:1234xhb

  • 基于DSP的光伏并網(wǎng)發(fā)電系統(tǒng)研究.rar

    隨著能源消耗的不斷增長和生態(tài)環(huán)境的日益惡化,世界各國都在積極尋找一種可持續(xù)發(fā)展且無污染的新能源。太陽能作為一種高效無污染的新能源,尤其受到人類的重視。近年來,許多國家都非常重視發(fā)展太陽能光伏發(fā)電系統(tǒng),光伏并網(wǎng)發(fā)電技術(shù)已成為太陽能光伏應(yīng)用的主流。本文對光伏并網(wǎng)發(fā)電系統(tǒng)進行了詳細介紹,并對其控制方法進行了研究。太陽能光伏并網(wǎng)發(fā)電系統(tǒng)的兩大核心部分是太陽能電池板的最大功率點跟蹤(MPPT)控制和光伏并網(wǎng)逆變控制。首先,本文對太陽能電池的工作原理及工作特性進行介紹,詳細分析太陽能電池工作的等效電路和數(shù)學(xué)模型。其次,本文對幾種傳統(tǒng)的最大功率點跟蹤(MPPT)控制算法進行了研究、分析和比較,提出各自優(yōu)缺點。基于最大功率跟蹤過程的快速性和穩(wěn)定性,設(shè)計采用逐步逼近法實現(xiàn)光伏發(fā)電系統(tǒng)中太陽能電池的最大功率輸出,以提高系統(tǒng)的性能和最大功率點跟蹤速度。再次,基于光伏并網(wǎng)逆變器的控制目標(biāo),研究了光伏并網(wǎng)逆變器的常用控制方法,參考國內(nèi)外資料,選擇重復(fù)-PI控制作為光伏并網(wǎng)逆變器的控制策略。最后,基于TMS320LF2407高速數(shù)字信號處理器,設(shè)計光伏并網(wǎng)發(fā)電系統(tǒng),給出系統(tǒng)的硬件參數(shù)和軟件流程圖,并針對實驗和仿真波形進行分析。

    標(biāo)簽: DSP 光伏并網(wǎng)發(fā)電 系統(tǒng)研究

    上傳時間: 2013-06-06

    上傳用戶:lo25643

  • 基于DSP控制的三電平逆變器的研究.rar

    高壓變頻調(diào)速技術(shù)節(jié)能效果顯著,多電平逆變器是其常用的一種電路拓撲形式。三電平逆變器能降低功率器件耐壓要求、降低諧波含量,普遍地采用電壓空間矢量脈寬調(diào)制的控制策略。將DSP數(shù)字控制技術(shù)應(yīng)用于三電平逆變器不僅簡化了系統(tǒng)的硬件結(jié)構(gòu),提高系統(tǒng)性能,還可以實現(xiàn)系統(tǒng)的優(yōu)化控制。 本文首先簡要介紹了三電平逆變器的拓撲結(jié)構(gòu)和控制策略,并闡述了二極管箝位式三電平逆變器電路結(jié)構(gòu)和電壓空間矢量脈寬調(diào)制控制策略的實現(xiàn)方法。在此基礎(chǔ)上,通過對逆變器的工作過程分析,建立了逆變器的數(shù)學(xué)模型。并提出了一種能控制逆變器直流側(cè)電容中點電位平衡并且能降低開關(guān)損耗的電壓空間矢量脈寬調(diào)制方法。 本文在綜述人工神經(jīng)網(wǎng)絡(luò)技術(shù)的基礎(chǔ)上,提出一種基于復(fù)合人工神經(jīng)網(wǎng)絡(luò)的電壓空間矢量脈寬調(diào)制算法,充分利用人工神經(jīng)網(wǎng)絡(luò)的快速并行處理能力、學(xué)習(xí)能力,縮短了計算時間,降低了由控制延時引起的諧波成分。最后在MATIAB/Simulink環(huán)境下,結(jié)合ANN工具箱建立了仿真模型。仿真結(jié)果證明了基于復(fù)合人工神經(jīng)網(wǎng)絡(luò)算法的可行性。 本文進行了三電平逆變器的主電路、開關(guān)器件驅(qū)動電路、電流電壓檢測電路和保護電路等的設(shè)計。根據(jù)三電平逆變器主電路功率開關(guān)多,驅(qū)動信號不能共地的特點,本文設(shè)計一種利用光耦隔離驅(qū)動功率開關(guān)器件的驅(qū)動保護電路,降低電磁干擾,并在過流等異常情況下實時保護功率開關(guān)器件。最后以TMS320LF2407DSP為數(shù)字控制平臺,實現(xiàn)了三電平逆變器的電壓空間矢量脈寬調(diào)制控制策略。

    標(biāo)簽: DSP 控制 三電平逆變器

    上傳時間: 2013-07-07

    上傳用戶:natopsi

  • 基于FPGA利用FFT算法實現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導(dǎo)航系統(tǒng)的建設(shè),衛(wèi)星導(dǎo)航的應(yīng)用將普及到各個行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導(dǎo)航接收機的研究與設(shè)計是該領(lǐng)域的一個研究熱點。在接收機的設(shè)計中,對于成熟技術(shù)將利用ASIC芯片進行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術(shù),特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進行了其中一個捕獲通道的設(shè)計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關(guān)鍵因素,尤其是在高動態(tài)和實時性要求高的應(yīng)用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關(guān)法基礎(chǔ)上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結(jié)構(gòu)設(shè)計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設(shè)計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設(shè)計時,合理地采用FPGA設(shè)計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導(dǎo)航研究所承擔(dān)的國家863課題“利用多徑信號提高GNSS接收機性能的新技術(shù)研究”中關(guān)于接收機信號捕獲算法的一部分,對接收機的設(shè)計具有一定的參考價值。

    標(biāo)簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

  • 基于FPGA的Turbo碼編譯碼器設(shè)計.rar

    作為性能優(yōu)異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實現(xiàn)的算法,將實驗室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點: 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計實現(xiàn),得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-05-31

    上傳用戶:huyiming139

  • 基于FPGA的GSM解擴解調(diào)的設(shè)計與實現(xiàn).rar

    擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點,在近年來得到了迅速的發(fā)展。論文針對直擴通信系統(tǒng)中偽碼和載波同步問題而展開,研究了直擴系統(tǒng)的結(jié)構(gòu)、性能及完成了相關(guān)參數(shù)的計算,改進了包絡(luò)算法,設(shè)計了解擴和解調(diào)器,最后用ISE9.1實現(xiàn)了解擴和解調(diào)器的仿真波形,驗證了設(shè)計的正確性。 論文研究了擴頻通信系統(tǒng)的特點、國內(nèi)外發(fā)展現(xiàn)狀及理論基礎(chǔ),完成了DS-QPSK接收機的解擴器和解調(diào)器的設(shè)計與實現(xiàn)。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結(jié)構(gòu)、性能及其完成了相關(guān)參數(shù)的計算,完成了數(shù)字下變頻器、偽碼發(fā)生電路、偽碼相關(guān)積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調(diào)整電路的設(shè)計,并在ISE9.1編程綜合得到仿真結(jié)果,驗證了設(shè)計的正確性。由于相關(guān)積分包絡(luò)算法是整個系統(tǒng)的基礎(chǔ)和核心,為了減少時延和系統(tǒng)所占硬件資源,改進了包絡(luò)算法并得到了仿真驗證。結(jié)果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統(tǒng)的優(yōu)化起著決定性的作用。論文給出了偽碼同步的仿真結(jié)果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調(diào)器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數(shù)控振蕩器、反正切鑒頻器、環(huán)路濾波器的設(shè)計并得到了相關(guān)的仿真波形,實現(xiàn)了載波的跟蹤,給出了仿真結(jié)果及資源占用情況,對系統(tǒng)實現(xiàn)過程中的一些經(jīng)驗進行了總結(jié)。最后是對論文工作的一些總結(jié)和對今后工作的展望。

    標(biāo)簽: FPGA GSM 解調(diào)

    上傳時間: 2013-06-13

    上傳用戶:924484786

  • 基于FPGA的模糊PID控制算法的研究及實現(xiàn).rar

    PID算法自從問世以來,一直受到廣泛的關(guān)注。隨著現(xiàn)代控制理論及智能控制技術(shù)的發(fā)展,PID算法也得到了長足的發(fā)展。結(jié)合傳統(tǒng)的PID控制算法,針對特定的控制領(lǐng)域,出現(xiàn)了一些新的控制算法,模糊PID控制算法就是在此基礎(chǔ)上漸漸形成并凸顯其控制特色。 同時隨著微電子技術(shù)的發(fā)展,現(xiàn)場可編程邏輯器件FPGA的發(fā)展及其EDA技術(shù)的日漸成熟,為集成控制芯片開拓了廣闊的發(fā)展空間。FPGA的發(fā)展為基于硬件的算法模塊的實現(xiàn)提供了可能性,同時節(jié)省了外圍的電路,使算法模塊的集成度大大提高。 本文針對當(dāng)前國內(nèi)外在算法研究方面的熱點問題,對模糊PID算法進行了深入的分析和研究。通過對汽輪機調(diào)節(jié)系統(tǒng)的結(jié)構(gòu)分析,對其進行了數(shù)學(xué)建模。采用某汽輪機的實際設(shè)計運行參數(shù),利用Matlab仿真軟件,對該汽輪機的數(shù)學(xué)模型進行了甩負荷動態(tài)特性仿真。仿真結(jié)果表明,模糊PID可以更好地解決汽輪發(fā)電機組在甩負荷過程中由于機組轉(zhuǎn)子飛升量太大而導(dǎo)致危急保安裝置動作,使得汽輪發(fā)電機組意外停機的問題,能夠保證汽輪發(fā)電機組在意外甩負荷時機組正常的機械運轉(zhuǎn)。根據(jù)模糊控制理論的特點及EDA技術(shù)和FPGA可編程邏輯器件的發(fā)展現(xiàn)狀,提出了在FPGA上實現(xiàn)模糊PID算法的具體實現(xiàn)方案。在綜合分析算法特性的基礎(chǔ)上,選擇Altera公司生產(chǎn)的CycloneⅡ系列中的EP2C35F672C6作為目標(biāo)芯片,利用分層模塊化設(shè)計思想,在Altera公司提供的QuartusⅡ開發(fā)環(huán)境中,利用原理圖設(shè)計輸入和VHDL設(shè)計輸入相結(jié)合的方式實現(xiàn)了模糊PID控制算法,同時分別對實現(xiàn)的各個功能模塊和整個算法模塊進行了功能時序仿真。根據(jù)仿真結(jié)果分析,該設(shè)計實現(xiàn)了的模糊PID控制功能。 該控制算法模塊的FPGA實現(xiàn)很好的避免了因CPU或者其它問題導(dǎo)致算法程序跑飛、程序死循環(huán)、復(fù)位不可靠等問題,提高了控制的可靠性。同時加強了模塊的通用性,減少了系統(tǒng)硬件開發(fā)周期,節(jié)省了外圍設(shè)備的電路,降低了設(shè)計開發(fā)成本。

    標(biāo)簽: FPGA PID 模糊

    上傳時間: 2013-07-21

    上傳用戶:thinode

  • GSM接收機同步技術(shù)研究與基于FPGA和DSP的接收機設(shè)計.rar

    GSM是全球使用最為廣泛的一種無線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現(xiàn)離不開系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對GSM基帶同步技術(shù)進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當(dāng)前通信領(lǐng)域引入注目的熱點之一。長期以來,GSM的接收和解調(diào)都是由專用的ASIC芯片來完成的,通過軟件來實現(xiàn)GSM接收機的基帶算法,體現(xiàn)了軟件無線電技術(shù)的思想,選擇用它們來實現(xiàn)的GSM接收機具有靈活、可靠、擴展性好的優(yōu)點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設(shè)計, @@  主要內(nèi)容包括: @@ 通過相關(guān)理論知識的學(xué)習(xí),設(shè)計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡(luò)檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關(guān)和復(fù)相關(guān)兩種方法;對頻率同步,給出了一種對FB運用相關(guān)運算來精確估計頻率誤差的算法。 @@ 設(shè)計了使用GSM射頻收發(fā)芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發(fā)板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設(shè)計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設(shè)計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發(fā)平臺來完成基帶數(shù)據(jù)的處理。針對ALTERA EP2S180開發(fā)平臺模數(shù)轉(zhuǎn)換器AD9433的特點使用THS4501設(shè)計了單獨的差分運算放大器模塊;設(shè)計了平臺的數(shù)據(jù)存儲方案并將該平臺得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設(shè)計了基于RF前端+DSP的GSM接收機方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數(shù)據(jù)的處理。設(shè)計了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲方案。 @@ 給出了接收機硬件測試的結(jié)果,從多方面驗證了所設(shè)計硬件平臺的可靠性。 @@關(guān)鍵詞:GSM接收機;同步;RF; FPGA;DSP;

    標(biāo)簽: FPGA GSM DSP

    上傳時間: 2013-07-01

    上傳用戶:sh19831212

主站蜘蛛池模板: 资中县| 安阳县| 民县| 灵武市| 三台县| 祁连县| 灯塔市| 通渭县| 义乌市| 利津县| 郸城县| 梅河口市| 临安市| 衡南县| 文成县| 丰宁| 永川市| 龙海市| 方城县| 千阳县| 米脂县| 武平县| 友谊县| 天峨县| 油尖旺区| 曲水县| 洱源县| 江达县| 龙州县| 武乡县| 余江县| 霸州市| 泰安市| 海安县| 昭苏县| 甘谷县| 合川市| 彭州市| 若尔盖县| 阿城市| 塔河县|