亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Note

  • XAPP944 - 將Xilinx CoolRunner-II CPLD用作數據流開關

      This application Note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch that can quickly and reliably select between different MPEG video sources. Thesource code for the design is available on the Xilinx website, and is linked from the “VHDLCode” section. The code can be expanded by the user to perform additional operations usingthe remaining CPLD resources

    標簽: CoolRunner-II Xilinx XAPP CPLD

    上傳時間: 2013-12-16

    上傳用戶:qwer0574

  • XAPP1065 - 利用Spartan-6 FPGA設計擴頻時鐘發生器

      Consumer display applications commonly use high-speed LVDS interfaces to transfer videodata. Spread-spectrum clocking can be used to address electromagnetic compatibility (EMC)issues within these consumer devices. This application Note uses Spartan®-6 FPGAs togenerate spread-spectrum clocks using the DCM_CLKGEN primitive.

    標簽: Spartan XAPP 1065 FPGA

    上傳時間: 2013-11-01

    上傳用戶:hjkhjk

  • XAPP740利用AXI互聯設計高性能視頻系統

    This application Note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX  and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board

    標簽: XAPP 740 AXI 互聯

    上傳時間: 2013-11-23

    上傳用戶:shen_dafa

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application Note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-06

    上傳用戶:wentianyou

  • CPLD庫指南

    Xilinx is disclosing this user guide, manual, release Note, and/or specification (the “Documentation”) to you solely for use in the development of designs to operate with Xilinx hardware devices. You may not reproduce, distribute, republish, download, display, post, or transmit the Documentation in any form or by any means including, but not limited to, electronic, mechanical, photocopying, recording, or otherwise, without the prior written consent of Xilinx. Xilinx expressly disclaims any liability arising out of your use of the Documentation. Xilinx reserves the right, at its sole discretion, to change the Documentation without notice at any time. Xilinx assumes no obligation to correct any errors contained in the Documentation, or to advise you of any corrections or updates. Xilinx expressly disclaims any liability in connection with technical support or assistance that may be provided to you in connection with the Information.  

    標簽: CPLD

    上傳時間: 2014-12-05

    上傳用戶:qazxsw

  • Hyperlynx仿真應用:阻抗匹配

    Hyperlynx仿真應用:阻抗匹配.下面以一個電路設計為例,簡單介紹一下PCB仿真軟件在設計中的使用。下面是一個DSP硬件電路部分元件位置關系(原理圖和PCB使用PROTEL99SE設計),其中DRAM作為DSP的擴展Memory(64位寬度,低8bit還經過3245接到FLASH和其它芯片),DRAM時鐘頻率133M。因為頻率較高,設計過程中我們需要考慮DRAM的數據、地址和控制線是否需加串阻。下面,我們以數據線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導入主芯片DSP的數據線D0腳模型。左鍵點芯片管腳處的標志,出現未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應管腳。 3http://bbs.elecfans.com/ 電子技術論壇 http://www.elecfans.com 電子發燒友點OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數據線對應管腳和3245的對應管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因為我們使用四層板,在表層走線,所以要選用“Microstrip”,然后點“Value”進行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠直線間距1.4inch,對線長為1.7inch)。現在模型就建立好了。仿真及分析下面我們就要為各點加示波器探頭了,按照下圖紅線所示路徑為各測試點增加探頭:為發現更多的信息,我們使用眼圖觀察。因為時鐘是133M,數據單沿采樣,數據翻轉最高頻率為66.7M,對應位寬為7.58ns。所以設置參數如下:之后按照芯片手冊制作眼圖模板。因為我們最關心的是接收端(DRAM)信號,所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設計。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個Note里指出,芯片可以承受最高5.6V,最低-2.0V信號(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數據線沒有串阻可以滿足設計要求,而其他的56位都是一對一,經過仿真沒有串阻也能通過。于是數據線不加串阻可以滿足設計要求,但有一點需注意,就是寫數據時因為存在回沖,DRAM接收高電平在位中間會回沖到2V。因此會導致電平判決裕量較小,抗干擾能力差一些,如果調試過程中發現寫RAM會出錯,還需要改版加串阻。

    標簽: Hyperlynx 仿真 阻抗匹配

    上傳時間: 2013-12-17

    上傳用戶:debuchangshi

  • 產品檢測中裕度和校準的樂趣

    Abstract: This application Note presents an overview of electronic margining and its value in detectingpotential system failures before a product ships from the factory. It is a calibration method that effectivelypredicts and allows adjustments to improve product quality. Margining also can be used to sort productsinto performance levels, allowing premium products to be sold at premium prices. We discuss thedownside of sorting and suggest alternative ways to segregate products.

    標簽: 產品檢測 校準

    上傳時間: 2014-01-22

    上傳用戶:lhw888

  • 新一代儀表和電流檢測放大器

    Abstract: This application Note discusses the REF pin functionality in the indirect current-feedbackarchitecture for instrumentation amplifiers. This article compares the importance of a REF buffer in a

    標簽: 儀表 電流檢測放大器

    上傳時間: 2015-01-03

    上傳用戶:時代將軍

  • 高精度溫度測量鉑電阻溫度探測器(PRTDs)和??ADC

    Abstract: Many modern industrial, medical, and commercial applications require temperature measurements in the extended temperature rangewith accuracies of ±0.3°C or better, performed with reasonable cost and often with low power consumption. This article explains how platinumresistance temperature detectors (PRTDs) can perform measurements over wide temperature ranges of -200°C to +850°C, with absolute accuracyand repeatability better than ±0.3°C, when used with modern processors capable of resolving nonlinear mathematical equation quickly and costeffectively. This article is the second installment of a series on PRTDs. For the first installment, please read application Note 4875, "High-Accuracy Temperature Measurements Call for Platinum Resistance Temperature Detectors (PRTDs) and Precision Delta-Sigma ADCs."

    標簽: PRTDs ADC 高精度 溫度測量

    上傳時間: 2013-11-06

    上傳用戶:WMC_geophy

  • 智能照明控制器測量環境光線

    Abstract: This application Note explains how to design an intelligent lighting controller that senses and measures the ambient lightlevel with an ambient light sensor (ALS). Equipped with a real-time clock (RTC), the controller also knows when to turn lighting on oroff at specified times. The system presented in this document can be used to control all luminaires that are mains-supply operated.Controller software is also provided in hex format.

    標簽: 智能照明控制器 測量 環境光線

    上傳時間: 2013-11-18

    上傳用戶:AbuGe

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国语对白精品一区二区| 欧美一区国产二区| 一本色道婷婷久久欧美| 欧美国产视频日韩| 亚洲国产裸拍裸体视频在线观看乱了中文 | 久久国产精品一区二区三区四区| 国产精品二区影院| 欧美日韩精品系列| 国产精品社区| 国产综合久久久久久鬼色| 国产欧美日韩| 亚洲大胆在线| 影音先锋日韩资源| 亚洲区免费影片| 久久国产精品亚洲77777| 欧美伦理a级免费电影| 久久久欧美一区二区| 国产精品一区二区男女羞羞无遮挡| 国产精品免费小视频| 国产农村妇女毛片精品久久莱园子 | 亚洲成色999久久网站| 欧美日韩国产免费观看| 亚洲小说欧美另类婷婷| 亚洲久久视频| 亚洲成人在线免费| 狠狠久久综合婷婷不卡| 欧美日韩在线亚洲一区蜜芽| 免费在线亚洲| 午夜精品久久久久久久白皮肤 | 在线不卡中文字幕| 国产精品毛片大码女人| 欧美成年人视频网站| 亚洲香蕉视频| 亚洲午夜精品一区二区三区他趣| 亚洲激情综合| 亚洲综合欧美日韩| 欧美一区二区视频97| 欧美中文字幕精品| 猛男gaygay欧美视频| 欧美韩日一区二区三区| 欧美高清在线观看| 国产精品国产亚洲精品看不卡15 | 亚洲国产第一页| 国模套图日韩精品一区二区| 国产视频在线一区二区| 亚洲国产美国国产综合一区二区| 激情自拍一区| 篠田优中文在线播放第一区| 久久亚洲综合网| 国产精品伊人日日| 最新中文字幕一区二区三区| 亚洲午夜伦理| 欧美日韩国产在线观看| 一区二区在线看| 久久av红桃一区二区小说| 欧美国产日韩免费| 经典三级久久| 久久免费高清视频| 国产日韩精品一区| 欧美一级理论片| 欧美精品色网| 亚洲国产欧美日韩另类综合| 欧美一区二区三区四区高清| 国产精品久久久久免费a∨大胸 | 最近中文字幕mv在线一区二区三区四区 | 亚洲精品综合精品自拍| 久久成人免费日本黄色| 国产精品综合视频| 亚洲欧美日韩另类| 国产亚洲激情视频在线| 欧美一站二站| 亚洲大片av| 欧美日韩成人在线视频| 99riav久久精品riav| 亚洲另类在线一区| 国产精品99久久不卡二区| 国产一区二区三区日韩欧美| 久久激情五月激情| 欧美bbbxxxxx| 欧美美女福利视频| 亚洲淫性视频| 在线日本欧美| 亚洲专区欧美专区| 欧美精品在线一区二区| 欧美一进一出视频| 狠狠爱综合网| 亚洲精品久久久久| 国产精品久久一卡二卡| 久久国内精品自在自线400部| 国产欧美一区二区视频| 久久久久国产一区二区| 国产精品99久久99久久久二8| 国产精品自拍在线| 欧美华人在线视频| 亚洲美女在线一区| 欧美日韩亚洲激情| 欧美成人午夜影院| 亚洲一区二区三区在线观看视频| 国产精品一区二区久久| 欧美成人免费全部| 久久久亚洲精品一区二区三区 | 欧美亚男人的天堂| 久久久夜精品| 久久久国产一区二区| 小辣椒精品导航| 欧美一级午夜免费电影| 亚洲视频 欧洲视频| 亚洲国产精品电影在线观看| 激情婷婷久久| 亚洲欧洲日产国产网站| 在线电影一区| 亚洲激情另类| 亚洲色图在线视频| 亚洲欧美日韩综合aⅴ视频| 国产精品99久久久久久宅男 | 欧美高清视频在线播放| 欧美中文字幕在线播放| 久久精品国产亚洲高清剧情介绍| 午夜伦理片一区| 欧美一区二区三区免费视| 久久一区二区三区av| 欧美成人免费全部| 国产精品视频在线观看| 黄色成人片子| 国产精品盗摄久久久| 久久阴道视频| 欧美午夜精品| 99ri日韩精品视频| 看片网站欧美日韩| 国产免费观看久久| 亚洲一区在线免费观看| 欧美成人黑人xx视频免费观看| 欧美天堂亚洲电影院在线观看 | 久久人人爽爽爽人久久久| 欧美精品精品一区| 亚洲电影天堂av| 久久国产精品久久久久久| 欧美网站在线| 亚洲午夜精品一区二区| 国产精品福利在线| 久久久久国产一区二区三区| 亚洲国产mv| 午夜在线视频观看日韩17c| 有坂深雪在线一区| 欧美日韩成人在线| 欧美久久视频| 久久亚洲美女| 欧美精品一区二区精品网| 久久综合九色99| 性欧美激情精品| 99视频+国产日韩欧美| 欲香欲色天天天综合和网| 欧美日韩视频不卡| 欧美自拍偷拍| 亚洲午夜精品视频| 在线视频日韩精品| 亚洲欧洲一区二区三区| 亚洲国产精品久久久久秋霞影院| 欧美日韩国产高清视频| 欧美午夜精彩| 韩曰欧美视频免费观看| 亚洲丰满在线| 亚洲一区二区三区精品在线观看| 久久综合色88| 亚洲精品视频在线播放| 国产免费亚洲高清| 亚洲视频axxx| 亚洲激情第一页| 欧美亚男人的天堂| 性久久久久久久久久久久| 国产精品高潮呻吟视频| 久久夜色精品一区| 99精品99| 国产精品视频一二三| 午夜免费电影一区在线观看| 黄色成人在线免费| 欧美日韩不卡视频| 在线亚洲自拍| 国产网站欧美日韩免费精品在线观看| 久久资源av| 久久xxxx| 一区二区国产精品| 亚洲日本黄色| 亚洲国产天堂久久国产91| 国产综合色精品一区二区三区| 久久aⅴ国产欧美74aaa| 一区二区三区波多野结衣在线观看| 国产精品青草久久久久福利99| 欧美承认网站| 欧美在线免费观看视频| 欧美一区二区三区视频免费播放| 91久久久久久国产精品| 亚洲激情偷拍| 伊人久久婷婷色综合98网| 国产农村妇女精品| 国产香蕉97碰碰久久人人| 国产女人精品视频| 欧美成人激情视频| 欧美激情在线狂野欧美精品| 久久婷婷色综合|