Open Jtag小組的產品。有了它,您將可以用簡易并口JTAG小板在ADS中進行調試!感謝twentyone的杰出工作!
上傳時間: 2015-05-15
上傳用戶:懶龍1988
Open-JTAG ARM JTAG 測試原理 1 前言 本篇報告主要介紹ARM JTAG測試的基本原理。基本的內容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹,在此基礎上,結合ARM7TDMI詳細介紹了的JTAG測試原理。 2 IEEE Standard 1149.1 - Test Access Port and Boundary-Scan Architecture 從IEEE的JTAG測試標準開始,JTAG是JOINT TEST ACTION GROUP的簡稱。IEEE 1149.1標準最初是由JTAG這個組織提出,最終由IEEE批準並且標準化,所以,IEEE 1149.1這個標準一般也俗稱JTAG測試標準。 接下來介紹TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的基本架構。
標簽: JTAG BOUNDARY-SCAN Open-JTAG ARM
上傳時間: 2016-08-16
上傳用戶:sssl
VIP專區-嵌入式/單片機編程源碼精選合集系列(43)資源包含以下內容:1. 單片機利用霍爾元件冊電機速度的c語言程序.2. ARM Image for uCOSII for lpc2131工程模板.3. 漢字庫的實現 一.獲取字庫.exe 可以獲得漢字庫及英文字庫 二.查看字庫.exe 可以查看漢字庫及英文字庫的點陣顯示效果 三.顯示程序.h 獲取字庫點陣及顯示的源代碼 四.其它資料 相關的字.4. 2410上的I/O控制數碼管的應用程序.5. NORTi3 is a realtime multitasking operating system conforming to the micro-ITRON 3.0 specification..6. ADE7758三相電能芯片讀寫源程序.7. AT91RM9200PQ208電路圖.8. 嵌入式系統驅動開發.9. 嵌入式系統驅動程序.10. 數控電流源61控制程序 包含zlg7289的61控制程序.11. Open Jtag小組的產品。有了它.12. flash讀寫原代碼.13. 設計一個可容納四組參賽的數字式搶答器.14. ps2鍵盤的設計.15. 簡明扼要地介紹了uIP TCP/IP協議堆棧的eCOG1端口。文中還描述了一 個應用于簡單的web網頁服務器的實例。 開放源uIP軟件包為在不犧牲互操作性或RFC標準的條件下.16. 5單片機1實用系統.17. 此文檔為采用FPGA實現的以太網MAC層.18. 一個用新方法實現的堆管理器.19. Xinx ISE 官方源代碼盤第二章.20. Xilinx ISE 官方源代碼盤 2.21. Xilinx Ise 官方源代碼盤 第四章.22. Xilinx ISE 官方源代碼盤 第五章.23. Xilinx ISE官方源代碼盤 第六章.24. Epson 清零程序大全.25. Xilinx ISE 官方源代碼盤第七章 Part1.26. Xilinx ISE 官方源代碼盤第七章 Part 2.27. Xilinx ISE 官方源代碼盤第八章.28. Xilinx ISE 官方源代碼盤第九章.29. Xilinx ISE 官方源代碼盤第十章.30. 是HD61202液晶顯示漢字的完整程序代碼.31. keil c 編寫的tea5767HL 的程序代碼.32. 這是關于vc5416dsk的文檔其中有其原理圖 為學vc54xdsp的好的參考資料.33. 這是關于PDIUSBD12usb接口開發的資料.34. 此為tidsp(vc54x)對語音音頻采集壓縮編碼解碼設計原理圖及pcb圖,非常具有參考價值.35. 心電采集設計,有源碼,很不錯,用MSP430做的,有用的可以下來.36. 改進版的紅外遙控器解碼程序 抗干擾能力非常強 至今未出現誤觸發.37. I2C總線LINUX驅動程序.38. CyPress的C8051F32X系列底層驅動(C語言)及上位機demo(vc環境).39. 微機接口實驗程序 。。 。。 。。 。。 。。 。。 。。.40. 前有人傳的imagewrite中少了文件ecc.c,根本不能編譯成功,見圖err,現把完整文件改名了上傳.
上傳時間: 2013-06-12
上傳用戶:eeworm
jtag調試原理。由Open-JTAG小組撰寫,對了解JTAG原理很有幫助。
上傳時間: 2013-11-29
上傳用戶:1159797854
The driver of H-JTAG is open and free for ARM debug
上傳時間: 2013-05-18
上傳用戶:ynsnjs
隨著半導體制造技術不斷的進步,SOC(System On a Chip)是未來IC產業技術研究關注的重點。由于SOC設計的日趨復雜化,芯片的面積增大,芯片功能復雜程度增大,其設計驗證工作也愈加繁瑣。復雜ASIC設計功能驗證已經成為整個設計中最大的瓶頸。 使用FPGA系統對ASIC設計進行功能驗證,就是利用FPGA器件實現用戶待驗證的IC設計。利用測試向量或通過真實目標系統產生激勵,驗證和測試芯片的邏輯功能。通過使用FPGA系統,可在ASIC設計的早期,驗證芯片設計功能,支持硬件、軟件及整個系統的并行開發,并能檢查硬件和軟件兼容性,同時還可在目標系統中同時測試系統中運行的實際軟件。FPGA仿真的突出優點是速度快,能夠實時仿真用戶設計所需的對各種輸入激勵。由于一些SOC驗證需要處理大量實時數據,而FPGA作為硬件系統,突出優點是速度快,實時性好。可以將SOC軟件調試系統的開發和ASIC的開發同時進行。 此設計以ALTERA公司的FPGA為主體來構建驗證系統硬件平臺,在FPGA中通過加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來構建與PC的調試驗證數據鏈路,并采用定制的JTAG邏輯產生測試向量,通過JTAG控制SOC目標系統,達到對SOC內部和其他IP(IntellectualProperty)的在線測試與驗證。同時,該驗證平臺還可以支持SOC目標系統后續軟件的開發和調試。 本文介紹了芯片驗證系統,包括系統的性能、組成、功能以及系統的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗證系統的硬件平臺,提出了驗證系統的總體設計方案,重點對驗證系統的數據鏈路的實現進行了闡述;詳細研究了嵌入式軟核處理器NIOS II系統,并將定制的JTAG邏輯與處理器NIOS II相結合,構建出調試與驗證數據鏈路;根據芯片驗證的要求,設計出軟核處理器NIOS II系統與PC建立數據鏈路的軟件系統,并完成芯片在線測試與驗證。 本課題的整體任務主要是利用FPGA和定制的JTAG掃描鏈技術,完成對國產某型DSP芯片的驗證與測試,研究如何構建一種通用的SOC芯片驗證平臺,解決SOC驗證系統的可重用性和驗證數據發送、傳輸、采集的實時性、準確性、可測性問題。本文在SOC驗證系統在芯片驗證與測試應用研究領域,有較高的理論和實踐研究價值。
上傳時間: 2013-05-25
上傳用戶:ccsp11
詳細介紹了JTAG的工作原理,尤其對在ARM嵌入式系統開發的方法進行了詳細介紹。
標簽: JTAG
上傳時間: 2013-04-24
上傳用戶:ryb
邊界掃描技術是一種應用于數字集成電路器件的標準化可測試性設計方法,它提供了對電路板上元件的功能、互連及相互間影響進行測試的一種新方案,極大地方便了系統電路的測試。本文基于IEEE 1149.1標準剖析了JTAG邊界掃描測試的精髓,分析了其組成,功能與時序控制等關鍵技術。 應用在FPGA芯片中的邊界掃描電路側重于電路板級測試,兼顧芯片功能測試,同時提供JTAG下載方式。針對在FPGA芯片中的應用特點,設計了一種邊界掃描電路,應用于自行設計的FPGA結構之中。除了基本的測試功能外,加入了對FPGA芯片進行配置、回讀以及用戶自定義測試等功能。 通過仿真驗證,所設計的邊界掃描電路可實現FPGA芯片的測試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標準的規定,達到設計要求。
上傳時間: 2013-04-24
上傳用戶:372825274
ARM微處理器的應用已經遍及工業控制、消費類電子產品、通信系統、網絡系統、無線系統等各類產品市場,占領了32位RISC微處理器75%以上的市場份額。 本文設計的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對Flash在線編程的技術,給以ARM為內核的應用板(數控系統硬件平臺)進行快速軟件升級。在分析相關技術的基礎上,給出了系統的總體設計方案,設計了系統的硬件和軟件。 首先詳細分析了JTAG技術、USB技術和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調試接口和編程接口。 其次,在分析編程器需求的基礎上,給出了系統的總體設計方案,選擇了主要的部件。系統硬件的核心部件采用了Philips LPC2144ARM芯片,擴展了JTAG接口、USB接口、Modem接口,同時又構造出了一個JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲器。編程器軟件在ADS集成開發環境下開發調試。 最后,對編程器技術實現上的不足作了分析和編程器設計的不完善之處作了總結,并對編程器的發展趨勢作了探討和展望。
上傳時間: 2013-06-16
上傳用戶:mylinden
H-JTAG USB仿真器是一款高速USB接口仿真器。仿真器采用USB接口供電,無需外接電源。支持10K~15MHZ的JTAG時鐘,,可提供最高可達750 KB/S的下載速度與最高可達550 KB/S讀取速度。與H-JTAG/H-FLASHER配合使用,可以實現高速調試與下載。該仿真器靈活,高效,穩定性好,能夠全面滿足用戶的需求
標簽: H-JTAG
上傳時間: 2013-04-24
上傳用戶:q123321