為了滿足外圍設備之間、外圍設備與主機之間高速數據傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因為PCI總線具有極高的數據傳輸率,所以在數字圖形、圖像和語音處理以及高速數據采集和處理等方面得到了廣泛的應用。 本論文首先對PCI總線協議做了比較深刻的分析,從設計要求和PCI總線規范入手,采用TOP-DOWN設計方法完成了PCI總線接口從設備控制器FPGA設計的功能定義:包括功能規范、性能要求、系統環境、接口定義和功能描述。其次從簡化設計、方便布局的角度考慮,完成了系統的模塊劃分。并結合設計利用SDRAM控制器來驗證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗證的描述介紹了用于FPGA功能驗證的硬件電路系統的設計,驗證系統方案的選擇,并描述了PCI總線接口控制器的布局布線結果以及硬件驗證的電路設計和調試方法。通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設計了PCB實驗板進行測試,證明所實現的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅動程序開發工具DDK軟件進行軟件設計與開發的過程。完成系統設計及模塊劃分后,使用硬件描述語言(VHDL)描述系統,并驗證設計的正確性。
上傳時間: 2013-07-15
上傳用戶:1134473521
PCB板的線寬、覆銅厚度與通過的電流對應的關系,可作為PCB設計時的參考資料。
上傳時間: 2013-06-16
上傳用戶:liansi
確保產品之制造性, R&D在設計階段必須遵循Layout相關規范, 以利制造單位能順利生產, 確保產品良率, 降低因設計而重工之浪費. “PCB Layout Rule” Rev1.60 (發文字號: MT-8-2-0029)發文后, 尚有訂定不足之處, 經補充修正成“PCB Layout Rule” Rev1.70. PCB Layout Rule Rev1.70, 規范內容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規范”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產. (2) “錫偷LAYOUT RULE建議規范”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規范”:為制造單位為提高量產良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規范”: Connector零件在未來應用逐漸廣泛, 又是SMT生產時是偏移及置件不良的主因,故制造希望R&D及采購在購買異形零件時能顧慮制造的需求, 提高自動置件的比例. (5) “零件包裝建議規范”:,零件taping包裝時, taping的公差尺寸規范,以降低拋料率.
上傳時間: 2013-04-24
上傳用戶:vendy
隨著集成電路的設計規模越來越大,FPGA為了滿足這種設計需求,其規模也越做越大,傳統平面結構的FPGA無法滿足實際設計需求。首先是硬件設計上的很難控制,其次就是計算機軟件面臨很大挑戰,所有復雜問題全部集中到布局布線(P&R)這一步,而實際軟件處理過程中,P&R所占的時間比例是相當大的。為了緩解這種軟件和硬件的設計壓力,多層次化結構的FPGA得以采用。所謂層次化就是可配置邏輯單元內部包含多個邏輯單元(相對于傳統的單一邏輯單元),并且內部的邏輯單元之間共享連線資源,這種結構有利于減少芯片面積和提高布通率。與此同時,FPGA的EDA設計流程也多了一步,那就是在工藝映射和布局之間增加了基本邏輯單元的裝箱步驟,該步驟既可以認為是工藝映射的后處理,也可認為是布局和布線模塊的預處理,這一步不僅需要考慮打包,還要考慮布線資源的問題。裝箱作為連接軟件前端和后端之間的橋梁,該步驟對FPGA的性能影響是相當大的。 本文通過研究和分析影響芯片步通率的各種因素,提出新的FPGA裝箱算法,可以同時減少裝箱后可配置邏輯單元(CLB)外部的線網數和外部使用的引腳數,從而達到減少布線所需的通道數。該算法和以前的算法相比較,無論從面積,還是通道數方面都有一定的改進。算法的時間復雜度仍然是線性的。與此同時本文還對FPGA的可配置邏輯單元內部連線資源做了分析,如何設計可配置邏輯單元內部的連線資源來達到即減少面積又保證芯片的步通率,同時還可以提高運行速度。 另外,本文還提出將電路分解成為多塊,分別下載到各個芯片的解決方案。以解決FPGA由于容量限制,而無法實現某些特定電路原型驗證。該算法綜合考慮影響多塊芯片性能的各個因數,采用較好的目標函數來達到較優結果。
上傳時間: 2013-04-24
上傳用戶:zhaoq123
protel DXP 常用pcb封裝,只有PCB封裝庫,沒有原理庫。
上傳時間: 2013-07-06
上傳用戶:yyq123456789
PCB特性阻抗計算工具:用于射頻電路,高速數字電路中傳輸線阻抗的計算
上傳時間: 2013-07-02
上傳用戶:abc123456.
PROTEL99SE軟件識別POWER PCB的*.PCB軟件。只要運行padsimporter.exe這個補丁即可自己完成安裝。
上傳時間: 2013-06-01
上傳用戶:yuanhong95
一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測
上傳時間: 2013-07-28
上傳用戶:mh_zhaohy
一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測
標簽: 應用可靠性
上傳時間: 2013-04-24
上傳用戶:刺猬大王子
我們畫PCB的時候一般要把原理圖生成網絡表,再把網絡表導入PCB文件中。在入網絡表的的時候因為我們沒有對元件封裝做遺漏檢查而出現錯誤,所以在SCH到PCB前一般要對SCH進行錯誤檢查。
上傳時間: 2013-04-24
上傳用戶:hank