亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PCI-<b>EXPRESS</b>

  • PCI從設(shè)備控制器的FPGA設(shè)計與實現(xiàn)

    隨著星載電子系統(tǒng)復(fù)雜度、小型化需求的提高,SoC已經(jīng)成為應(yīng)對未來星載電子系統(tǒng)設(shè)計需求的解決途徑。為了簡化設(shè)計流程并且提高部件的可重用性,在目前的SoC設(shè)計中引入了稱之為平臺的體系結(jié)構(gòu)模板,用它來描述采用已有的標準核來開發(fā)SoC的方法。在星載電子系統(tǒng)中常用部件的分類設(shè)計,最終建立一個包括多種功能部件,互連部件和處理部件的設(shè)計平臺,從而有效的提高星載電子系統(tǒng)的設(shè)計能力。在當(dāng)前NASA和ESA的空間應(yīng)用中,PCI總線廣泛作為背板總線和局部總線,有鑒于此,本研究選擇PCI總線作為星載電子系統(tǒng)設(shè)計平臺要提供的一個互連部件對其進行設(shè)計。 針對這一需求,本論文采用自項向下的設(shè)計方法對PCI總線從設(shè)備控制器的設(shè)計與實現(xiàn)進行了研究,對PCI總線協(xié)議做了深刻的分析,完成了PCI總線目標設(shè)備控制器的設(shè)計,采用Verilog HDL對其進行了RTL級的描述。 在該課題的研究中,采用了目前集成電路設(shè)計中常見的自頂向下設(shè)計方法,使用硬件描述語言Verilog HDL對其進行描述,重點分析了PCI總線設(shè)備控制器的設(shè)計。以PCI總線協(xié)議的分析和理解為基礎(chǔ),對PCI總線設(shè)備控制器進行了功能分析和結(jié)構(gòu)劃分。根據(jù)PCI總線設(shè)備控制器的功能和結(jié)構(gòu)劃分,對PCI總線目標設(shè)備控制器的設(shè)計思路和各個子模塊電路的設(shè)計和實現(xiàn)進行了詳細的分析闡述,并且通過編寫測試激勵程序完成了功能仿真。應(yīng)用FPGA作為物理驗證和實現(xiàn)載體,進行了面向FPGA的電路綜合,進行了布局布線后的時序仿真,證明所實現(xiàn)的PCI目標設(shè)備控制器符合基本功能要求,在以上基礎(chǔ)上完成了PCI目標設(shè)備控制器的FPGA實現(xiàn)。通過這整個論文的工作,按照設(shè)計、仿真、綜合驗證及布局布線的步驟,完成了PCI總線目標設(shè)備控制器IP軟核的設(shè)計。

    標簽: FPGA PCI 設(shè)備 控制器

    上傳時間: 2013-06-07

    上傳用戶:tccc

  • 基于FPGA和PCI總線的WCDMA信號采集卡的研制

      本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實現(xiàn)PCI接口芯片PLX9080的時序邏輯、對數(shù)據(jù)采集通道的前端控制以及對SDRAM的讀寫控制。  在本論文將重點放在了用硬件描述語言Verilog進行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計方法,詳細論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動增益控制電路AGC模塊的設(shè)計。  

    標簽: WCDMA FPGA PCI 總線

    上傳時間: 2013-04-24

    上傳用戶:yhm_all

  • 可重構(gòu)FPGA通訊糾錯進化電路及其實現(xiàn)

    ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進化硬件(EHW)成為智能硬件電路設(shè)計的一種新方法.作為進化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強、設(shè)計更易實現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應(yīng)的矩陣并構(gòu)造實驗用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計基礎(chǔ);(3)構(gòu)造實現(xiàn)可重構(gòu)BCH糾錯碼電路的方法——建立可重構(gòu)糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構(gòu)糾錯碼電路基礎(chǔ)上,構(gòu)造進化硬件控制功能塊的結(jié)構(gòu),完成各進化RLA控制模塊的驗證和實現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標,主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現(xiàn)了可重構(gòu)糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計方法建立了循環(huán)糾錯碼基核單元的可重構(gòu)模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進化硬件電路的設(shè)計方法對實際的進化硬件設(shè)計具有一定的實際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進化硬件的器件結(jié)構(gòu)的設(shè)計也可提供一種借鑒.

    標簽: FPGA 可重構(gòu) 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標簽: cadence 15.7

    上傳時間: 2013-07-26

    上傳用戶:xoxoliguozhi

  • PCI總線接口的FPGA實現(xiàn)及應(yīng)用

    本論文重點分析了PCI總線接口的設(shè)計.對PCI總線協(xié)議的分析理解是進行PCI總線接口設(shè)計的前提,而對PCI總線接口的功能分析和結(jié)構(gòu)劃分是設(shè)計的關(guān)鍵.本文在理解協(xié)議的基礎(chǔ)上,對PCI總線接口的整體設(shè)計和子模塊的劃分以及Verilog實現(xiàn)進行了詳細的分析和闡述,并編寫測試激勵程序完成功能仿真,最后通過PCB試驗板進行了測試.我們設(shè)計了DMA控制器作為PCI總線接口板的應(yīng)用,對DMA的Top層結(jié)構(gòu)和各個子模塊及其與PCI總線的接口等都做了詳細的劃分.論文中FIFO的實現(xiàn)也做了詳細的描述.但由于時間的限制,代碼的編寫和仿真還沒完成.這也是本項目需要進一步完善的地方.

    標簽: FPGA PCI 總線接口

    上傳時間: 2013-06-12

    上傳用戶:lizhizheng88

  • 基于FPGA的PCI總線接口設(shè)計

    本文研究的主要內(nèi)容是應(yīng)用可編程器件FPGA來作PCI總線從模塊設(shè)計.文中首先分析了可編程器件在PCI總線產(chǎn)品設(shè)計中的可行性和應(yīng)用前景,接著對PCI總線協(xié)議作了一個系統(tǒng)的介紹,然后分析了PCI總線從模塊接口電路的結(jié)構(gòu),提出了子電路模塊的具體實現(xiàn)方案,最后在Xilinx ISE開發(fā)環(huán)境下采用Xilinx公司生產(chǎn)Spartan2E系列的器件XC2S300E來設(shè)計接口電路.并設(shè)計了驗證電路板,在PC機主板上對設(shè)計進行功能驗證,驗證結(jié)果表明設(shè)計正確,達到了設(shè)計要求.為今后對PCI總線接口進一步的研究奠定了基礎(chǔ).

    標簽: FPGA PCI 總線 接口設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:gxohao

  • 基于FPGA的PCI數(shù)據(jù)采集卡的研究與開發(fā)

    隨著信息技術(shù)和電子技術(shù)的進步和日益成熟,計算機數(shù)據(jù)采集技術(shù)得到了廣泛應(yīng)用。由于ISA數(shù)據(jù)采集卡的固有缺陷,PCI接口的數(shù)據(jù)采集卡將逐漸取代ISA數(shù)據(jù)采集卡,成為數(shù)據(jù)采集的主流。為了簡化PCI數(shù)據(jù)采集卡結(jié)構(gòu),提高數(shù)據(jù)采集可靠性,本文研究并開發(fā)了一種基于FPGA的PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)。 論文對PCI對目標設(shè)備數(shù)據(jù)采集卡實現(xiàn)的原理和方法進行了深入研究,設(shè)計了基于FPGA的PCI數(shù)據(jù)采集卡的硬件電路,通過在FPGA中嵌入了PCI目標設(shè)備的IP核與用戶邏輯部分,構(gòu)成了SOPC系統(tǒng)。使用Verilog硬件描述語言設(shè)計并實現(xiàn)了FPGA內(nèi)部采集數(shù)據(jù)管理、數(shù)據(jù)管理寄存器和FIFO數(shù)據(jù)緩沖隊列等模塊電路。利用ModelSim對PCI系統(tǒng)進行了仿真。完成了系統(tǒng)硬件電路PCB板的設(shè)計,最終制作了PCI數(shù)據(jù)采集卡。 論文針對PCI結(jié)構(gòu)的數(shù)據(jù)采集卡系統(tǒng)軟件需求,研究了WDM設(shè)備驅(qū)動軟件、Windows環(huán)境的簡易虛擬示波器以及簡易虛擬邏輯儀實現(xiàn)原理和方法。利用DriverStudio+Windows DDK for XP+VC6的軟件平臺,開發(fā)了WDM設(shè)備驅(qū)動程序。實現(xiàn)了Windows環(huán)境的簡易虛擬示波器,和簡易虛擬邏輯儀。系統(tǒng)測試結(jié)果表明該系統(tǒng)設(shè)計正確,系統(tǒng)運行穩(wěn)定,功能和指標達到了設(shè)計要求。

    標簽: FPGA PCI 數(shù)據(jù)采集卡

    上傳時間: 2013-07-22

    上傳用戶:z754970244

  • 基于FPGA的PCI總線接口控制器的設(shè)計

    為了滿足外圍設(shè)備之間、外圍設(shè)備與主機之間高速數(shù)據(jù)傳輸,Intel公司于1991年提出PCI(Peripheral Component Interconnect)總線的概念,即周邊器件互連。因為PCI總線具有極高的數(shù)據(jù)傳輸率,所以在數(shù)字圖形、圖像和語音處理以及高速數(shù)據(jù)采集和處理等方面得到了廣泛的應(yīng)用。 本論文首先對PCI總線協(xié)議做了比較深刻的分析,從設(shè)計要求和PCI總線規(guī)范入手,采用TOP-DOWN設(shè)計方法完成了PCI總線接口從設(shè)備控制器FPGA設(shè)計的功能定義:包括功能規(guī)范、性能要求、系統(tǒng)環(huán)境、接口定義和功能描述。其次從簡化設(shè)計、方便布局的角度考慮,完成了系統(tǒng)的模塊劃分。并結(jié)合設(shè)計利用SDRAM控制器來驗證PCI接口電路的性能。 然后通過PCI總線接口控制器的仿真、綜合及硬件驗證的描述介紹了用于FPGA功能驗證的硬件電路系統(tǒng)的設(shè)計,驗證系統(tǒng)方案的選擇,并描述了PCI總線接口控制器的布局布線結(jié)果以及硬件驗證的電路設(shè)計和調(diào)試方法。通過編寫測試激勵程序完成了功能仿真,以及布局布線后的時序仿真,并設(shè)計了PCB實驗板進行測試,證明所實現(xiàn)的PCI接口控制器完成了要求的功能。 最后,介紹了利用驅(qū)動程序開發(fā)工具DDK軟件進行軟件設(shè)計與開發(fā)的過程。完成系統(tǒng)設(shè)計及模塊劃分后,使用硬件描述語言(VHDL)描述系統(tǒng),并驗證設(shè)計的正確性。

    標簽: FPGA PCI 總線接口 控制器

    上傳時間: 2013-07-15

    上傳用戶:1134473521

  • PCI總線圖像采集卡的設(shè)計與實現(xiàn)

    圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機中獲取數(shù)字信號,然后通過高速的計算機總線傳回計算機,憑借計算機的強大的運算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進行分析處理,具有人機友好、功能靈活、可移植性強等優(yōu)點。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點,得到廣泛的應(yīng)用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機制,采用可編程邏輯器件FPGA實現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設(shè)計進行了詳細分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設(shè)計、并行接口設(shè)計、PCI接口設(shè)計、PC端控制軟件設(shè)計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計圖、實物圖及注釋詳細的相關(guān)源程序清單。在文章的軟件設(shè)計部分介紹了WinDriver驅(qū)動開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實現(xiàn)設(shè)備的驅(qū)動程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。

    標簽: PCI 總線 圖像采集 卡的設(shè)計

    上傳時間: 2013-06-03

    上傳用戶:com1com2

  • 基于FPGA的PCI高速數(shù)據(jù)通信卡的研制

    本文主要研究一種隔離器高速數(shù)據(jù)通信卡設(shè)計,并對基于PCI總線的內(nèi)外網(wǎng)數(shù)據(jù)通訊和交換的硬件編程實現(xiàn)進行詳細的說明,最后在pc機windows平臺下對數(shù)據(jù)通信卡進行吞吐量和穩(wěn)定性的測試。 首先介紹了網(wǎng)絡(luò)安全的現(xiàn)狀以及物理網(wǎng)絡(luò)隔離的原理和重要性,并敘述了網(wǎng)絡(luò)隔離產(chǎn)品的發(fā)展,接著介紹網(wǎng)絡(luò)隔離系統(tǒng),并提出硬件平臺的總體設(shè)計方案:重點敘述了網(wǎng)閘內(nèi)外網(wǎng)通訊的硬件核心數(shù)據(jù)通信卡設(shè)計思路和數(shù)據(jù)的流程,以及基于FPGA的PCI接口外部邏輯設(shè)計,并對該數(shù)據(jù)通訊卡在windows平臺雙機之間通訊作了測試,并對測試結(jié)果作了分析。

    標簽: FPGA PCI 高速數(shù)據(jù) 通信卡

    上傳時間: 2013-07-30

    上傳用戶:muyehuli

主站蜘蛛池模板: 肃南| 永春县| 于田县| 库伦旗| 扬中市| 永修县| 安康市| 湖南省| 沙湾县| 曲周县| 驻马店市| 榆林市| 林芝县| 南郑县| 五指山市| 民乐县| 班戈县| 屏山县| 佛冈县| 玉环县| 成武县| 富平县| 临武县| 江西省| 深州市| 永川市| 闵行区| 井研县| 塘沽区| 阳信县| 阿勒泰市| 克什克腾旗| 都兰县| 泊头市| 双流县| 兴安县| 镇远县| 大足县| 永新县| 花莲市| 石阡县|