亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PROGRAMMABLE

PROGRAMMABLE,英語單詞,主要用作形容詞,作形容詞時譯為“[計]可編程的;可設計的”。[1]
  • 基于FPGA的通用加擾算法(CSA)的設計和實現.rar

    隨著數字視頻廣播的發展,觀眾將會面對越來越多綜合或專門頻道的選擇,欣賞到更高品質,更多服務的節目。而廣播業者則要為這些節目的版權購買,制作而承受更高的成本,單純的廣告收入已經不夠。要求對用戶收取一定的收視費用,而另一方面,調查也顯示用戶是愿意預付一定費用以獲得更好服務的。條件接受系統(Conditional Access system)就是為了商業目的而對某些廣播服務實施接入控制,決定一個數字接受設備能否將特定的廣播節目展現給最終用戶的系統。CA技術要求既能使用戶自由選擇收看節目又能保護廣播業者的利益,確算只有已支付了或即將支付費用的用戶才能收看到所選的電視節目。在數字電視領域中,CA系統無疑將成為發展新服務的必需條件。但是在不同的運營商可能會使用不同的CA系統,在不同的CA系統之間進行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設備中應集成相應的解擾模塊。在我國國家標準--數字電視條件接收系統GY/Z 175-2001的附錄H中有詳細的描述。 FPGA是英文Field PROGRAMMABLE Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。可以說,FPGA芯片是小批量系統提高系統集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統的目的和組成,FPGA的結構和原理,優勢。然后介紹了利用FPGA來實現CA系統主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結構,軟件仿真,劃分硬件模塊,硬件性能分析,驗證平臺構建,硬件實現等。 然后對以上各個部分做詳細的闡述。同時為了指導FPGA設計,給出了FPGA的結構和原理與FPGA設計的基本原則、設計的基本技巧、設計的基本流程; 最后給出了該加擾系統的測試與驗證方法以及驗證和測試結果。

    標簽: FPGA CSA 算法

    上傳時間: 2013-06-22

    上傳用戶:chongchong2016

  • 基于FPGA的甚短距離高速并行光傳輸系統研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field PROGRAMMABLE GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.

    標簽: FPGA 短距離 光傳輸 高速并行

    上傳時間: 2013-07-14

    上傳用戶:han0097

  • 紅外動目標識別跟蹤系統DSPFPGA硬件設計與實現

    視頻目標識別與跟蹤技術是當今世界重要的研究課題,它涉及圖像處理、自動控制、計算機應用等學科,該文主要論述該項目的具體實現及相關理論分析,重點在于該系統的硬件模塊實現及分析.該系統的硬件模塊是典型的高速數字電路,這也是當今世界電路設計的一大熱點.同時,該系統的硬件模塊不同于傳統的模擬、數字電路.嚴格的說它是基于可編程芯片的系統(System On PROGRAMMABLE Chip).它與傳統電路的最大不同在于,硬件模塊本身不具備任何功能,但該硬件模塊可以與相應的軟件結合(此處,我們將FPGA中的可編程指令也廣義的歸入軟件范疇),實現相應的功能.換言之,該硬件模塊通過換用其他軟件,可以實現其他功能.所以從這個意義上講,我們也可以將其稱為基于可編程芯片的通用平臺系統(General System On PROGRAMMABLE Chip).此外,該文還對該系統進行了嘗試性的層狀結構描述,這種描述同樣適用于其它IT目的或電子系統.

    標簽: DSPFPGA 紅外 目標識別 硬件設計

    上傳時間: 2013-04-24

    上傳用戶:yumiaoxia

  • 基于FPGA的JPEG圖像壓縮芯片設計

    該文探討了以FPGA(Field PROGRAMMABLE Gates Array)為平臺,使用HDL(Hardware Description Language)語言設計并實現符合JPEG靜態圖象壓縮算法基本模式標準的圖象壓縮芯片.在簡要介紹JPEG基本模式標準和FPGA設計流程的基礎上,針對JPEG基本模式硬件編碼器傳統結構的缺點,提出了一種新的改進結構.JPEG基本模式硬件編碼器改進結構的設計思想、設計結構和Verilog設計實現在其后章節中進行了詳細闡述,并分別給出了改進結構中各個模塊的單獨測試結果.在該文的測試部分,闡述利用實際圖像作為輸入,從FPGA的輸出得到了正確的壓縮圖像,計算了相應的圖像壓縮速度和圖象質量指標,并與軟件壓縮的速度和結果做了對比,提出了未來的改進建議.

    標簽: FPGA JPEG 圖像壓縮 芯片設計

    上傳時間: 2013-04-24

    上傳用戶:Andy123456

  • 基于FPGA的高速圖像處理系統的研究

    現代自動化生產技術迅猛發展,對保證其產品質量的檢測技術也提出了更高的要求,許多傳統的檢測手段已不能滿足現代化大生產的需求.而在計算機視覺理論基礎上發展起來的視覺檢測技術以其高精度、非接觸、自動化程度高等優點滿足了現代生產過程在線檢測的要求,逐漸由實驗室走向工業現場,得到了日益廣泛的應用.隨著現代生產節拍的不斷加快,以及檢測節點的增多,處理數據量的增大,對視覺檢測系統的測量速度提出了更高的要求,而在現有的檢測系統中,實現100%實時在線檢測的關鍵問題是提高視覺圖像的處理速度,從而提高整個視覺檢測系統的處理速度.因此該文提出基于FPGA的高速圖像處理系統的設計方案,得到了國家"十五"攻關項目"光學數碼柔性通用坐標測量機"的資助.該文針對以下三個方面進行研究并取得一定的成果:(一)高速圖像處理硬件解決方案的研究通過分析現有的幾種實現高速圖像處理的方法的優缺點,提出了基于現場可編程邏輯器件FPGA(Field PROGRAMMABLE Gate Array)技術的高速圖像處理系統的方案,并構建了其硬件平臺.(二)基于USB總線的通訊采用USB專用接口芯片,實現高速圖像處理系統與PC機的通訊驗證硬件設計的正確性.(三)基于FPGA的圖像處理的研究分析圖像處理的特點及其基本的方法,初步研究了基于FPGA的圖像低層次處理的硬件化方法的實現.

    標簽: FPGA 高速圖像處理

    上傳時間: 2013-04-24

    上傳用戶:tb_6877751

  • 基于FPGA的紅外目標檢測技術研究

    摘要:"紅外弱小目標檢測"是紅外搜索跟蹤系統、紅外雷達預警系統、紅外成像跟蹤系統的核心技術,因此紅外小目標的檢測是當前一項重要的研究課題.目前的發展方向是研究運算量小、性能高、利于硬件實時實現的檢測和跟蹤算法.該文在前人研究的基礎上,著重研究了Marr視覺計算理論在紅外小目標檢測技術中的應用.從Marr算法的理論基礎——高斯平滑濾波器與拉普拉斯算子的相關知識以及Marr的計算視覺理論基礎開始,進行了 2G(Laplacian of Gaussian,高斯—拉普拉斯)濾波器、LoG(Laplacian ofGaussian,高斯—拉普拉斯)模板以及 2G濾波器在人類視覺、邊緣檢測、邊緣處理的物理意義以及神經生理學意義方面的分析討論,提出了易于FPGA(Field PROGRAMMABLE Gate Array,現場可編程門陣列)實現的基于Marr計算視覺的紅外圖像小目標檢測方法.該方法可根據目標大小自動設計檢測模板,在濾除不相關的噪聲的同時又保留閉合的目標邊緣,從而檢測出目標.將該方法用FPGA實現,滿足了檢測過程中的實時性.考慮到工程中的應用,該文對該方法在FPGA中的具體實現給出了設計總體思路和詳細流程.由于FPGA具有對圖像數據的實時處理能力,而且該算法在FPGA中的具體實現中對資源的合理使用進行了綜合考慮,因此該算法能夠實時、有效地實現目標檢測.并在此基礎上對小目標的檢測研究前景進行展望.

    標簽: FPGA 紅外目標檢測 技術研究

    上傳時間: 2013-07-04

    上傳用戶:萌萌噠小森森

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現

    隨著電子技術和EDA技術的發展,大規模可編程邏輯器件PLD(PROGRAMMABLE Logic Device)、現場可編程門陣列FPGA(Field PROGRAMMABLE Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優點,而且還具有獨特的用戶可編程能力,從而實現計算機系統的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發環境下采用VHDL語言,設計并實現了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • RS編譯碼的FPGA實現

    RS(Reed-Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于其出眾的糾錯能力,被廣泛地應用于各種差錯控制系統中,以滿足對數據傳輸通道可靠性的要求。 本文主要研究RS碼的編譯碼方法以及基于FPGA(Field PROGRAMMABLE Gate Array)的RS碼的實現方法。對所設計的編碼譯碼器的主要性能指標進行了仿真及實際功能測試,并給出了時序仿真波形圖和實際測試的結果。最后對于RS軟判決譯碼器的實現進行試探性的研究。 本文的主要工作有:1)采用現場可編程門陣列(FPGA)實現了 RS 碼的編碼和譯碼;2)采用更高效的RiBM算法,不僅減少了邏輯單元(Logic Element)的使用量,而且速度上也得到提高;3)用 VHDL 語言實現RS編碼譯碼,包括伽羅華(Galoias)域內的乘法除法器的設計,伴隨式求解電路,關鍵方程求解電路等;4)對于錢搜索電路的實現進行了改進;5)硬件上用ALrERA公司Cyclone系列的。EP1C20F324C8芯片加以實現。

    標簽: FPGA RS編譯碼

    上傳時間: 2013-04-24

    上傳用戶:qoovoop

  • 基于FPGA的信道均衡器的設計與實現

    在無線通信系統中,信號在傳輸過程中由于多徑效應和信道帶寬的有限性以及信道特性的不完善性導致不可避免地產生碼間串擾(Intersymbol Interference).為了克服碼間串擾所帶來的信號畸變,則必須在接收端增加均衡器,以補償信道特性,正確恢復發送序列.盲均衡器由于不需要訓練序列,僅利用接收信號的統計特性就能對信道特性進行均衡,消除碼間串擾,成為近年來通信領域研究的熱點課題.本課題采用已經取得了很多研究成果的Bussgang類盲均衡算法,主要因為它的計算復雜度小,便于實時實現,具有較好的性能.本文探討了以FPGA(Field PROGRAMMABLE Gates Array)為平臺,使用Verilog HDL(Hardware Description Language)語言設計并實現基于Bussgang類型算法的盲均衡器的硬件系統.本文簡要介紹了Bussgang類型盲均衡算法中的判決引導LMS(DDLMS)和常模(CMA)兩種算法和FPGA設計流程.并詳細闡述了基于FPGA的信道盲均衡器的設計思想、設計結構和Verilog設計實現,以及分別給出了各個模塊的結構框圖以及驗證結果.本課題所設計和實現的信道盲均衡器,為電子設計自動化(EDA)技術做了有益的探索性嘗試,對今后無線通信系統中的單芯片可編程系統(SOPC)的設計運用有著積極的借鑒意義.

    標簽: FPGA 信道 均衡器

    上傳時間: 2013-07-25

    上傳用戶:cuibaigao

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發展,系統級芯片SoC(System on a Chip)成為集成電路發展的主流。SoC技術以其成本低、功耗小、集成度高的優勢正廣泛地應用于嵌入式系統中。通過對8位增強型CPU內核的研究及其在FPGA(Field PROGRAMMABLE Gate Arrav)上的實現,對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數據通路的設計規劃。利用有限狀態機及微程序的思想完成了控制通路的各個層次模塊的設計規劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規劃。采用邊沿觸發使得一個機器周期對應一個時鐘周期,執行效率提高。使用硬件描述語言實現了各個模塊的設計。借助EDA工具ISE集成開發環境完成了各個模塊的編程、調試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執行效率指標上均優于傳統的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲清纯自拍| 欧美啪啪一区| 欧美—级高清免费播放| 欧美日韩一区二区在线播放| 一本色道久久88精品综合| 久久精品日韩| 影音先锋日韩资源| 免费在线观看成人av| 亚洲精品在线免费| 一区二区三区高清在线观看| 国产欧美亚洲视频| 麻豆精品网站| 亚洲免费在线观看视频| 在线成人欧美| 欧美日韩精品二区第二页| 欧美一区二区视频观看视频| 99国产精品自拍| 亚洲精品日韩欧美| 极品少妇一区二区三区精品视频| 欧美日韩一区二区视频在线| 欧美国产91| 欧美va亚洲va国产综合| 欧美日本簧片| 欧美a级在线| 欧美久久九九| 国产精品v亚洲精品v日韩精品| 欧美激情视频网站| 欧美另类女人| 国产精品三区www17con| 国产精品视频精品| 国产一区二区0| 亚洲国产成人porn| 亚洲精品乱码久久久久久日本蜜臀| 尹人成人综合网| 亚洲精品免费一二三区| 亚洲美女性视频| 亚洲视频1区| 久久综合伊人77777| 欧美国产第一页| 国产精品久久一区主播| 国产自产女人91一区在线观看| 精品电影在线观看| 一区二区三区免费网站| 久久高清国产| 欧美小视频在线观看| 国产欧美日韩综合精品二区| 亚洲福利视频在线| 欧美一级视频免费在线观看| 欧美激情中文字幕乱码免费| 狠狠操狠狠色综合网| 亚洲美女中出| 欧美韩日亚洲| 伊人久久大香线| 亚洲欧美在线免费| 国产精品久久久久久久久久直播| 亚洲电影免费观看高清完整版在线| 亚洲一区视频在线| 欧美日韩91| 在线午夜精品| 国产精品久久久久一区二区三区| 亚洲第一级黄色片| 久久蜜桃香蕉精品一区二区三区| 国产精品爽爽ⅴa在线观看| 亚洲主播在线观看| 国产精品亚洲视频| 欧美一区1区三区3区公司| 国产精品激情电影| 欧美在线观看网址综合| 国产欧美日韩中文字幕在线| 欧美一区二区高清| 亚洲国产高清一区| 欧美日本国产视频| 欧美一区二区在线免费播放| 亚洲国产一区在线| 老鸭窝毛片一区二区三区| 国内精品模特av私拍在线观看| 在线欧美日韩精品| 欧美 日韩 国产 一区| 久久激情综合网| 亚洲影视综合| 亚洲图片激情小说| 影音先锋在线一区| 欧美大片免费看| 亚洲色图自拍| 在线观看欧美激情| 国产精品美女午夜av| 久久国产精品99国产| 日韩一二三在线视频播| 国产一区二区三区av电影| 蜜臀a∨国产成人精品 | 午夜宅男久久久| 在线观看一区二区视频| 国产精品久久久久毛片软件 | 国产精品久久午夜夜伦鲁鲁| 免费一级欧美片在线播放| 久久美女性网| 欧美在线免费观看亚洲| 亚洲影院色在线观看免费| 亚洲一区二区三区欧美| 亚洲精品综合| 亚洲精品婷婷| 亚洲精品一区在线| 亚洲福利精品| 亚洲高清视频一区| 亚洲精品中文字| 亚洲五月六月| 久久国产精品99精品国产| 免费不卡视频| 欧美日韩精品| 国产精品海角社区在线观看| 国产精品在线看| 在线观看日韩专区| 亚洲视频在线二区| 久久婷婷国产综合精品青草| 欧美大片一区| 亚洲视频大全| 亚洲国产精品久久久久秋霞影院 | 国产精品伊人日日| 亚洲精品一二| 美乳少妇欧美精品| 黄色一区三区| 亚洲精品久久嫩草网站秘色| 亚洲三级免费观看| 欧美一区二区三区免费观看视频| 久久久久久久欧美精品| 欧美精品亚洲精品| 国产一区二区成人| 一道本一区二区| 久久久久.com| 国产日韩欧美二区| 中文精品视频| 欧美美女福利视频| 亚洲国产精品一区二区www在线| 一区福利视频| 久久久www成人免费精品| 欧美经典一区二区| 在线观看亚洲a| 久久综合伊人| 亚洲激情精品| 欧美激情欧美狂野欧美精品| 亚洲国产美女精品久久久久∴| 久久精品国产第一区二区三区| 欧美四级剧情无删版影片| 99xxxx成人网| 国产精品久久久久永久免费观看| 99视频精品全部免费在线| 欧美国产激情| 亚洲一区三区电影在线观看| 国产精品第十页| 久久精品日产第一区二区| 国内精品久久久久久久影视麻豆| 欧美一区二区在线免费播放| 国产一区二区丝袜高跟鞋图片| 欧美一区国产一区| 亚洲国产精品久久人人爱蜜臀| 欧美区高清在线| 正在播放亚洲| 亚洲二区在线视频| 国产精品久久久久久久9999| 欧美在线不卡视频| 亚洲国产一区视频| 国产欧美日韩视频一区二区| 久久综合五月| 午夜精品一区二区三区四区| 伊人婷婷欧美激情| 午夜精品久久久久久99热| 亚洲电影第1页| 国产一区二区三区在线观看网站 | 亚洲欧美经典视频| 亚洲国产精品99久久久久久久久| 国产精品xxx在线观看www| 亚洲免费精彩视频| 在线播放豆国产99亚洲| 国产伦精品一区二区三区高清| 欧美激情在线免费观看| 久久久人成影片一区二区三区| 在线视频欧美日韩| 日韩视频在线免费观看| 激情一区二区| 狠狠入ady亚洲精品经典电影| 国产精品日韩精品欧美在线| 欧美日韩精品一区视频| 亚洲视频在线一区| 亚洲视频免费观看| 亚洲一区二区三区四区五区午夜| 亚洲精品美女在线观看播放| 亚洲日本电影在线| 亚洲另类在线视频| 一区二区三区精品视频| 亚洲在线国产日韩欧美| 亚洲综合第一页| 欧美在线精品一区| 欧美成年人在线观看| 欧美另类人妖| 国产视频久久久久久久| 在线观看亚洲视频啊啊啊啊| 亚洲欧洲精品一区二区三区不卡| 一本久久a久久免费精品不卡| 亚洲一区二区三区777| 久久精品免费观看|