亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Pll

鎖相環(Pll: Phase-locked loops)是一種利用反饋控制原理實現的頻率及相位的同步技術,其作用是將電路輸出的時鐘與其外部的參考時鐘保持同步。當參考時鐘的頻率或相位發生改變時,鎖相環會檢測到這種變化,并且通過其內部的反饋系統來調節輸出頻率,直到兩者重新同步,這種同步又稱為“鎖相”
  • 經典IC設計電子書培訓教程-數字IC系統設計1102頁

    經典IC設計電子書培訓教程-數字IC系統設計1102頁1.1 IC系統組成概述  IC系統是什么? 對這個問題, 算法設計工程師、 架 構設計工程師、 電路設計工程師、 版圖設計工程師會給 出不同的答案。   算法設計工程師說, IC系統是完成特定功能的硬 件。  架構設計工程師說, IC包括控制、 運算、 存儲 部分。   電路設計工程師說, 這是加法器、 乘法器、 與非門、 運算放大器、 開關電容等的搭配。   第一章 IC系統設計概述 版圖設計工程師說, 它是多邊形組成的集合。   這些答案都對。 如果把它們組合起來, 就是一個較為 完備的答案。   圖1.1給出了一個常見IC系統組成的示例。 在這個 系統中, 包括如下內容: · 數字部分(可能包括微處理器、 控制電路、 數據通路等);   · 模擬部分(可能包括Pll、 A/D、 RF等);   · 連線;   · I/O PAD;   · 存儲

    標簽: ic設計

    上傳時間: 2022-02-20

    上傳用戶:zhaiyawei

  • 接收機的設計

    本論文是依托“985”工程超寬帶全中頻比幅比相測向系統研制項目,在原有經典雷達接收機系統設計方案的基礎上,結合測向系統的工作原理和測向要求,采用四通道一次變頻超外差設計方案,基于MC和MMC器件分模塊設計了一個雷達接收機,并對該接收機的頻率源進行了研制論文首先針對該接收機系統的指標要求,進行了系統的變頻分析以及鏈路的指標分配和核算,對接收機進行了系統級設計和功能模塊規劃。下變頻電路是整個接收機系統的主要組成部分。論文選用雙平衡混頻器,并對下變頻電路中各個功能模塊,包括耦合電路、低噪聲放大電路、混頻電路、中頻放大電路和中頻濾波電路以及其本振信號功分電路和測試信號功分電路進行了設計和測試。在此基礎上,還完成了下變頻電路的結構布局和電磁兼容設計。頻率源已成為雷達接收機系統的乃至整個雷達系統十分關鍵的技術。論文采用直接數字頻率合成器(DDs)和鎖相環(Pll)相結合的頻率合成方案,完成了頻率合成器,包括DDS、Pll以及其基于ARM的控制電路的設計和測試對接收機及其頻率源的測試結果表明:系統工作狀態正常,基本滿足設計要求。21世紀進入高技術兵器時代,武器裝備的自動化和智能化是其發展的主要趨勢。智能化武器中最為突出的是精確制導和無人機,其精確的探測技術是由一個建立在一定體制上的測向系統完成,因而現代電子戰對測向系統的準確性要求越來越高。在眾多的測向體制中,比幅比桕測向具有系統設備少、易實現、通道的致性好及抗干擾性高等優點,被廣泛使用于電子偵察設備。在這樣一個測向系統中,雷達接收機是一個重要的組成部分。雷達(RADAR)詞源于美國海軍在1940年第二次世界大戰中使用的一個保密代號,它是無線電探測和測距(Radio Detection and Ranging)的英文縮寫,即用無線電方法發現目標并測定它們在空間的位置,因此雷達也稱為“無線電定位”。隨著雷達技術的發展,雷達的基本任務不僅僅是從探測目標中提取諸如目標距離,角坐標(方位角和俯仰角),而且還包括測量目標的速度,以及從目標回波中獲取更多目標反射特性等方面的信息。

    標簽: 接收機

    上傳時間: 2022-03-29

    上傳用戶:slq1234567890

  • TPA3116D2數字功放

    TPA31xxD2系列產品是用于驅動高達100W/2Q的單聲道揚聲器的立體聲高效、數字放大器功率級。TPA3130D2的高效率使得它能夠在一個單層印刷電路板(PCB)上實現2x15W而無需外部散熱片。TPA3118D2甚至能夠在一個雙層PCB上在不需要散熱片的情況下運行2x30W/8Q。如果需要更高的功率,TPA3116D2在它正面散熱墊(PowerPad)上連接一個小型散熱片后,運行2x50W/4Q。所有這三個器件共用同一封裝,這使得可在不同的功率級范圍內使用一個單一PCB。TPA31XXD2高級振蕩器/可編程鎖相環路(Pll)電路采用一個多重開關頻率選項來避免AM干擾;在實現此功能的同時,還有一個主器件/從器件選項,這使得多重器件同步成為可能。TPA31XxD2器件在短路和過熱,以及過壓、欠壓和DC情況下受到完全保護。故障被報告給處理器,從而避免過載情況下對器件造成的損壞。特性·支持多路輸出配置-21V時,2x50W被驅動進入一個4Q橋接式(BTL)負載(TPA3116D2)-24V時,2x30W被驅動進入一個8QBTL負載(TPA3118D2)-15V時,2x15W被驅動進入一個8QBTL負載(TPA3130D2)·寬電壓范圍:4.5V-26V·高效D類操作-大于90%的功率效率與低空閑損失組合在一起大大減少了散熱片尺寸-高級調制系統·多重開關頻率-AM干擾防止-主器件/從器件同步-高達1.2MHz開關頻率·帶有高電源抑制比(PSRR)的反饋電源級架構減少了對于PSU的需要·可編程功率限制·差分/單端輸入

    標簽: tpa3116d2 數字功放

    上傳時間: 2022-04-08

    上傳用戶:

  • 致象爾微TG401數據手冊

    特點:o ARM? Cortex?-M4 CPU 平臺o 高達150MHz 的高性能Cortex?-M4 處理器o 集成FPU 和MPUo 內存o 512KB 片上SRAMo 2KB 至512KB 可編程保持存儲區o 閃存o 1MB 集成閃存o 原地執行NOR 閃存接口,在閃存中執行時接近0 等待狀態o 供電和復位管理系統o 片上穩壓器,支持1.7V-3.6V 輸入o 上電復位(POR)o 時鐘管理o 10-30MHz 晶體振蕩器o 內部16MHz RCo 32kHz 晶體振蕩器o 內部32kHz RCo 具有可編程輸出頻率的低功耗Pllo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真隨機數發生器)的簡單加密引擎o 定時器/計數器o 1x 系統節拍定時器o 4x 32 位定時器o 1x 看門狗定時器o 功耗(待確認)o 滿載:待定uA/MHz @ 25°Co 運行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存儲器o 待機:待定@ 25°C,內部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 樣本o 可通過8:1 多路復用器選擇輸入o 1 個帶有集成PHY 的USB 2.0 高速雙角色端口o 兩個SD / SDIO 主機接口o SD/SDIO 2.0 模式:時鐘高達50MHzo LCD 控制器o 分辨率高達480x320o 6800 和8080 異步模式(8 位)o JTAG 調試功能o 3 個PWM(6 個輸出),3 個捕捉和3 個QEP 模塊o 4x UART,帶有HW 流控制,最高可達4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高達25MHz,1x SPI 從器件高達10MHzo 32 個GPIOo 68 引腳QFN 封裝o 溫度范圍:-40 至85°C4.1 帶FPU 內核的ARM?CORTEX?-M4帶有FPU 處理器的ARM?Cortex?-M4 是一款32 位RISC 處理器,具有出色的代碼和功率效率。它支持一組DSP 指令,以允許高效執行信號處理算法,非常適合于可穿戴和其他嵌入式市場。集成的單精度FPU(浮點單元)便于重用第三方庫,從而縮短開發時間。內部內存保護單元(MPU)用于管理對內的訪問,以防止一個任務意外破壞另一個活動任務使用的內存。集成緊密耦合的嵌套向量中斷控制器,提供多達16 個優先級。4.2 系統內存Bock 包含512kB 零等待狀態SRAM,非常適合于當今算法日益增長的需求。同時,內存被細分為更小的區,從而可以單獨地關閉以降低功耗。4.3 閃存和XIP 單元提供1MB 的集成NOR 閃存,以支持CPU 直接執行。為了提高性能,XIP 單元具有集成的緩存系統。緩沖內存與系統內存共享。與從系統內存運行性能相比,XIP 單元使得許多應用程序的運行接近100%。4.4 ROM集成ROM 固件包含通過NOR 閃存正常引導所需的引導加載程序,支持用于批量生產的閃存編程,還包括用于調試目的的UART 和USB 啟動功能。

    標簽: tg401

    上傳時間: 2022-06-06

    上傳用戶:qdxqdxqdxqdx

  • Xilinx FPGA應用進階 通用IP核詳解和設計開發

    本書系統講解通信網絡領域Xilinx FPGA內部的IP硬核。以流行的Xilinx Virtex-6型號芯片舉例,涵蓋Xilinx FPGA在通信領域主流的IP核,闡述Xilinx FPGA時鐘資源和DCM、Pll和MMCM時鐘管理器的特性和使用方法;介紹基于Block RAM資源生成ROM、RAM、FIFO和CAM核的使用過程。闡述TEMAC核背景知識、內部結構、接口時序和配置參數,給出生成實例;介紹LVDS技術規范、源同步實現方案和去偏移技術,講解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;闡述Xilinx FPGA DDR3控制器IP核的結構組成、模塊劃分、接口信號和物理約束等。

    標簽: xilinx fpga ip核

    上傳時間: 2022-06-11

    上傳用戶:

  • 基于滑模觀測器與分數階鎖相環的無傳感器PMSM矢量控制

    Abstract: A sliding mode observer and fractional-order phase-locked loop (FO-Pll) method is proposed for the sensorless speed control of a permanent magnet synchronous motor (PMSM).The saturation function is adopted in order to reduce the chattering phenomenon caused by the sliding mode observer. In this proposed FO-Pll, method, a regulable fractional order r is involved, which means that the FO-Pll provides an extra degree of freedom. In fact, the conventional phase-locked loop (Pll) applied in sensorless PMSM control can be seen as a special case of the proposed FO-Pll. By selecting a proper fractional order r a better performance may be achieved. The computer simulation results demonstrate the effectiveness of the proposed method.Key words: fractional calculus; fractional order phase-locked loop; sensorless control; sliding mode observer; permanent magnet synchronous motor; speed controll

    標簽: 滑模觀測器 傳感器 pmsm 矢量控制

    上傳時間: 2022-06-18

    上傳用戶:

  • 振蕩電路的設計與應用PDF電子書

    《振蕩電路的設計與應用》是2004年科學出版社出版的圖書,作者是稻葉保,譯者是何希才。本書中重點介紹了放大電路和振蕩電路的設計與應用。《振蕩電路的設計與應用》是“實用電子電路設計叢書”之一。《振蕩電路的設計與應用》主要介紹振蕩電路的設計與應用,內容包括基本振蕩電路、RC方波振蕩電路的設計、RC正弦波振蕩電路的設計、高頻LC振蕩電路的設計、陶瓷與晶體振蕩電路的設計,以及函數發生器的設計、電壓控制振蕩電路的設計、Pll頻率合成器的設計、數字頻率合成器的設計,等等。

    標簽: 振蕩電路

    上傳時間: 2022-06-22

    上傳用戶:

  • USB接口芯片的原理及應用

    隨著計算機技術的快速發展,USB移動存儲設備的使用已經非常普遍,因此在,些需要轉存數據的設備、儀器上使用USB移動存儲設備接口的芯片便相繼產生了,CH375就是其中之一,它是一個USB總線的通用接口芯片,支持HOS T主機方式和SLAVE設備方式。在本地端,CH375具有8位數據總線和讀、寫、片選控制線以及中斷輸出,可以方便地掛接到單片機/DSP/MCU等控制器的系統總線上。在USB主機方式下,CH375還提供了串行通信方式,通過串行輸入、串行輸出和中斷輸出與單片機/DSP/MCU等相連接.CH375的USB主機方式支持各種常用的USB全速設備,外部單片機/DSP/MCU可以通過CH375按照相應的USB協議與USB設備通信。CH375芯片內部結構1內部結構&n bsp;CH375芯片內部集成了Pll倍頻器、主從USB接口SIE、數據緩冰區、被動并行接口、異步串行接口、命令解釋器、控制傳輸的協議處理器、通用的周件程序等,CH375芯片引腳排列如圖1所示。2內部物理端點CH375芯片內部具有7個物理端點。端點0是默認端點,支持上傳和下傳,上傳和下傳緩沖區各是8B:端點1包括上傳端點和下傳端點,上傳和下傳緩沖區各是8B,上傳端點的端點號是81H,下傳端點的端點號是01H:端點2包括上傳端點和下傳端點,上傳和下傳緩沖區各是64B,上傳端點的端點號是82H,下傳端點的端點號是02H.

    標簽: usb 接口

    上傳時間: 2022-06-26

    上傳用戶:

  • WM8978中文資料

    帶揚聲器驅動的立體聲多媒體數字信號編譯碼器描述WM8978是一個低功耗、高質量的立體聲多媒體數字信號編譯碼器。它主要應用于便攜式應用,比如數碼照相機、可攜式數碼攝像機。它結合了立體聲差分麥克風的前置放大與揚聲器、耳機和差分、立體聲線輸出的驅動,減少了應用時必需的外部組件,比如不需要單獨的麥克風或者耳機的放大器。高級的片上數字信號處理功能,包含一個5路均衡功能,一個用于ADC和麥克風或者線路輸入之間的混合信號的電平自動控制功能,一個純粹的錄音或者重放的數字限幅功能。另外在ADC的線路上提供了一個數字濾波的功能,可以更好的應用濾波,比如“減少風噪聲”。WM8978可以被應用為一個主機或者一個從機。基于共同的參考時鐘頻率,比如12MHz和13MHz,內部的Pll可以為編譯碼器提供所有需要的音頻時鐘。WM8978工作在模擬電源電壓2.5V到3.3V,盡管它的數字核心部分為了節省電能可以把工作電壓下降到1.62V。如果需要增大輸出功率,揚聲器和OUT3/4線輸出可以在5V電源運行。芯片的個別部分也可以通過軟件進行斷電控制。

    標簽: wm8978

    上傳時間: 2022-07-06

    上傳用戶:

  • stm32f103最小系統使用手冊

    1.STM32F103C8T6 最小系統簡介硬件資源:1、STM32F103C8 主芯片一片2、貼片8M 晶振(通過芯片內部Pll 最高達72M)ST 官方標準參數3、LM1117-3.3V 穩壓芯片,最大提供800mA 電流4、一路miniUSB 接口,可以給系統版供電,預留USB 通訊功能5、復位按鍵6、標準JTAG 下載口一個,支持JLink,STLink7、BOOT 選擇端口8、IO 擴展排針 20pin x 29、電源指示燈1 個10、功能指示燈一個,用于驗證IO 口基本功能11、預留串口下載接口,方便和5V 開發板連接,用串口即可下載程序12、尺寸:64mm X 36.4mm13、高性能愛普生32768Hz 晶振,價格是直插晶振的10 倍價格,易起振14、20K RAM,64K ROM ,TQFP48 封裝

    標簽: stm32f103 最小系統

    上傳時間: 2022-07-23

    上傳用戶:kingwide

主站蜘蛛池模板: 和田市| 新津县| 澎湖县| 拉萨市| 图木舒克市| 洛南县| 隆尧县| 安岳县| 柳河县| 博白县| 高邮市| 汶川县| 云和县| 琼海市| 平潭县| 黔江区| 湾仔区| 龙里县| 汤原县| 海南省| 格尔木市| 黑山县| 水富县| 凤山市| 沙田区| 罗城| 耿马| 乐亭县| 兴文县| 元氏县| 广安市| 德化县| 会理县| 五寨县| 苏州市| 察雅县| 疏勒县| 宜丰县| 班玛县| 孝昌县| 大足县|