亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

QC-LDPC

  • LDPC碼的FPGA實現

    LDPC碼的FPGA實現 LDPC碼的FPGA實現

    標簽: ldpc fpga

    上傳時間: 2022-06-27

    上傳用戶:

  • pd協議和qc協議的區別

    pd協議和qc協議的區別             

    標簽: pd協議 qc協議

    上傳時間: 2022-07-11

    上傳用戶:

  • DVBSS2調制器的設計及其FPGA實現.rar

    數字高清電視是當前世界上最先進的圖像壓縮編碼技術和數字傳輸技術的結合,是高技術競爭的焦點之一。其中,信道處理系統及其相關芯片更是集中了數字信號處理、前向糾錯編解碼等數字電視傳輸的核心技術,成為設計和開發整個數字電視系統的關鍵技術之一。本文以衛星數字電視的信道處理系統為對象,結合國際通行的DVB-S/S2標準,研究了該系統在發射端的設計與實現所涉及到的一系列內容。 本文介紹了數字電視的發展概況和主要標準,特別是對我國衛星電視的發展進行了詳細的介紹。然后,本文DVB-S/S2信道處理系統的基本原理進行了介紹和分析,主要包括RS碼、卷積碼、BCH碼、LDPC碼等的差錯編碼的基本原理,以及基帶信號處理的基本原理。在此基礎上對兩種系統的傳輸性能和DVB-S2的后向兼容系統分別進行了基于Matlab的仿真。最后闡述了基于FPGA的DVB-S調制器的信道編碼和調制實現,按功能對DVB-S/S2信道編碼過程進行模塊分解,并針對每個模塊進行工作原理分析、算法分析、HDL描述、時序仿真及FPGA實現。DVB-S/S2調制器的核心是信道編碼和調制部分,利用FPGA在數字信號處理方面的優勢,本文重點對其中的幾個關鍵模塊,包括RS編碼、卷積交織器、卷積編碼、BCH編碼、LDPC編碼等的實現算法進行了比較詳細的分析,并通過HDL描述和時序仿真來驗證算法正確性。

    標簽: DVBSS2 FPGA 調制器

    上傳時間: 2013-07-10

    上傳用戶:gmh1314

  • 數字電視地面廣播傳輸系統發端FPGA設計與實現.rar

    本項目完成的是基于中國“數字電視地面廣播傳輸系統幀結構、信道編碼和調制”國家標準的發射端系統FPGA設計與實現。在本設計中,系統采用了Stratix系列的EP1S80F1020C5 FPGA為基礎構建的主硬件處理平臺。對于發射端系統,數據處理部分的擾碼器(隨機化)、前向糾錯編碼(FEC)、符號星座映射、符號交織、系統信息復用、頻域交織、幀體數據處理(OFDM調制)、同步PN頭插入、以及信號成形4倍插值滾降濾波器(SRRC)等各模塊都是基于FPGA硬件設計實現的。其中關鍵技術:TDS-OFDM技術及其和絕對時間同步的復幀結構、信號幀的頭和幀體保護技術、低密度校驗糾錯碼(LDPC)等,體現了國標的自主創新特點,為數字電視領域首次采用。其硬件實現,亦尚未有具體產品參考。 本文首先介紹了當今國內外數字電視的發展現狀,中國數字電視地面廣播傳輸國家標準的頒布背景。并對國標系統技術原理框架,發端系統的整體結構以及FPGA設計的相關知識進行了簡要介紹。在此基礎上,第三章重點、詳細地介紹了基于FPGA實現的發射端系統各主要功能模塊的具體結構設計,論述了系統中各功能模塊的FPGA設計和實現,包括設計方案、算法和結構的選取、FPGA實現、仿真分析等。第四章介紹了對整個系統的級連調試過程中,對系統結構進行的優化調整,并對級連后的整個系統的性能進行了仿真、分析和驗證。作者在項目中完成的工作主要有: 1.閱讀相關資料,了解并分析國標系統的技術結構和原理,分解其功能模塊。 2.制定了基于國標的發端系統FPGA實現的框架及各模塊的接口定義。 3.調整和改進了3780點IFFT OFDM調制模塊及滾降濾波器模塊的FPGA設計并驗證。 4.完成了擾碼器、前向糾錯編碼、符號星座映射、符號交織、系統信息復用、頻域交織、幀體數據處理、同步PN頭插入、以及信號成形4倍插值滾降濾波器等功能模塊的FPGA設計和驗證。 5.在系統級連調試中,利用各模塊數據結構特點,優化系統模塊結構。 6.完成了整個發射端系統FPGA部分的調試、分析和驗證。

    標簽: FPGA 數字電視 地面廣播

    上傳時間: 2013-04-24

    上傳用戶:zzbbqq99n

  • 地面數字電視融合方案發端的FPGA設計與仿真

    本項目完成的是中國地面數字電視融合方案發端系統的FPGA設計與實現。采用Stratix系列的EP1S80F1020C5FPGA為基礎構建了主硬件處理平臺。系統中能量擴散、LDPC編碼、符號交織、星座映射、同步PN頭插入、3780點IFFTOFDM調制以及信號成形4倍插值滾降濾波器等都是基于FPGA硬件設計實現的。本文首先介紹了數字電視的發展現狀,融合方案發端系統的整體結構以及FPGA設計的相關知識。第三章重點、詳細地介紹了基于FPGA的融合方案發端系統除LDPC編碼部分的各個模塊的具體實現,并對級連后的整個系統的性能進行了仿真、分析和驗證。第四章簡要介紹了與融合方案發端系統結構類似的一個窄帶LDPC解碼-誤碼測試實驗平臺發端的FPGA設計,并對該測試平臺的性能進行了分析驗證。我在項目中完成的工作主要有: 1.閱讀相關文獻資料,了解中國地面數字電視融合方案的整體結構和原理。 2.制定了整個發端系統FPGA實現的框架以及各模塊的接口定義。 3.完成了3780點IFFTOFDM的FPGA設計和驗證。 4.完成了4倍插值169階滾降濾波器的算法改進和FPGA設計與驗證。 5.完成了整個融合方案系統的功能仿真、分析和驗證。 6.完成了窄帶LDPC解碼-誤碼測試實驗平臺發端的FPGA設計以及仿真、驗證。

    標簽: FPGA 地面數字電視 仿真 方案

    上傳時間: 2013-07-05

    上傳用戶:qq521

  • 低壓配電屏改造與應用

    我們QC小組,針對近年來低壓配電屏易出現誤操作和安全保障不高等因素,對低壓配電屏進行改造,避免了人工操作時的失誤和安全隱患,采用單元抽屜式配電屏,取得了很好的效果。

    標簽: 低壓配電屏

    上傳時間: 2013-11-21

    上傳用戶:tfyt

  • 各種功能的計數器實例(VHDL源代碼)

    各種功能的計數器實例(VHDL源代碼):ENTITY counters IS  PORT  (   d  : IN  INTEGER RANGE 0 TO 255;   clk  : IN BIT;   clear : IN BIT;   ld  : IN BIT;   enable : IN BIT;   up_down : IN BIT;   qa  : OUT  INTEGER RANGE 0 TO 255;   qb  : OUT  INTEGER RANGE 0 TO 255;   qc  : OUT  INTEGER RANGE 0 TO 255;   qd  : OUT  INTEGER RANGE 0 TO 255;   qe  : OUT  INTEGER RANGE 0 TO 255;   qf  : OUT  INTEGER RANGE 0 TO 255;   qg  : OUT  INTEGER RANGE 0 TO 255;   qh  : OUT  INTEGER RANGE 0 TO 255;   qi  : OUT  INTEGER RANGE 0 TO 255;

    標簽: VHDL 計數器 源代碼

    上傳時間: 2014-11-30

    上傳用戶:半熟1994

  • SVC在無線信道傳輸中的非均衡差錯保護

    針對H.264的可伸縮視頻編碼擴展標準(SVC)在噪聲信道中的傳輸,采用低密度奇偶校驗碼(LDPC)提出一種非均衡差錯保護的方案。在所提的方案中,根據時間、分辨率和質量把原視頻序列按重要性分成不同的層。由于不同層的數據對錯誤的敏感性不同,對其進行不同碼率的LDPC信道編碼,實現非均衡差錯保護。根據視頻流中每一幀不同層的PSNR增量不同,和不同信道碼率下正確解碼的概率不同,反復計算每一幀所有碼率組合的PSNR增量值并找出最大組,從而進行信道編碼并傳輸。實驗表明,在相同的平均碼率條件下,提出的方案相比其他方案的PSNR值增加了2.8 dB,更適合無線信道的傳輸。

    標簽: SVC 無線信道 傳輸 均衡

    上傳時間: 2013-10-13

    上傳用戶:xitai

  • 各種功能的計數器實例(VHDL源代碼)

    各種功能的計數器實例(VHDL源代碼):ENTITY counters IS  PORT  (   d  : IN  INTEGER RANGE 0 TO 255;   clk  : IN BIT;   clear : IN BIT;   ld  : IN BIT;   enable : IN BIT;   up_down : IN BIT;   qa  : OUT  INTEGER RANGE 0 TO 255;   qb  : OUT  INTEGER RANGE 0 TO 255;   qc  : OUT  INTEGER RANGE 0 TO 255;   qd  : OUT  INTEGER RANGE 0 TO 255;   qe  : OUT  INTEGER RANGE 0 TO 255;   qf  : OUT  INTEGER RANGE 0 TO 255;   qg  : OUT  INTEGER RANGE 0 TO 255;   qh  : OUT  INTEGER RANGE 0 TO 255;   qi  : OUT  INTEGER RANGE 0 TO 255;

    標簽: VHDL 計數器 源代碼

    上傳時間: 2013-10-09

    上傳用戶:松毓336

  • 數據結構中關于十字鏈表的實現

    數據結構中關于十字鏈表的實現,十字鏈表可以很好的對稀疏矩陣進行效率很高的存儲和計算。比如在通信糾錯編碼的ldpc編譯碼中就要用到這種數據結構

    標簽: 數據結構

    上傳時間: 2014-01-12

    上傳用戶:Pzj

主站蜘蛛池模板: 铜陵市| 和静县| 阜康市| 板桥市| 应城市| 深圳市| 拉萨市| 河北区| 木兰县| 元朗区| 潮安县| 锡林郭勒盟| 大渡口区| 安龙县| 盘山县| 司法| 得荣县| 屯昌县| 鄄城县| 洞头县| 石狮市| 班戈县| 邛崃市| 隆子县| 长治县| 宝鸡市| 永靖县| 延寿县| 廊坊市| 成武县| 绥中县| 收藏| 靖宇县| 巨鹿县| 邵阳县| 福建省| 安西县| 淮安市| 个旧市| 瑞金市| 揭阳市|