亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

R-SLAM

  • 基于FPGA的語音增強(qiáng)算法研究與實(shí)現(xiàn).rar

    現(xiàn)實(shí)生活中的語音不可避免的要受到周圍環(huán)境的影響,背景噪聲例如機(jī)械噪聲、街頭音樂噪音,其他說話者的話音等均會嚴(yán)重地影響語音信號的質(zhì)量:此外傳輸系統(tǒng)本身也會產(chǎn)生各種噪聲,因此接收端的信號為帶噪語音信號?;殳B在語音信號中的噪聲按類別可分為環(huán)境噪聲等的加法性噪聲及電器線路干擾等的乘法性噪聲;按性質(zhì)可分為平穩(wěn)噪聲和非平穩(wěn)噪聲。 語音增強(qiáng)的根本目的就是凈化語音質(zhì)量。把不需要的噪音減低到最小程度。但是由于噪音的復(fù)雜性,很難歸納出一個統(tǒng)一的特征,因此不可能尋求一種算法完全適應(yīng)于所有的噪音消除,因此語音增強(qiáng)是一個復(fù)雜的工程。 有關(guān)抗噪聲技術(shù)的研究以及實(shí)際環(huán)境下的語音信號處理系統(tǒng)的開發(fā),在國內(nèi)外已經(jīng)成為語音信號處理非常重要的研究課題,已經(jīng)作了大量的研究工作,取得了豐富的研究成果。本文僅對加性噪聲下的語音增強(qiáng)技術(shù)做了較為仔細(xì)的討論,我們先給出語音信號處理的基本理論,它是語音增強(qiáng)算法研究和實(shí)現(xiàn)的理論基礎(chǔ),在此基礎(chǔ)總結(jié)了自適應(yīng)信號處理技術(shù)的特點(diǎn)以及在語音增強(qiáng)方面的應(yīng)用。選取工程領(lǐng)域最常用的自適應(yīng)LMS濾波算法和RLS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應(yīng)濾波器的輸出信號與主通道噪聲信號的等效關(guān)系,得到濾波器最佳自適應(yīng)參數(shù)的方法,并分析了在平穩(wěn)和非平穩(wěn)噪聲環(huán)境下,L M S濾波器族和R L S濾波器在不同噪音輸入下的權(quán)系數(shù)收斂速度、權(quán)系數(shù)穩(wěn)定性、跟蹤輸入信號的能力和信噪比的改善等特性。 研究了MATLAB語言程序設(shè)計和使用MALTLAB對語音算法進(jìn)行仿真、并輸入了多種實(shí)際環(huán)境下的噪音進(jìn)行濾波仿真并對仿真的結(jié)果進(jìn)行比較和分析??偨Y(jié)出了LMS、NLMS、SIGN-ERROR-LMS、RLS自適應(yīng)濾波器在語音濾波方面的特點(diǎn) 和應(yīng)用情況。 最后在MATLAB仿真的基礎(chǔ)上,利用Altera公司的Cyclone2系列FPGA芯片和多種EDA工具,完成了L M S自適應(yīng)濾波器的FPGA設(shè)計。 關(guān)鍵詞:語音增強(qiáng),背景噪音,自適應(yīng)濾波器,LMS,RLS,F(xiàn)PGA

    標(biāo)簽: FPGA 語音增強(qiáng) 算法研究

    上傳時間: 2013-04-24

    上傳用戶:lijianyu172

  • 電力電子裝置電磁輻射問題的場分析.rar

    隨著電力電子技術(shù)的迅速發(fā)展,電力電子裝置正在向著高頻化、大容量、小體積的方向發(fā)展,其電磁環(huán)境也變得更為復(fù)雜,隨之帶來的輻射電磁干擾也日益嚴(yán)重。在電力電子裝置設(shè)計初期開展電磁兼容數(shù)值仿真和預(yù)測對解決復(fù)雜的電磁干擾問題意義重大。 本文介紹了國內(nèi)外電力電子裝置電磁兼容的研究現(xiàn)狀。針對電力電子裝置電磁兼容的復(fù)雜性,討論了使用仿真軟件進(jìn)行電力電子裝置電磁兼容分析的策略,主要面向電源印制電路板(PCB)、控制箱和變流器機(jī)柜全波電磁仿真的具體應(yīng)用進(jìn)行了研究。 首先對PCB電源板進(jìn)行電磁兼容預(yù)測。采用軟件Protel99SE和CST微波工作室(R)(CST MICROWAVE STUDIO(R),簡稱CST MWS(R))相結(jié)合進(jìn)行分析,得到.PCB板的表面電流和電場分布圖。根據(jù)分布圖,分析電源板的輻射特性,提出提高PCB電磁兼容性的優(yōu)化設(shè)計的設(shè)想,在PCB設(shè)計過程中加入對PCB電磁兼容性分析的場仿真,使PCB的電磁兼容分析有一個直觀的參照物,有助于指導(dǎo)PCB的布局布線,對PCB優(yōu)化設(shè)計,提高產(chǎn)品性能有重要作用。根據(jù)仿真結(jié)果將PCB電源板近似等效成電偶極子模型。 其次應(yīng)用CST MICROSTRIPESTM軟件計算控制箱的屏蔽效能,并在控制箱插入PCB電源板后進(jìn)行輻射特性分析。 最后應(yīng)用全波電磁仿真軟件CST MWS(R)對變流器機(jī)柜進(jìn)行電磁輻射干擾瞬態(tài)仿真,分析過程中考慮到了IGBT的開關(guān)尖峰、線纜和易產(chǎn)生干擾的電子元器件以及整個機(jī)箱機(jī)柜。運(yùn)用線性網(wǎng)絡(luò)理論對仿真結(jié)果進(jìn)行標(biāo)定,由此提出改進(jìn)措施—采用unit cell和微擾理論設(shè)計屏蔽網(wǎng),有效地抑制了電磁輻射。

    標(biāo)簽: 電力電子裝置 電磁輻射

    上傳時間: 2013-04-24

    上傳用戶:標(biāo)點(diǎn)符號

  • GSM接收機(jī)同步技術(shù)研究與基于FPGA和DSP的接收機(jī)設(shè)計.rar

    GSM是全球使用最為廣泛的一種無線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機(jī)的實(shí)現(xiàn)離不開系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對GSM基帶同步技術(shù)進(jìn)行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當(dāng)前通信領(lǐng)域引入注目的熱點(diǎn)之一。長期以來,GSM的接收和解調(diào)都是由專用的ASIC芯片來完成的,通過軟件來實(shí)現(xiàn)GSM接收機(jī)的基帶算法,體現(xiàn)了軟件無線電技術(shù)的思想,選擇用它們來實(shí)現(xiàn)的GSM接收機(jī)具有靈活、可靠、擴(kuò)展性好的優(yōu)點(diǎn)。 @@ 論文主要討論GSM接收機(jī)同步算法與基于FPGA和DSP的GSM接收機(jī)設(shè)計, @@  主要內(nèi)容包括: @@ 通過相關(guān)理論知識的學(xué)習(xí),設(shè)計驗(yàn)證了GSM基帶同步算法。對FB時間同步,討論了包絡(luò)檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實(shí)相關(guān)和復(fù)相關(guān)兩種方法;對頻率同步,給出了一種對FB運(yùn)用相關(guān)運(yùn)算來精確估計頻率誤差的算法。 @@ 設(shè)計了使用GSM射頻收發(fā)芯片RDA6210并通過實(shí)驗(yàn)室的ALTERA EP3C25FPGA開發(fā)板進(jìn)行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進(jìn)行了詳細(xì)的介紹,設(shè)計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設(shè)計了基于RF前端+FPGA的GSM接收機(jī)方案。利用ALTERA EP2S180開發(fā)平臺來完成基帶數(shù)據(jù)的處理。針對ALTERA EP2S180開發(fā)平臺模數(shù)轉(zhuǎn)換器AD9433的特點(diǎn)使用THS4501設(shè)計了單獨(dú)的差分運(yùn)算放大器模塊;設(shè)計了平臺的數(shù)據(jù)存儲方案并將該平臺得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設(shè)計了基于RF前端+DSP的GSM接收機(jī)方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數(shù)據(jù)的處理。設(shè)計了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲方案。 @@ 給出了接收機(jī)硬件測試的結(jié)果,從多方面驗(yàn)證了所設(shè)計硬件平臺的可靠性。 @@關(guān)鍵詞:GSM接收機(jī);同步;RF; FPGA;DSP;

    標(biāo)簽: FPGA GSM DSP

    上傳時間: 2013-07-01

    上傳用戶:sh19831212

  • 基于FPGA的視頻圖像分析.rar

    對弓網(wǎng)故障的檢測是當(dāng)今列車檢測的一項(xiàng)重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實(shí)時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進(jìn)的視頻編解碼協(xié)議進(jìn)行處理,進(jìn)而實(shí)現(xiàn)檢測現(xiàn)場的實(shí)時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進(jìn)的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗(yàn)證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實(shí)現(xiàn)視頻圖像采集、存儲、顯示以及實(shí)現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進(jìn)程。 @@ 本文首先分析了FPGA的特點(diǎn)、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進(jìn)行詳細(xì)的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運(yùn)用H.264/AVC算法對視頻序列進(jìn)行大量的實(shí)驗(yàn),對不同分辨率、量化步長、視頻序列進(jìn)行編解碼以及對結(jié)果進(jìn)行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺,進(jìn)行視頻圖像的采集存儲、顯示分析,其中詳細(xì)分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運(yùn)用verilog語言實(shí)現(xiàn)H.264/AVC部分算法,并進(jìn)行功能仿真,得到預(yù)計的效果。 @@ 本文實(shí)現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細(xì)研究了H.264/AVC算法,并運(yùn)用硬件語言實(shí)現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標(biāo)簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 數(shù)字電視傳輸系統(tǒng)中LDPC碼編碼器的研究與FPGA實(shí)現(xiàn).rar

    自香農(nóng)先生于1948年開創(chuàng)信息論以來,經(jīng)過將近60年的發(fā)展,信道編碼技術(shù)已經(jīng)成為通信領(lǐng)域的一個重要分支,各種編碼技術(shù)層出不窮。目前廣泛研究的低密度奇偶校驗(yàn)(LDCP)碼是由R.G.Gallager先生提出的一種具有逼近香農(nóng)限性能的優(yōu)秀糾錯碼,并已在數(shù)字電視、無線通信、磁盤存儲等領(lǐng)域得到大量應(yīng)用。 目前數(shù)字電視已經(jīng)成為最熱門的話題之一,用手機(jī)看北京奧運(yùn),已經(jīng)成為每一個中國人的夢想。最近兩年我國頒布了兩部與數(shù)字電視有關(guān)的通信標(biāo)準(zhǔn),分別是數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)(DMB-TH)和移動多媒體(CMMB)即俗稱的手機(jī)電視標(biāo)準(zhǔn)。數(shù)字電視正與每個人走得越來越近,我國預(yù)期在2015年全面實(shí)現(xiàn)數(shù)字電視并停止模擬電視的播出。作為數(shù)字電視標(biāo)準(zhǔn)的核心技術(shù)之一的前向糾錯碼技術(shù)已經(jīng)成為眾多科研單位的研究熱點(diǎn),相應(yīng)的編解碼芯片更成為重中之重。在DMB-TH標(biāo)準(zhǔn)中用到了LDPC碼和BCH碼的級聯(lián)編碼方式,在CMMB標(biāo)準(zhǔn)中用到了LDPC碼和RS碼的級聯(lián)編碼方式,在DVB-S2標(biāo)準(zhǔn)中用到了LDPC碼和BCH碼的級聯(lián)編碼方式。 本論文以目前最重要的三個與數(shù)字電視相關(guān)的標(biāo)準(zhǔn):數(shù)字電視地面?zhèn)鬏敇?biāo)準(zhǔn)(DMB-TH)、手機(jī)電視標(biāo)準(zhǔn)(CMMB)以及數(shù)字衛(wèi)星電視廣播標(biāo)準(zhǔn)(DVB-S2)為切入點(diǎn),深入研究它們的編碼方式,設(shè)計了這三個標(biāo)準(zhǔn)中的LDPC碼編碼器,并在FPGA上實(shí)現(xiàn)了前兩個標(biāo)準(zhǔn)的編碼芯片,實(shí)現(xiàn)了DMB-TH標(biāo)準(zhǔn)中0.4、0.6以及0.8三種碼率的復(fù)用。在研究CMMB標(biāo)準(zhǔn)中編碼器設(shè)計時,提出一種改進(jìn)的LU分解算法,該分解方式適合任意的H矩陣,具有一定的廣泛性。測試結(jié)果表明,芯片邏輯功能完全正確,速度和資源消耗均達(dá)到了標(biāo)準(zhǔn)的要求,具有一定的商用價值。

    標(biāo)簽: LDPC FPGA 數(shù)字電視

    上傳時間: 2013-07-07

    上傳用戶:327000306

  • FPGA可配置端口電路的設(shè)計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • 基于FPGA的高速IIR數(shù)字濾波器設(shè)計與實(shí)現(xiàn).rar

    數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應(yīng)用。 本文研究了ⅡR數(shù)字濾波器的常用設(shè)計方法,在分析各種ⅡR實(shí)現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,利用MATLAB針對并聯(lián)型結(jié)構(gòu)的ⅡR數(shù)字濾波器做了多方面的仿真,從理論分析和仿真情況確定了所要設(shè)計的ⅡR數(shù)字濾波器的實(shí)現(xiàn)結(jié)構(gòu)以及中間數(shù)據(jù)精度。然后基于FPGA的結(jié)構(gòu)特點(diǎn),研究了ⅡR數(shù)字濾波器的FPGA設(shè)計與實(shí)現(xiàn),提出應(yīng)用流水線技術(shù)和并行處理技術(shù)相結(jié)合的方式來提高ⅡR數(shù)字濾波器處理速度的方法,同時又從ⅡR數(shù)字濾波器的結(jié)構(gòu)特性出發(fā),提出利用ⅡR數(shù)字濾波器的分解技術(shù)來改善ⅡR濾波器的設(shè)計。在ⅡR實(shí)現(xiàn)方面,本文采用Verilog HDL語言編寫了相應(yīng)的硬件實(shí)現(xiàn)程序,將內(nèi)置SignalTap Ⅱ邏輯分析器的ⅡR設(shè)計下載到FPGA芯片,并利用Altera公司的SignalTap Ⅱ邏輯分析儀進(jìn)行了定性測試,同時利用HP頻譜儀進(jìn)行定性與定量的觀測,仿真與實(shí)驗(yàn)測試結(jié)果表明設(shè)計方法正確有效。

    標(biāo)簽: FPGA IIR 數(shù)字

    上傳時間: 2013-04-24

    上傳用戶:rockjablew

  • FPGA測試方法研究.rar

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強(qiáng)大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計,通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進(jìn)行配置編程,使得開關(guān)盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規(guī)模電路進(jìn)行了驗(yàn)證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進(jìn)行了嚴(yán)格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結(jié)合SLICE內(nèi)部兩個LC的連接關(guān)系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達(dá)100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。

    標(biāo)簽: FPGA 測試 方法研究

    上傳時間: 2013-06-11

    上傳用戶:唐僧他不信佛

  • 基于FPGA的海事衛(wèi)星突發(fā)信號位同步檢測研究及實(shí)現(xiàn).rar

    碼元定時恢復(fù)(位同步)技術(shù)是數(shù)字通信中的關(guān)鍵技術(shù)。位同步信號本身的抖動、錯位會直接降低通信設(shè)備的抗干擾性能,使誤碼率上升,甚至?xí)箓鬏斣獾酵耆茐?。尤其對于突發(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點(diǎn)。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機(jī)中位同步方法,并予以實(shí)現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎(chǔ)上著重研究了位同步的系統(tǒng)結(jié)構(gòu)、碼元定時恢復(fù)算法以及衡量系統(tǒng)性能的各項(xiàng)指標(biāo),為后續(xù)工作奠定了基礎(chǔ)。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c(diǎn)分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調(diào)制方式和幀結(jié)構(gòu)做了細(xì)致的分析,并在Agilent ADS中進(jìn)行了仿真。 在此基礎(chǔ)上提出了一種充分利用報頭前導(dǎo)比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準(zhǔn)地完成短突發(fā)形式下的位同步,并在FPGA上予以實(shí)現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據(jù)進(jìn)行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實(shí)現(xiàn)了插值環(huán)路的位同步算法,進(jìn)行了Matlab仿真和FPGA實(shí)現(xiàn)。并在插值環(huán)路的基礎(chǔ)上做出改進(jìn),提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實(shí)現(xiàn)。最后將移位算法與插值算法進(jìn)行了性能比較,證明該算法更適合于本項(xiàng)目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進(jìn)行了理論研究、算法設(shè)計以及硬件實(shí)現(xiàn)的全過程,滿足系統(tǒng)要求。

    標(biāo)簽: FPGA 海事衛(wèi)星 信號

    上傳時間: 2013-04-24

    上傳用戶:yare

  • RC電路的應(yīng)用總結(jié).rar

    RC電路在模擬電路、脈沖數(shù)字電路中得到廣泛的應(yīng)用,由于電路的形式以及信號源和R,C元件參數(shù)的不同,因而組成了RC電路的各種應(yīng)用形式:微分電路、積分電路、耦合電路、濾波電路及脈沖分壓器。關(guān)鍵詞:RC電路。微分、積分電路。耦合電路。在模擬及脈沖數(shù)字電路中,常常用到由電阻R和電容C組成的RC電路,在些電路中,電阻R和電容C的取值不同、輸入和輸出關(guān)系以及處理的波形之間的關(guān)系,產(chǎn)生了RC電路的不同應(yīng)用,下面分別談?wù)勎⒎蛛娐?、積分電路、耦合電路、脈沖分壓器以及濾波電路。

    標(biāo)簽: RC電路

    上傳時間: 2013-05-27

    上傳用戶:15953929477

主站蜘蛛池模板: 南和县| 札达县| 肃宁县| 渭南市| 东光县| 安吉县| 惠水县| 荔波县| 凉山| 香格里拉县| 湾仔区| 道孚县| 延庆县| 抚松县| 峨眉山市| 四会市| 永寿县| 浙江省| 宁蒗| 三门峡市| 新河县| 安化县| 图们市| 达尔| 文山县| 凌源市| 巩留县| 久治县| 若尔盖县| 陆良县| 砀山县| 田东县| 旺苍县| 彰化市| 德阳市| 仁寿县| 常山县| 蛟河市| 石家庄市| 顺平县| 平昌县|